Document
拖动滑块完成拼图
个人中心

预订订单
服务订单
发布专利 发布成果 人才入驻 发布商标 发布需求

在线咨询

联系我们

龙图腾公众号
首页 专利交易 IP管家助手 科技果 科技人才 科技服务 国际服务 商标交易 会员权益 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索
当前位置 : 首页 > 专利喜报 > 无锡中微亿芯有限公司单悦尔获国家专利权

无锡中微亿芯有限公司单悦尔获国家专利权

买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!

龙图腾网获悉无锡中微亿芯有限公司申请的专利一种可实现并行布线的FPGA设计方法获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN114186521B

龙图腾网通过国家知识产权局官网在2025-06-06发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202111470026.9,技术领域涉及:G06F30/347;该发明授权一种可实现并行布线的FPGA设计方法是由单悦尔;徐彦峰;惠锋;季振凯;虞健设计研发完成,并于2021-12-03向国家知识产权局提交的专利申请。

一种可实现并行布线的FPGA设计方法在说明书摘要公布了:本申请公开了一种可实现并行布线的FPGA设计方法,涉及FPGA领域,该方法对FPGA内部的可编程逻辑资源划分为正常布局区和预留空白区,在布局时将用户输入网表在FPGA内部的各个正常布局区内进行布局得到初始布局结果,对线网端点分布在至少两个不同的正常布局区内的原始线网可以利用预留空白区内的一对预定连接端拆分为若干个对应到不同正常布局区的待布线网,由此各个区域有各自的网表及布线资源图,因此在并行绕线时,各个区域内的绕线结果相互独立、互不干扰,可分别进行绕线后直接将结果进行全局的合并,无需再对不同的区域进行冲突解决,运行结果不受网表处理次序及设计环境影响,可以有效的提高设计效率。

本发明授权一种可实现并行布线的FPGA设计方法在权利要求书中公布了:1.一种可实现并行布线的FPGA设计方法,其特征在于,所述方法包括:对用户输入网表在FPGA内部的各个正常布局区内进行布局得到初始布局结果,所述FPGA内部的可编程逻辑资源划分为正常布局区和预留空白区,每相邻两个正常布局区之间通过预留空白区进行分隔;根据FPGA的初始布局结果确定每个原始线网中的所有线网端点的位置,线网端点包括源端及其分别相连的若干个漏端;将所有线网端点都位于同一个正常布局区内的原始线网直接作为待布线网对应到所在的正常布局区;对线网端点分布在至少两个不同的正常布局区内的原始线网利用预留空白区拆分为若干个对应到不同正常布局区的待布线网,每个待布线网包括所述原始线网在当前正常布局区内的部分以及当前正常布局区边界处的预留空白区的预定连接端形成的新增的线网端点之间构成的连接关系,由一个原始线网拆分得到的每相邻两个正常布局区对应的待布线网分别连接到两个正常布局区之间的预留空白区的一对预定连接端;对各个正常布局区对应的待布线网以及各个预留空白区内的各对待连通的预定连接端并行绕线处理分别得到各个正常布局区和各个预留空白区内的布线结果,将各个正常布局区和各个预留空白区的布线结果合并得到对应于FPGA的全局布线结果,完成FPGA的设计;将所述原始线网中的源端所在的正常布局区作为第一级正常布局区,第i级正常布局区在所述原始线网中的源端至相应漏端的方向上的相邻的正常布局区作为第i+1级正常布局区,i为参数且i的起始值为1;则第i级正常布局区与第i+1级正常布局区之间的预留空白区的一个与第i级正常布局区相连的预定连接端形成为第i级正常布局区内新增的漏端、对应的另一个与第i+1级正常布局区相连的预定连接端形成为第i+1级正常布局区内的新增的源端,每一级正常布局区内的源端连接并指向当前正常布局区内的所有的漏端。

如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人无锡中微亿芯有限公司,其通讯地址为:214000 江苏省无锡市滨湖区建筑西路777号B1幢2层;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。