买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】变压器反馈放大器_高通股份有限公司_201580058796.9 

申请/专利权人:高通股份有限公司

申请日:2015-09-29

公开(公告)日:2020-07-17

公开(公告)号:CN107148749B

主分类号:H03F1/32(20060101)

分类号:H03F1/32(20060101);H03F1/34(20060101);H03F1/56(20060101);H03F3/193(20060101);H03F3/195(20060101);H03F3/45(20060101);H04B1/525(20150101)

优先权:["20141029 US 62/072,355","20141030 US 62/072,973","20150310 US 14/643,640"]

专利状态码:失效-未缴年费专利权终止

法律状态:2022.09.23#未缴年费专利权终止;2017.10.10#实质审查的生效;2017.09.08#公开

摘要:一种装置400包括:第一和第二晶体管410,412,第一和第二晶体管410,412中的每个晶体管包括栅极端子、源极端子和漏极端子;以及变压器420,包括初级绕组422以及第一和第二次级绕组424,426,初级绕组422耦合到被配置为接收输入信号的第一输入节点和被配置为接收电势的第二输入节点,第一和第二次级绕组424,426耦合到第一和第二晶体管410,412的栅极端子,并且交叉耦合到第一和第二晶体管410,412的源极端子。

主权项:1.一种电路装置,包括:第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管中的每个晶体管包括栅极端子、源极端子和漏极端子;变压器,包括初级绕组以及第一次级绕组和第二次级绕组,所述初级绕组耦合到被配置为接收输入信号的第一输入节点和被配置为接收电势的第二输入节点,所述第一次级绕组和所述第二次级绕组耦合到所述第一晶体管和所述第二晶体管的栅极端子,并且交叉耦合到所述第一晶体管和所述第二晶体管的源极端子;以及第三晶体管和第四晶体管,耦合到所述第一晶体管和所述第二晶体管,所述第三晶体管和所述第四晶体管中的每个晶体管包括栅极端子、源极端子和漏极端子,所述第一次级绕组和所述第二次级绕组耦合到所述第三晶体管和所述第四晶体管的栅极端子,并且交叉耦合到所述第三晶体管和所述第四晶体管的源极端子。

全文数据:变压商反馈放大商技术领域[0001]本发明一般性地涉及低噪声放大器,并且更具体地,涉及具有线性度控制的变压器反馈低噪声放大器。背景技术[0002]全双工系统诸如IX宽带码分多址W-⑶MA要求收发器RxTx双工器滤波器来避免接收器被进入接收器的发射功率泄漏所堵塞jammed。在半双工系统诸如全球移动通信系统GSM、时分同步码分多址TDS-CDMA和时分长期演进TD-LTE中,接收器RX表面声波SAW滤波器被要求以避免接收器被带外阻塞物高至OdBm所堵塞或去敏。附图说明[0003]本公开的关于它的结构和操作这两者的细节可以部分地通过对所附进一步附图的研究而被收集,在附图中相似的参考标号指代相似的部分,并且其中:[0004]图1图示了具有接入点和用户终端的示例性无线通信系统;[0005]图2示出了无线通信系统中的示例性用户终端的框图;[0006]图3是根据本公开的某些方面的示例收发器前端诸如图2中的收发器前端)的框图;[0007]图4A是根据本公开的一个实施例的示例性低噪声放大器LNA的示意图;[0008]图4B是根据本公开的另一实施例的不例性LNA的不意图;[0009]图5A是根据本公开的替换性实施例的被配置在低线性度模式中的示例性LNA的示意图;以及[0010]图5B是根据本公开的另一替换性实施例的被配置在高线性度模式中的示例性LNA的示意图。具体实施方式[0011]在半双工系统中,归因于不存在发射器的并发操作,若干技术可以被用来大幅减少RXSAW滤波器(“无SAW”)。这导致对于低层次产品的大幅成本节省。然而,输入SAW滤波器的移除使得具有高输入电平的堵塞物将存在于低噪声放大器LNA输入处。进一步地,输入SAW滤波器的移除使动态范围要求增大高至110dB。因此,接收器优选地需要容忍非常大的带外OOB干扰物,并且要求非常高的OOB线性度,同时还满足良好的灵敏度要求。这可能对LNA和混频器提出了严格的要求,以满足非常高的OOB三阶截点(IP3例如,+19.5dBm以及高的OOB二阶截点(IP2例如,+70.OdBm。[0012]因此,无SAWLNA要求是更加严格的并且可以包括:(1对于低频带(LB从B5869MHz到B8060MHz并且从B31805MHz到B342025MHz的宽带匹配;(2差分LNA以满足LNAIP2要求;(3跨每个器件具有较小输入摆幅的差分LNA,其导致更好的线性度(IP3、IP2;⑷高度线性的LNA以满足等于+20dBm的OOBIP3;⑶高线性度HL模式以处置20MHz处的OdBm堵塞物和等于20dBm的OOBIP3;以及6低线性度LL模式以在没有堵塞物存在时实现良好的噪声系数NF和-IlOdBm的灵敏度。然而,将无SAWLNA配置具有用于LL模式和HL模式的分离路径的困难包括两种线性度模式的阻抗上的显著差异。因此,下文的描述可能包括LL模式LNA和HL模式LNA的不同偏置调节,以将两种线性度模式的阻抗带到接近于彼此。[0013]本公开的某些实施例包括:具有变压器或巴伦反馈的差分LNA配置;栅极提升,以提供大于一的增强因子A;噪声和漏极失真消除性质;以及跨栅极至源极端子的负巴伦反馈,以将LNA相比于独立放大器而线性化。在一个实施例中,两个不同的LNA架构被配置为实施LNA,该LNA取决于堵塞物的存在或缺失而是高线性度HL和低NF的。例如,该LNA在堵塞物不存在时被配置为操作在低线性度LL模式中,而该LNA在堵塞物存在时被配置为操作在较高线性度HL模式中。下文阐述的详细描述意图作为本公开的示例性设计的描述,并且不意图表示本公开可以被实践在其中的仅有设计。[0014]用语“示例性”在本文中被用来意指“用作示例、实例、或例证”。本文描述为“示例性”的任何设计不是必然被解释为相对于其他设计是优选的或有利的。该详细描述包括具体细节以用于提供对本公开的示例性设计的透彻理解的目的。对本领域的技术人员将明显的是,本文描述的示例性设计可以不具有这些具体细节而被实践。在一些实例中,公知的结构和设备以框图形式示出以便避免使本文提出的示例性设计的新颖性模糊不清。[0015]本文描述的技术可以与各种无线技术组合地被使用,诸如码分多址CDMA、正交频分复用OFDM、时分多址TDM、空分多址SDMA、单载波频分多址SC-FDMA、时分同步码分多址TD-SCDMA,等等。多个用户终端可以经由不同的(1用于⑶MA的正交代码信道、2用于TDM的时隙、或⑶用于OFDM的子频带来并发地发射接收数据。CDMA系统可以实施IS-2000、IS-95、IS-856、宽带CDMAW-CDMA、或一些其他标准。OFDM系统可以实施电气和电子工程师协会(IEEE802.11无线局域网(WLAN、IEEE802.16全球微波接入互操作性WiMAX、长期演进LTE例如,在时分双工TDD模式和或频分双工FDD模式中)、或一些其他标准。TDMA系统可以实施全球移动通信系统®SM或一些其他标准。这些各种标准在本领域中是已知的。本文描述的技术也可以被实施在使用射频RF技术的各种其他适合的无线系统中的任何无线系统中,包括全球导航卫星系统GNSS、蓝牙、IEEE802.15无线个域网WPAN、近场通信NFC、小小区、调频FM,等等。[0016]图1图示了具有接入点和用户终端的示例性无线通信系统100。为了简单,仅一个接入点110示出在图1中。接入点AP—般是与用户终端进行通信的固定站,并且也可以称为基站BS、演进型节点BeNB、或一些其他术语。用户终端UT可以是固定的或移动的,并且也可以称为移动站MS、接入终端、用户设备UE、站STA、客户端、无线设备、或一些其他术语。用户终端可以是无线设备,诸如蜂窝电话、个人数字助理PDA、手持式设备、无线调制解调器、膝上型计算机、平板、个人计算机,等等。[0017]接入点110可以在任何给定时刻在下行链路和上行链路上与一个或多个用户终端120进行通信。下行链路(S卩,前向链路是从接入点到用户终端的通信链路,并且上行链路即,反向链路是从用户终端到接入点的通信链路。用户终端还可以端到端地与另一用户终端进行通信。系统控制器130耦合到接入点并且提供对于接入点的协调和控制。[0018]系统100采用多个发射天线和多个接收天线用于下行链路和上行链路上的数据传输。接入点110可以被配备有数目Nap个天线来实现用于下行链路传输的发射分集和或用于上行链路传输的接收分集。一组Nu个所选择的用户终端120可以接收下行链路传输并且发射上行链路传输。每个所选择的用户终端向接入点发射特定于用户的数据,和或从接入点接收特定于用户的数据。一般而言,每个所选择的用户终端可以被配备有一个或多个天线即,Nut彡1。仏个所选择的用户终端可以具有相同或不同数目的天线。[0019]无线系统100可以是时分双工TDD系统或频分双工FDD系统。对于TDD系统,下行链路和上行链路可以共享相同的频带。对于FDD系统,下行链路和上行链路使用不同的频带。系统100还可以利用单个载波或多个载波用于传输。每个用户终端可以被配备有单个天线例如,为了保持成本下降或多个天线例如,在附加成本可以被支持的场合)。[0020]图2示出了无线通信系统100中的示例性用户终端120的框图。在图2的所图示的实施例中,用户终端120包括天线250、252、收发器前端TXRX254、RX数据处理器270、控制器280、以及TX数据处理器290。[0021]图3是根据本公开的某些方面的示例收发器前端300诸如图2中的收发器前端222、254的框图。收发器前端300包括发射TX路径302也作为发射链而已知)以用于经由一个或多个天线来发射信号、以及接收RX路径304也作为接收链而已知)以用于经由天线来接收信号。当TX路径302和RX路径304共享天线303时,路径可以经由接口306与天线连接,接口306可以包括各种适合的RF设备中的任何RF设备,诸如双工器、开关、双信器,等等。[0022]从数模转换器DAC308接收同相⑴或正交Q基带模拟信号,TX路径302可以包括基带滤波器BBF310、混频器312、驱动器放大器DA314、以及功率放大器PA316ABF310、混频器312、以及DA314可以被包括在射频集成电路RFIC中,而PA316经常在RFIC外部。BBF310对从DAC308接收的基带信号滤波,并且混频器312将经滤波的基带信号与发射本地振荡器LO信号混频,以将感兴趣的基带信号变频到不同频率例如,从基带上变频到RF。这一频率变换过程产生LO频率与感兴趣信号的频率的和频及差频。和频及差频称为拍频。拍频通常在RF范围中,从而由混频器312输出的信号通常是RF信号,它们在由天线303进行的发射之前由DA314并且由PA316放大。[0023]RX路径304包括低噪声放大器LNA322、混频器324、以及BBF3261ΝΑ322、混频器324、以及BBF326可以被包括在射频集成电路RFIC中,其可以是或者可以不是包括TX路径组件的相同RFIC。经由天线303接收的RF信号可以由LNA322放大,并且混频器324将放大的RF信号与接收本地振荡器LO信号混频,以将感兴趣的RF信号变频到不同的基带频率即,下变频)。由混频器324输出的基带信号在由模数转换器ADC328转换为数字I或Q信号用于数字信号处理之前可以由BBF326滤波。[0024]图4A是根据本公开的一个实施例的示例性LNA400的示意图。在一个实施例中,LNA400被使用在图3中示出的收发器前端300的RX路径304中作为LNA322。如上文所陈述的,LNA400被配置作为具有变压器反馈的差分LNA。进一步地,LNA400的配置包括两个不同的LNA架构来实施LNA,该LNA取决于堵塞物的存在或缺失而提供高线性度HL和低噪声系数NF或者低线性度LL。例如,该LNA在堵塞物不存在时被配置在LL模式中,而该LNA在堵塞物存在时被配置在HL模式中。图4A图示了具有以粗体线粗线突出的在LL模式中使用的组件的LNA400。在一个实施例中,LNA400在LL模式或HL模式中的确定、处理和控制由处理器控制器类似于图2中示出的控制器280来执行。[0025]在图4A的所图示的实施例中,LNA400包括单端RF输入节点402、输入巴伦或变压器420、输入晶体管410、412、414、416、一对共源共栅晶体管430、432以提供差分偏置信号、包括电感器442和电容器444的负载440、以及一对差分输出节点460、462。在这一实施例中,变压器被配置作为用于传送能量的部件。在图4A中,输入巴伦或变压器420被配置有初级电感器绕组422和一对次级电感器绕组424、426—般性地是多个次级绕组),每个次级电感器绕组424、426具有至少一个抽头。正的RF输入信号RFin+402耦合到初级电感器绕组422的第一端子。初级电感器绕组422的第二端子使用开关网络478而耦合到接地或负的RF输入信号RFirT。开关470启用或禁用RF输入节点402到初级电感器绕组422的连接。开关472在开关470被禁用时提供更好的隔离。[0026]跨导-提升gm-提升)的LNA将噪声系数噪声匹配与输入匹配功率匹配之间的紧密联系解耦。结果,噪声系数和电流消耗可以同时被减小。对于跨共栅极CGLNA的栅极-源极端子的负反馈因子“A”,有效跨导gm以因子1+A被提升并且噪声系数以相同因子被减小。图4A中示出的实施例通过如下面在等式(1中示出的负变压器反馈而实现gm提升:[0028]在等式⑴中,次级绕组424和426的电感被标示为L2,而节点480与接地端子之间的电感被标示为L3。类似地,节点482与接地端子之间的电感被标示为L3。电感L2与L3之间的磁耦合因子由k标示。因为gm提升因子A取决于LgL3的比率的平方根,所以它可以被设计为具有大于单位元unity的值,如电容器交叉親合的CGLNA,其中gm提升因子总是小于单位元。进一步地,这一提升因子独立于工艺和温度变化。[0029]次级电感器绕组对424、426中的每个次级电感器绕组的端子之一耦合到接地,而次级电感器绕组424、426的其他端子分别通过电容器452、456耦合到差分晶体管对410、412的栅极端子484、486。可调谐电容器454跨差分晶体管对410、412的栅极端子484、486而被耦合以在想要的RF频率处谐振,因此提供带通滤波。差分晶体管对410、412的源极端子480、482分别耦合到次级电感器绕组426、424的抽头(例如,中心抽头)。因此,从差分晶体管对410、412的源极端子480、482通过次级电感器绕组424、426到栅极端子484、486的连接经由负变压器反馈而提供gm提升,因此改进LNA在LL模式中的噪声系数。应当注意,变压器反馈在极性上是负的。也就是说,反馈从晶体管410的源极端子480通过次级绕组426的抽头而被路由到晶体管412的栅极端子486,而反馈从晶体管412的源极端子482通过次级绕组424的抽头而被路由到晶体管410的栅极端子484。在这一配置中,晶体管410、412正作为用于放大的部件进行操作。[0030]图4B是根据本公开的另一实施例的不例性LNA400的不意图。图4B图不了具有以粗体线粗线突出的在HL模式中使用的组件的LNA400。[0031]在图4B的所图示的实施例中,输入巴伦或变压器420被配置有初级电感器绕组422和一对次级电感器绕组424、426,每个次级电感器绕组424、426具有至少一个抽头。次级电感器绕组对424、426中的每个次级电感器绕组的端子之一耦合到接地,而次级电感器绕组424、426的其他端子分别通过电容器450、458耦合到差分晶体管对414、416的栅极端子485、487。可调谐电容器454跨差分晶体管对414、416的栅极端子485、487而被耦合以在想要的RF频率处谐振。差分晶体管对414、416的源极端子481、483分别耦合到次级电感器绕组426、424的抽头。因此,从差分晶体管对414、416的源极端子481、483通过次级电感器绕组424、426到栅极端子485、487的连接提供负变压器反馈,其帮助改进LNA400在HL模式中的线性度,这归因于去往接地的更多源极退化电感和较少的gm提升(S卩,尽管A总是1,但是它在HL模式中在量值上相比于在LL模式中的量值较小)。在这一配置中,晶体管414、416正作为用于放大的部件进行操作。[0032]RF输入信号可以被配置作为差分信号,节点402被配置作为正输入端子以输入正RF输入信号并且节点404被配置作为负输入端子以输入负RF输入信号。图4A和图4B示出了作为差分信号的RF输入信号,节点402接收正RF输入而节点406接收负RF输入。因此,在这一配置中,节点406被配置为耦合到开关网络478,开关网络478允许RF输入在单端输入与差分输入之间被切换。例如,在一种配置中,当开关474开路并且开关476闭合时,RF输入信号被配置作为单端输入信号,节点402和节点404处的输入被接地。因此,节点404处的电势可以是负RF输入信号或接地电压。在另一配置中,当开关474闭合并且开关472、476开路时,RF输入信号被配置作为差分输入信号,在节点402处接收的输入信号为正RF输入并且在节点406处接收的输入信号为负RF输入。[0033]在图4A其被配置用于LL模式)中,变压器反馈的量被调节用于次级电感器绕组424、426中相比图4B中示出的HL模式较小的抽头位置tapPosition。用于LL模式中的较小抽头位置的变压器反馈的调节像共源极配置其中A为高那样配置LNA400,而用于HL模式中的较大抽头位置的变压器反馈的调节像共栅极配置那样配置LNA400,在共栅极配置中,A相比于LL模式较低尽管仍然大于1。[0034]在一个实施例中,用于图4A中示出的LL模式的LNA400的配置通过偏置差分晶体管410、412的栅极端子484、486而被使得能够使用偏置电阻器492、494来激活它们,而差分晶体管414、416的栅极端子485、487被偏置以使用偏置电阻器490、496来将它们解除激活。相对照地,用于图4B中示出的HL模式的LNA400的配置通过偏置差分晶体管414、414的栅极端子485、487而被使得能够使用偏置电阻器490、496来激活它们,而差分晶体管410、412的栅极端子484、486被偏置以使用偏置电阻器492、494来将它们解除激活。归因于LL模式与HL模式中的不同反馈因子A,LNA输入阻抗在LL模式与HL模式之间显著地改变。因为外部LNA输入匹配在两种模式之间是共同的,所以合意的是在阻抗平面例如,史密斯图)上将LL模式与HL模式的阻抗带到更接近于彼此,其可以通过下文描述的替换性实施例来实现。[0035]在替换性实施例中,用于图4A中示出的LL模式的LNA400的配置通过偏置差分晶体管410、412的栅极端子484、486而被使得能够使用偏置电阻器492、494来激活它们,而差分晶体管414、416的栅极端子485、487也被偏置以使用偏置电阻器490、496在低偏置电流处激活它们。例如,LL模式中的差分晶体管414、416的低偏置而不是将它们偏置关断被配置为提供2%的泄放bleed电流并改进LL模式阻抗,并且将LL模式的阻抗带到更接近于HL模式。进一步地,用于图4B中示出的HL模式的LNA400的配置通过偏置差分晶体管414、414的栅极端子485、487而被使得能够使用偏置电阻器490、496来激活它们,而差分晶体管410、412的栅极端子484、486也被偏置以使用偏置电阻器492、494在低偏置电流处激活它们。例如,HL模式中的差分晶体管410、412的低偏置而不是将它们偏置关断被配置为提供0%至2%的泄放电流并改进HL模式阻抗,并且将HL模式的阻抗带到更接近于LL模式。[0036]图4A和图4B中的所有晶体管410、412、414、416、430、432被配置作为11沟道型金属氧化物半导体场效应晶体管n-MOSFET。然而,晶体管410、412、414、416、430、432可以被配置作为P沟道型MOSFET或作为双极晶体管。晶体管410、412、414、416也称为主晶体管,并且晶体管430、432也称为共源共栅或偏置晶体管。电感器422、424、426、442和电容器450、452、454、456、458、444是使用半导体制作工艺被形成在^^400上的集成组件。[0037]图5A是根据本公开的替换性实施例的被配置在低线性度模式中的示例性LNA500的示意图。LNA500包括多个放大器510、520,其中每个放大器510或520被配置用于不同的线性度模式以用于阻抗的更好匹配。例如,放大器510被用于低线性度模式,而放大器520被用于高线性度模式。在图5A的低线性度模式中,LL放大器510大幅地被偏置接近于100%偏置),而HL放大器520被偏置以泄放或释放小量的偏置电流例如,2%。这改进了LL模式阻抗并且将它带到更接近于HL模式阻抗。像之前那样,LNA输入在变压器530的初级绕组的第一端子处耦合到变压器530。初级绕组的第二端子耦合到接地。开关570启用或禁用输入节点处的LNA输入到初级绕组的连接。开关572在开关570被禁用时提供更好的隔离。[0038]图5B是根据本公开的另一替换性实施例的被配置在高线性度模式中的示例性LNA550的示意图。在图5B中,LNA550包括被用于低线性度模式的放大器510以及被用于高线性度模式的放大器520。因此,在图5B的高线性度模式中,HL放大器520大幅地被偏置接近于100%偏置),而LL放大器510被偏置以泄放或释放小量的偏置电流例如,2%。这改进了HL模式阻抗并且将它带到更接近于LL模式阻抗。[0039]本文描述的收发器前端和LNA可以被实施在1C、模拟IC、RFIC、混合信号1C、专用集成电路ASIC、印刷电路板PCB、电子设备等上。所描述的收发器前端和LNA也可以利用各种集成电路工艺技术而被制作,诸如互补金属氧化物半导体CMOS、N沟道MOSNMOS、P沟道MOSPMOS、双极结型晶体管BJT、双极CMOSBiCMOS、硅锗SiGe、砷化镓GaAs、异质结双极晶体管HBT、高电子迀移率晶体管HEMT、绝缘体上硅SOI,等等。[0040]实施本文描述的收发器前端和LNA的装置可以是独立设备或者可以是更大设备的一部分。设备可以是(i独立IC,(ii一个或多个IC的集合,其可以包括用于存储数据和或指令的存储器IC,(iiiRFIC,诸如RF接收器RFR或RF发射器接收器RTR,(ivASIC,诸如移动站调制解调器MSM,(V可以被嵌入其他设备内的模块,(vi接收器、蜂窝电话、无线设备、手机、或移动单元,(vii等等。[0041]在一种或多种示例性设计中,所描述的功能可以被实施在硬件、软件、固件、或者它们的任何组合中。如果被实施在软件中,则功能可以作为计算机可读介质上的一个或多个指令或代码被存储或者被传输。计算机可读介质包括计算机存储介质和通信介质两者,通信介质包括促进计算机程序从一个地方到另一地方的传送的任何介质。存储介质可以是能够由计算机访问的任何可用介质。通过示例而非限制的方式,这样的计算机可读介质可以包括RAM、R0M、EEPR0M、CD-R0M或其他光盘存储装置、磁盘存储装置或其他磁存储设备、或者可以被用来以指令或数据结构的形式承载或存储所期望的程序代码并且可以由计算机访问的任何其他介质。此外,任何连接恰当地被称为计算机可读介质。例如,如果软件使用同轴电缆、光纤电缆、双绞线、数字订户线路DSL、或无线技术诸如红外、无线电和微波)从网站、服务器或其他远程源被传输,则同轴电缆、光纤电缆、双绞线、DSL、或无线技术诸如红外、无线电和微波被包括在介质的定义中。如本文所使用的盘和碟包括紧致碟CD、激光碟、光碟、数字多功能碟DVD、软盘和蓝光碟,其中盘通常磁性地再现数据,而碟利用激光而光学地再现数据。上面的组合也应当被包括在计算机可读介质的范围之内。[0042]本公开的之前描述被提供以使得本领域的任何技术人员能够制造或使用本公开。对本公开的各种修改对本领域的技术人员将是容易明显的,并且本文所定义的一般原理可以被应用到其他变化而不偏离本公开的范围。因此,本公开不意图被限制于本文所描述的示例和设计,而是本公开将符合于与本文所公开的原理和新颖特征相一致的最宽范围。

权利要求:1.一种装置,包括:第一晶体管和第二晶体管,所述第一晶体管和所述第二晶体管中的每个晶体管包括栅极端子、源极端子和漏极端子;以及变压器,包括初级绕组以及第一次级绕组和第二次级绕组,所述初级绕组耦合到被配置为接收输入信号的第一输入节点和被配置为接收电势的第二输入节点,所述第一次级绕组和所述第二次级绕组耦合到所述第一晶体管和所述第二晶体管的栅极端子,并且交叉耦合到所述第一晶体管和所述第二晶体管的源极端子。2.根据权利要求1所述的装置,进一步包括:第一偏置电阻器和第二偏置电阻器,分别耦合到所述第一晶体管和所述第二晶体管的所述栅极端子;以及控制器,被配置为使用所述第一偏置电阻器和所述第二偏置电阻器将所述第一晶体管和所述第二晶体管偏置到低线性度模式中。3.根据权利要求1所述的装置,所述第一次级绕组耦合到所述第一晶体管的所述栅极端子和所述第二晶体管的所述源极端子,并且第二次级绕组耦合到所述第一晶体管的所述源极端子和所述第二晶体管的所述栅极端子。4.根据权利要求1所述的装置,进一步包括:第三晶体管和第四晶体管,耦合到所述第一晶体管和所述第二晶体管,所述第三晶体管和所述第四晶体管中的每个晶体管包括栅极端子、源极端子和漏极端子。5.根据权利要求4所述的装置,所述第三晶体管的所述漏极端子耦合到所述第一晶体管的所述漏极端子,并且所述第四晶体管的所述漏极端子耦合到所述第二晶体管的所述漏极端子。6.根据权利要求4所述的装置,所述第一次级绕组和所述第二次级绕组耦合到所述第三晶体管和所述第四晶体管的栅极端子,并且交叉耦合到所述第三晶体管和所述第四晶体管的源极端子。7.根据权利要求4所述的装置,进一步包括:第三偏置电阻器和第四偏置电阻器,分别耦合到所述第三晶体管和所述第四晶体管的所述栅极端子;以及控制器,耦合到所述第三偏置电阻器和所述第四偏置电阻器,并且被配置为将所述第三晶体管和所述第四晶体管偏置到高线性度模式中。8.根据权利要求4所述的装置,进一步包括:可变电容器,耦合到所述第一晶体管、所述第二晶体管、所述第三晶体管和所述第四晶体管的所述栅极端子。9.根据权利要求1所述的装置,进一步包括:第一开关,设置在所述第一输入节点与所述初级绕组的第一输入端子之间,所述第一开关被配置为将所述输入信号传递到所述初级绕组的所述第一输入端子。10.根据权利要求9所述的装置,进一步包括:第二开关,设置在所述初级绕组的所述第一输入端子与接地电压之间,所述第二开关被配置为将所述初级绕组的所述第一输入端子短接。11.根据权利要求1所述的装置,进一步包括:第三开关,设置在所述第二输入节点与所述初级绕组的第二输入端子之间,所述第三开关被配置为传递关于所述输入信号为负信号的所述电势以与所述输入信号一起形成差分信号。12.根据权利要求11所述的装置,进一步包括:第四开关,设置在所述初级绕组的所述第二输入端子与接地电压之间,所述第四开关被配置为将所述初级绕组的所述第二输入端子短接。13.根据权利要求1所述的装置,进一步包括:第三晶体管和第四晶体管,耦合到所述第一晶体管和所述第二晶体管;以及控制器,被配置为将所述第一晶体管和所述第二晶体管基本上偏置到低线性度模式中,并且在所述低线性度模式期间将所述第三晶体管和所述第四晶体管偏置为释放小量的偏置电流。14.根据权利要求1所述的装置,进一步包括:第三晶体管和第四晶体管,耦合到所述第一晶体管和所述第二晶体管;以及控制器,被配置为将所述第三晶体管和所述第四晶体管基本上偏置到高线性度模式中,并且在所述高线性度模式期间将所述第一晶体管和所述第二晶体管偏置为释放小量的偏置电流。15.—种装置,包括:用于放大的第一部件和第二部件,用于放大的所述第一部件和所述第二部件中的每个部件至少包括输入端子和输出端子;用于接收输入信号和电势的部件;以及用于传送能量的部件,包括初级绕组以及第一次级绕组和第二次级绕组,所述初级绕组耦合到所述用于接收输入信号的部件和所述用于接收电势的部件,所述第一次级绕组和所述第二次级绕组耦合到用于放大的所述第一部件和所述第二部件的输入端子,并且交叉耦合到用于放大的所述第一部件和所述第二部件的输出端子。16.根据权利要求15所述的装置,进一步包括:用于将用于放大的所述第一部件和所述第二部件偏置到低线性度模式中的部件。17.根据权利要求15所述的装置,进一步包括:用于放大的第三部件和第四部件,耦合到用于放大的所述第一部件和所述第二部件,用于放大的所述第三部件和所述第四部件中的每个部件包括输入端子和输出端子。18.根据权利要求17所述的装置,所述第一次级绕组和所述第二次级绕组还耦合到用于放大的所述第三部件和所述第四部件的输入端子,并且交叉耦合到用于放大的所述第三部件和所述第四部件的输出端子。19.根据权利要求15所述的装置,进一步包括:用于放大的第三部件和第四部件,耦合到用于放大的所述第一部件和所述第二部件;以及用于控制的部件,被配置为将用于放大的所述第一部件和所述第二部件基本上偏置到低线性度模式中,并且在所述低线性度模式期间将用于放大的所述第三部件和所述第四部件偏置为释放小量的偏置电流。20.根据权利要求15所述的装置,进一步包括:用于放大的第三部件和第四部件,耦合到用于放大的所述第一部件和所述第二部件;以及用于控制的部件,被配置为将用于放大的所述第三部件和所述第四部件基本上偏置到高线性度模式中,并且在所述高线性度模式期间将用于放大的所述第一部件和所述第二部件偏置为释放小量的偏置电流。

百度查询: 高通股份有限公司 变压器反馈放大器

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。