申请/专利权人:南京大学
申请日:2020-04-30
公开(公告)日:2020-07-24
公开(公告)号:CN111445019A
主分类号:G06N3/063(20060101)
分类号:G06N3/063(20060101);G06N3/04(20060101)
优先权:
专利状态码:有效-授权
法律状态:2023.04.18#授权;2020.08.18#实质审查的生效;2020.07.24#公开
摘要:本发明公开了一种分组卷积中通道混洗操作的实现装置及方法。该实现装置包括顶层控制单元、Reg数组和通道混洗模块,顶层控制单元用于将分组卷积结果存入Reg数组,并且控制通道混洗模块的数据处理过程;Reg数组用于存储分组卷积得到的各通道数据并向通道混洗模块输出数据;通道混洗模块用于对Reg数组传来的数据按混洗规则进行通道混洗处理并输出数据。在顶层控制单元的控制下完成对分组卷积结果的混洗操作,可以加快数据处理的速度、提高FPGA片上资源的利用率、降低系统的瞬时负载,本发明装置结构简单、可靠、方便实现。
主权项:1.一种分组卷积中通道混洗操作的实现装置及方法,其特征在于,包括顶层控制单元、Reg数组和通道混洗模块;顶层控制单元,用于将分组卷积结果存入Reg数组,并且控制通道混洗模块的数据处理过程;Reg数组,用于存储分组卷积得到的各通道数据并向通道混洗模块输出数据;通道混洗模块,用于对Reg数组传来的数据按混洗规则进行通道混洗处理并输出数据。
全文数据:
权利要求:
百度查询: 南京大学 一种分组卷积中通道混洗操作的实现装置及方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。