买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】半导体结构的形成方法和藉此形成的半导体结构_旺宏电子股份有限公司_201710153897.5 

申请/专利权人:旺宏电子股份有限公司

申请日:2017-03-15

公开(公告)日:2020-07-28

公开(公告)号:CN108630696B

主分类号:H01L27/11556(20170101)

分类号:H01L27/11556(20170101)

优先权:

专利状态码:有效-授权

法律状态:2020.07.28#授权;2018.11.02#实质审查的生效;2018.10.09#公开

摘要:本发明公开了一种半导体结构的形成方法和藉此形成的半导体结构。半导体结构的形成方法包括下列步骤:首先,提供一初步结构;该初步结构具有一阵列区;该初步结构包括位于阵列区中的多个第一叠层;接着,形成一第一介电层在第一叠层上;形成一第一硬掩模层在第一介电层上;形成一绝缘材料在第一硬掩模层上;接着,进行一平坦化工艺,该平坦化工艺停止在第一硬掩模层上;之后,移除第一硬掩模层;形成一第二硬掩模层在第一介电层上;形成一第二介电层在第二硬掩模层上;形成多个接触件穿过第二介电层、第二硬掩模层和第一介电层到达初步结构。

主权项:1.一种半导体结构的形成方法,包括:提供一初步结构,该初步结构具有一阵列区,该初步结构包括位于该阵列区中的多个第一叠层;形成一第一介电层在这些第一叠层上;形成一第一硬掩模层在该第一介电层上;形成一绝缘材料在该第一硬掩模层上;进行一平坦化工艺,该平坦化工艺停止在该第一硬掩模层上;移除该第一硬掩模层;形成一第二硬掩模层在该第一介电层上;形成一第二介电层在该第二硬掩模层上;以及形成多个接触件穿过该第二介电层、该第二硬掩模层和该第一介电层到达该初步结构;其中,该初步结构更具有一周边区并包括位于该周边区中的一开口,其中该第一介电层更共形地形成在该开口中,且其中该绝缘材料更填充到该开口的剩余空间中;这些第一叠层的每一者包括交替叠层的多个导电层和多个绝缘层,且该初步结构更包括:一存储层,共形地形成在这些第一叠层以及分离这些第一叠层的多个沟道上,并共形地形成在该开口中;一通道层,共形地形成在该存储层上:其中该第一介电层是形成在该通道层上并填充到这些沟道的剩余空间中,且这些接触件着陆在该通道层上。

全文数据:半导体结构的形成方法和藉此形成的半导体结构技术领域[0001]本发明是关于一种半导体结构的形成方法和藉此形成的半导体结构。本发明特别是关于使用二个硬掩模层的一种半导体结构的形成方法和藉此形成的半导体结构。背景技术[0002]为了减少体积、降低重量、增加功率密度和改善可携带性等等理由,发展出了三维3-D的半导体结构。然而,可能仍是需要对于这类3_D半导体结构和这类3_D半导体结构的形成方法的进一步改善。例如,在3-D存储装置中,可能形成用于存储单元的构建的叠层,其包括交替叠层的导电层和绝缘层。在构成叠层的层中因缺陷或其他原因而造成的不规则部分,可能导致最终的存储装置发生不希望的失效。因此,会希望有能够避免此种不希望的失效的方法。发明内容[0003]本发明是关于半导体结构的形成方法和藉此形成的半导体结构。[0004]根据一些实施例,一种半导体结构的形成方法包括下列步骤。首先,提供一初步结构。该初步结构具有一阵列区。该初步结构包括位于阵列区中的多个第一叠层。接着,形成一第一^电层在第一叠层上。形成一第一硬掩模层在第一介电层上。形成一绝缘材料在第一硬掩模层上。接着,进行一平坦化工艺,该平坦化工艺停止在第一硬掩模层上。之后,移除第一硬掩模层。形成一第二硬掩模层在第一介电层上。形成一第二介电层在第二硬掩模层上。形成多个接触件穿过兎一介电层、第一硬掩模层和第一介电层到达初步结构。[0005]根据一些实施例,一种半导体结构具有一阵列区和一周边区。此种半导体结构包括位于阵列区中的多个第一叠层和位于周边区中一开口。此种半导体结构更包括一第一介电层,设置在第一叠层上,并共形地设置在开口中。此种半导体结构更包括一第一硬掩模层,共形地设置在开口中的第一介电层上。此种半导体结构更包括一绝缘材料,埴充到开口的剩余空间中。该绝缘材料具有一平坦上表面。此种半导体结构更包括一第二硬掩模层,设置在第一叠层上的第一介电层上,并设置在开口中的绝缘材料的平坦上表面上。此种半导体结构更包括一第二介电层,设置在第二硬掩模层上。此种半导体结更包括多Y接触件穿过第二介电层、第二硬掩模层和第一介电层。’[0006]为了对本发明的上述及其他方面有更佳的了解,下文特举实施例,并配合所附图式详细说明如下:附图说明[0007]图1A〜图1L绘示根据实施例的一半导体结构的形成方法。[0008]图2A〜图孔绘示根据实施例的另一半导体结构的形成方法。[0009]【符号说明】。[0010]102、202:基板LUUIu川4:1^八郡力、[0012]106、206:隔绝层[0013]l〇8、2〇8:初始叠层[0014]110、210:导电层[0015]112、212:绝缘层[0016]114、214:不规则部分[0017]116、216:第一叠层[0018]118、218:沟道[0019]120、220:开口[0020]122、222:存储层[0021]124、224:通道层[0022]15〇、25〇:初步结构[0023]152、252:第一介电层[0024]154、254:第一硬掩模层[0025]156、256:绝缘材料[0026]158、258:第二硬掩模层[0027]160、260:第二介电层[0028]I62、262:接触件[0029]226:第二叠层[0030]A11、A21:阵列区[0031]A21、A22:周边区具体实施方式[0032]以下将配合所附图式对于各种不同的实施例进行更详细的说明。所附图式只用于描述和解释目的,而不用于限制目的。为了清楚起见,元件可能并未依照实际比例绘示。此夕卜,可能从图式中省略一些元件和或元件符号。可以预期的是,一实施例中的元件和特征,能够被有利地纳入于另一实施例中,而未对其作进一步的描述。[0033]根据实施例的一种半导体结构的形成方法包括下列步骤。首先,提供一初步结构。该初步结构具有一阵列区。该初步结构包括位于阵列区中的多个第一叠层。接着,形成一第一介电层在第一叠层上。形成一第一硬掩模层在第一介电层上。形成一绝缘材料在第一硬掩模层上。接着,进行一平坦化工艺,该平坦化工艺停止在第一硬掩模层上。之后,移除第一硬掩模层。形成一第二硬掩模层在第一介电层上。形成一第二介电层在第二硬掩模层上。形成多个接触件穿过第二介电层、第二硬掩模层和第一介电层到达初步结构。[00341请参照图^〜图1L,其绘示根据实施例的一范例形成方法。为了便于理解,该方法被绘示成形成能够是3-D单栅极垂直通道SGVC存储结构的半导体结构。[0035]如图1A所示,提供一基板102。基板1〇2可由多晶硅等等形成。基板102具有一阵列区All。基板1〇2可更具有一周边区A12。基板1〇2具有位于阵列区All中的一凹入部分104。[0036]如图1B所示,形成一初始叠层108在凹入部分104中,例如是通过化学气相沉积CVD工艺或溅射工艺等等。更具体地说,可先共形地形成一隔绝层1〇6在凹入部分1〇4中。隔绝层1〇6可由氧化物形成。接着,初始叠层1〇8形成在凹入部分1〇4中,并通过隔绝层1〇6和基板102隔绝:初始叠层1〇8包括交替叠层的多个导电层11〇和多个绝缘层112。导电层11〇可由多晶硅形成,例如由掺杂多晶硅形成。绝缘层丨丨2可由氧化物形成。在一些情况下,初始叠层1〇^括:不规则部分114,例如一凸块部分。不规则部分114可能是由缺陷如杂质或晶格差排等等所造成。例如,不规则部分114可能在沉积工艺期间因为杂质或晶格差排等等的存在而形成在一由多晶硅形成的导电层ii〇中。不规则部分i丨4造成局部性的不平坦上表面,例如图式中所示出的丘陵状部分。、[0037]如图1C所示,廳图案化工艺形成多个第一叠层116。例如,可进行使用光纖的光刻蚀工乙。如此一来,第一叠层116便通过多个沟道118彼此分离。此外,通过这个图案化工乙,可形成一开口120在周边区A12中。更具体地说,开口12〇是在周边区A12中直接形成在基板102中。开口120的深度可小于沟道118的深度。[0038]如图1D所示,共形地形成一存储层122在第一叠层116以及分离第一叠层116的沟道II8上。存储层122可更共形地形成在开口12〇中。存储层122可包括ONO氧化物-氮化物_氧化物多层等等。共形地形成一通道层124在存储层122上。通道层124可由多晶硅形成。[0039]如此一来,便能够提供一初步结构iso。初步结构丨印具有一阵列区A11。初步结构150可更具有一周边区A12。初步结构150可包括一基板1〇2,基板1〇2具有位于阵列区All中的一凹入部分104。初步结构15〇包括位于阵列区A11中的多个第一叠层116。在图1A〜图1L所不的范例中,第一叠层116是形成在凹入部分1〇4中。第一叠层116的每一者可包括交替叠层的多个导电层110和多个绝缘层112。初步结构15〇可包括一隔绝层1〇6,共形地设置在凹入部分104中。第一叠层116是形成在凹入部分1〇4中,并通过隔绝层1〇6和基板1〇2隔绝。初步结构150可更包括位于周边区A12中的一开口12〇。开口120可在周边区A12中直接形成在基板102中。初步结构15〇可更包括一存储层122和一通道层124。存储层122共形地形成在第一叠层116以及分离第一叠层II6的多个沟道118上,并共形地形成在开口120中。通道层124共形地形成在存储层122上。[0040]如图1E所示,形成一第一介电层152在第一叠层II6上。第一介电层152可更填充到沟道118的剩余空间中。第一介电层152可更共形地形成在开口120中。第一介电层152可由氧化物形成。[0041]如图1F所示,形成一第一硬掩模层154在第一介电层152上。第一硬掩模层154是由和形成第一介电层152的材料以及形成绝缘层II2的材料不同的材料形成。例如,第一硬掩模层154可由氮化硅形成。在此,第一硬掩模层154能够作为一牺牲性的硬掩模层。[0042]如图1G所示,形成一绝缘材料156在第一硬掩模层154上。绝缘材料156可更填充到开口120的剩余空间中。绝缘材料156可以是氧化物。[0043]如图1H所示,进行一平坦化工艺,例如化学机械平坦化CMP工艺。该平坦化工艺停止在第一硬掩模层154上。例如,该平坦化工艺能够停止在第一硬掩模层154的一平坦上表面亦即,第一硬掩模层1M的上表面,排除由不规则部分114造成的局部性的不平坦上表面上。此时,在由不规则部分114造成的局部性的不平坦上表面上方的位置,第一硬掩模层154可能被完全移除,而第一介电层152可能在这个位置暴露出来。换言之,第一硬掩模层154在对应第一叠层116的不规则部分114的位置断开。[0044]接着,如图II所示,移除可能包括断开部分的第一硬掩模层154。在这个步骤之后,弟一使掩楔层I54在开口12〇中的部分仍可能留存。特别是,第一硬掩模层1;54埋在绝缘材料156下的部分可能留存。[0045]如图1J所示,形成一第二硬掩模层I58在第一介电层I52上。新形成的第二硬掩模层158连续性地设置在第一介电层152上,特别是在对应第一叠层116的不规则部分114处是连续性地设置而未断开。第二硬掩模层158可由和形成第一硬掩模层154的材料相同的材料形成。第二硬掩模层158是由和形成第一介电层152的材料以及形成绝缘层112的材料不同的材料形成。例如,第二硬掩模层15S可由氮化硅形成。在周边区A12中,第二硬掩模层158可偕同第一硬掩模层154环绕开口120中的绝缘材料156。[0046]如图1K所示,形成一第二介电层丨⑼在第二硬掩模层丨58上。第二介电层160可由氧化物形成。接着,如图1L所示,形成多个接触件162穿过第二介电层160、第二硬掩模层158和第一介电层M2到达初步结构150。根据一些实施例,接触件162的形成包括形成孔洞穿过第二介电层160。这些孔洞可通过停止在例如由氮化硅形成的第二硬掩模层158上的一刻蚀工艺形成。接着,进一步地延伸孔洞,以暴露出通道层124。填充一导电材料,例如多晶硅,到这些孔洞中,从而形成耦接通道层124的接触件162。[0047]在此,由于可能包括断开部分的第一硬掩模层154,被新形成且完整的第二硬掩模层U8所取代,因此能够如所希望般地形成接触件162。相较于此,如果第一硬掩模层154并非作为牺牲性的硬掩模层,而是直接用于接触件162的形成,则接触件所用的孔洞可能会因第一硬掩模层1M在对应不规则部分114的部分断开而过度延伸,暴露出第一叠层116的导电层110。这将会导致上方导线例如位线和导电层110例如字线之间的短路。[0048]请参照图1L,通过上述范例方法所形成的一半导体结构可具有一阵列gA11和一周边区A12。该半导体结构包括位于阵列区Al1中的多个第一叠层116和位于周边区A12中的一开口120。第一叠层116的每一者包括交替叠层的多个导电层110和多个绝缘层112。在图1L所示的范例中,半导体结构包括一基板1〇2,基板102具有位于阵列区Al1中的一凹入部分104。在一些实施例中,半导体结构更包括一隔绝层106,共形地设置在凹入部分104中。第一叠层116是设置在凹入部分104中,并通过隔绝层1〇6和基板102隔绝。开口120是在周边区A12中直接形成在基板102中。根据一些实施例,所述半导体结构是一存储结构,且更包括一存储层122和一通道层124。存储层122共形地设置在第一叠层116以及分离第一叠层116的多个沟道118上,并共形地设置在开口120中。通道层124共形地设置在存储层122上。在一些实施例中,导电层110提供作为字线,而存储单元能够被定义在字线和通道层124之间的交点处。[0049]所述半导体结构包括一第一介电层152,设置在第一叠层116上,并共形地设置在开口120中。例如,第一介电层152可设置在通道层124上。所述半导体结构包括一第一硬掩模层154,共形地设置在开口120中的第一介电层152上。所述半导体结构包括一绝缘材料156,填充到开口120的剩余空间中,其中绝缘材料156具有一平坦上表面。所述半导体结构包括一第二硬掩模层15S,设置在第一叠层116上的第一介电层152上,并设置在开口120中的绝缘材料I56的平坦上表面上。在一些实施例中,第二硬掩模层158偕同第一硬掩模层154环绕开口120中的绝缘材料156。根据一些实施例,第一硬掩模层154和第二硬掩模层158是由和形成第一介电层152的材料以及形成绝缘层112的材料不同的材料形成。例如,第一硬掩模层154和第二硬掩模层158是由氮化硅形成。所述半导体结构包括一第二介电层160,设^仕弟一懊掩楔层158上。所述半导体结构更包括多个接触件162,穿过第二介电层160、第二硬掩模层158和第一介电层152。接触件162能够着陆在通道层124上。[00S0]—请参照图2A〜图2L,其绘示根据实施例的另一范例形成方法。为了便于理解,该方法被绘示成形成能够是3-D单栅极垂直通道SGVC存储结构的半导体结构。[0051]如图2A所示,提供一基板202。基板202可由多晶硅等等形成。基板202具有一阵列区A21。基板202可更具有一周边区A22。[0052]如图2B所示,形成一初始叠层208在基板202上,例如是以形成在整个阵列区A21和周边区A22上的方式。更具体地说,可形成一隔绝层2〇6在基板2〇2上。隔绝层2〇6可由氧化物形成。接初始叠层208形成在隔绝层2〇6上,并通过隔绝层206和基板202隔绝。初始叠层208包括交替叠层的多个导电层210和多个绝缘层212。导电层21〇可由多晶硅形成,例如由掺杂多晶硅形成。绝缘层212可由氧化物形成。在一些情况下,初始叠层208包括一不规则部分214,例如一凸块部分。不规则部分214可能是由缺陷如杂质或晶格差排等等所造成。例如,不规则部分214可能在沉积工艺期间因为杂质或晶格差排等等的存在而形成在一由多晶娃形成的导电层210中。不规则部分214造成局部性的不平坦上表面,例如图式中所示出的丘陵状部分。[0053]如图2C所示,通过图案化工艺在阵列区A21中形成多个第一叠层216。例如,可进行使用光刻胶的光刻蚀工艺。如此一来,第一叠层216便通过多个沟道218彼此分离。此外,通过这个图案化工艺,一第二叠层226形成在周边区A22中。一开口220形成在周边区A22中。该开口220是用于分离的相邻于第二叠层226的一沟道,例如是分离第二叠层226和其中一个第一叠层216的一沟道。[0054]如图2〇所示,共形地形成一存储层222在第一叠层216以及分离第一叠层216的沟道218上。存储层222可更共形地形成在开口220中。存储层222可包括ONO多层等等。共形地形成一通道层224在存储层222上。通道层224可由多晶硅形成。[0055]如此一来,便能够提供一初步结构25〇。初步结构250具有一阵列区A21。初步结构25〇可更具有一周边区A22。初步结构250可包括一基板202。初步结构150包括位于阵列区A21中的多个第一叠层216。在图2A〜图2L所示的范例中,第一叠层216是形成在基板202上。第一叠层216的每一者可包括交替叠层的多个导电层210和多个绝缘层212。初步结构250可包括位于周边区A22中的一第二叠层226,其中第一叠层216和第二叠层226是连续性地形成在基板2〇2上。初步结构250可更包括位于周边区A22中的一开口220。开口220可以是用于分离的相邻于第二叠层226的一沟道。初步结构250可包括形成在基板202上的一隔绝层206,且第一叠层116和第二叠层226是形成在隔绝层206上。初步结构250可更包括一存储层222和一通道层224。存储层222共形地形成在第一叠层216以及分离第一叠层216的多个沟道218上,并共形地形成在开口220中。通道层224共形地形成在存储层222上。[0056]如图2E所示,形成一第一介电层252在第一叠层216上。第一介电层252可更填充到沟道218的剩余空间中。第一介电层252可更共形地形成在开口220中。第一介电层252可由氧化物形成。[0057]如图2F所示,形成一第一硬掩模层254在第一介电层252上。第一硬掩模层254是由和形成第一介电层252的材料以及形成绝缘层212的材料不同的材料形成。例如,第一硬掩模层2M可由氮化硅形成。在此,第一硬掩模层254能够作为一牺牲性的硬掩模层。L〇〇58」如图2G所示,形成一绝缘材料256在第一硬掩模层254上。绝缘材料256可更填充到开口220的剩余空间中。绝缘材料256可以是氧化物。[0059]如图2H所示,进行一平坦化工艺,例如CMP工艺。该平坦化工艺停止在第一硬掩模层254上。例如,该平坦化工艺能够停止在第一硬掩模层254的一平坦上表面亦即,第一硬掩模层254的上表面,排除由不规则部分214造成的局部性的不平坦上表面上。此时,在由不规则部分214造成的局部性的不平坦上表面上方的位置,第一硬掩模层254可能被完全移除,而第一介电层2M可能在这个位置暴露出来。换言之,第一硬掩模层254在对应第一叠层216的不规则部分214的位置断开。[0060]接着,如图21所示,移除可能包括断开部分的第一硬掩模层254。在这个步骤之后,第一硬掩模层254在开口220中的部分仍可能留存。特别是,第一硬掩模层254埋在绝缘材料256下的部分可能留存。[0061]如图2J所示,形成一第二硬掩模层258在第一介电层252上。新形成的第二硬掩模层258连续性地设置在第一介电层2¾上,特别是在对应第一叠层216的不规则部分214处是连续性的形成而未断开。第二硬掩模层258可由和形成第一硬掩模层254的材料相同的材料形成。第二硬掩模层258是由和形成第一介电层252的材料以及形成绝缘层212的材料不同的材料形成。例如,第二硬掩模层258可由氮化桂形成。在周边区A22中,第二硬掩模层258可偕同第一硬掩模层254环绕开口220中的绝缘材料256。[0062]如图2K所示,形成一第二介电层260在第二硬掩模层258上。第二介电层260可由氧化物形成。接着,如图2L所示,形成多个接触件262穿过第二介电层260、第二硬掩模层258和第一介电层252到达初步结构250。根据一些实施例,接触件262的形成包括形成孔洞穿过第二介电层26〇。这些孔洞可通过停止在例如由氮化硅形成的第二硬掩模层258上的一刻蚀工乙形成。接着,进一步地延伸孔洞,以暴露出通道层224。填充一导电材料,例如多晶桂,到这些孔洞中,从而形成耦接通道层224的接触件262。[0063]在此,由于可能包括断开部分的第一硬掩模层254,被新形成且完整的第二硬掩模层258所取代,因此能够如所希望般地形成接触件262。相较于此,如果第一硬掩模层254并非作为牺牲性的硬掩模层,而是直接用于接触件沈2的形成,则如前所述,可能会发生上方导线例如位线和导电层210例如字线之间的短路。[00M]请参照图2L,通过上述该另一范例方法所形成的一半导体结构可具有一阵列区All和一周边区A12。该半导体结构包括位于阵列区A21中的多个第一叠层216和位于周边区A22中的一开口220。第一叠层216的每一者包括交替叠层的多个导电层210和多个绝缘层212。在图2L所示的范例中,半导体结构包括一基板202,且第一叠层216是设置在基板202上。半导体结构可更包括位于周边区A22中的一第二叠层226,其中第一叠层216和第二叠层226是连续性地设置在基板2〇2上。这个范例中的开口220是用于分离的相邻于第二叠层226的一沟道。在一些实施例中,半导体结构更包括设置在基板202上的一隔绝层206,且第一叠层216和第二叠层226是设置在隔绝层206上。根据一些实施例,所述半导体结构是一存储结构,且更包括一存储层222和一通道层224。存储层222共形地设置在第一叠层216以及分离第一叠层216的多个沟道218上,并共形地设置在开口220中。通道层224共形地设置在存储层222上。在一些实施例中,导电层210提供作为字线,而存储单元能够被定义在字线和通道层224之间的交点处。L〇〇65」所述半导体结构包括一第一介电层252,设置在第一叠层216上,并共形地设置在开口220中。例如,第一介电层252可设置在通道层224上。所述半导体结构包括一第一硬掩検层254,共形地设置在开口22〇中的第一介电层252上。所述半导体结构包括一绝缘材料256,填充到开口220的剩余空间中,其中绝缘材料256具有一平坦上表面。所述半导体结构包括一第二硬掩模层258,设置在第一叠层216上的第一介电层252上,并设置在开口220中的绝缘材料256的平坦上表面上。在一些实施例中,第二硬掩模层258偕同第一硬掩模层254环绕开口220中的绝缘材料256。根据一些实施例,第一硬掩模层254和第二硬掩模层258是由和形成第一介电层252的材料以及形成绝缘层212的材料不同的材料形成。例如,第一硬掩模层254和第二硬掩模层258是由氮化硅形成。所述半导体结构包括一第二介电层260,设置在第二硬掩模层258上。所述半导体结构更包括多个接触件洲2,穿过第二介电层260、第二硬掩模层258和第一介电层252。接触件262能够着陆在通道层224上。[0066]综上所述,虽然本发明己以实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰。因此,本发明的保护范围当视随附的权利要求范围所界定的为准。

权利要求:1.一种半导体结构的形成方法,包括:提供一初步结构,该初步结构具有一阵列区,该初步结构包括位于该阵列区中的多个第一叠层;形成一第一介电层在这些第一叠层上;形成一第一硬掩模层在该第一介电层上;形成一绝缘材料在该第一硬掩模层上;进行一平坦化工艺,该平坦化工艺停止在该第一硬掩模层上;移除该第一硬掩模层;形成一第二硬掩模层在该第一介电层上;形成一第二介电层在该第二硬掩模层上;以及形成多个接触件穿过该第二介电层、该第二硬掩模层和该第一介电层到达该初步结构。2.根据权利要求1所述的形成方法,其中该初步结构更具有一周边区并包括位于该周边区中的一开口,其中该第一介电层更共形地形成在该开口中,且其中该绝缘材料更填充到该开口的剩余空间中。3.根据权利要求2所述的形成方法,其中这些第一叠层的每一者包括交替叠层的多个导电层和多个绝缘层,且该初步结构更包括:一存储层,共形地形成在这些第一叠层以及分离这些第一叠层的多个沟道上,并共形地形成在该开口中;一通道层,共形地形成在该存储层上:其中该第一介电层是形成在该通道层上并填充到这些沟道的剩余空间中,且这些接触件着陆在该通道层上。4.根据权利要求3所述的形成方法,其中该初步结构更包括:一基板,具有位于该阵列区中的一凹入部分;以及一隔绝层,共形地设置在该凹入部分中;其中这些第一叠层是形成在该凹入部分中,并通过该隔绝层和该基板隔绝,且其中该开口是在该周边区中直接形成在该基板中。5.根据权利要求3所述的形成方法,其中该初步结构更包括:一基板;一隔绝层,形成在该基板上;一第二叠层,位于该周边区中,其中这些第一叠层和该第二叠层是连续性地形成在该隔绝层上;其中该开口是用于分离的相邻于该第二叠层的一沟道。6.根据权利要求3所述的形成方法,其中该第一硬掩模层和该第二硬掩模层是由氮化硅形成。7.一种半导体结构,具有一阵列区和一周边区,该半导体结构包括:多个第一叠层,位于该阵列区中;一开口,位于该周边区中;一第一介电层,设置在这些第一叠层上,并共形地设置在该开口中;一第一硬掩模层,共形地设置在该开口中的该第一介电层上;一绝缘材料,填充到该开口的剩余空间中,该绝缘材料具有一平坦上表面;一第二硬掩模层,设置在这些第一叠层上的该第一介电层上,并设置在该开口中的该绝缘材料的该平坦上表面上;一第二介电层,设置在该第二硬掩模层上;以及多个接触件,穿过该第二介电层、该第二硬掩模层和该第一介电层。8.根据权利要求7所述的半导体结构,其中这些第一叠层的每一者包括交替叠层的多个导电层和多个绝缘层,且该半导体结构更包括:一存储层,共形地设置在这些第一叠层以及分离这些第一叠层的多个沟道上,并共形地设置在该开口中;一通道层,共形地设置在该存储层上:其中该第一介电层是设置在该通道层上并填充到这些沟道的剩余空间中,且这些接触件着陆在该通道层上。9.根据权利要求8所述的半导体结构,更包括:一基板,具有位于该阵列区中的一凹入部分;以及一隔绝层,共形地设置在该凹入部分中;其中这些第一叠层是设置在该凹入部分中,并通过该隔绝层和该基板隔绝,且其中该开口是在该周边区中直接形成在该基板中。10.根据权利要求8所述的半导体结构,更包括:一基板;一隔绝层,设置在该基板上;一第二叠层,位于该周边区中,这些第一叠层和该第二叠层是连续性地设置在该隔绝层上;其中该开口是用于分离的相邻于该第二叠层的一沟道。

百度查询: 旺宏电子股份有限公司 半导体结构的形成方法和藉此形成的半导体结构

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。

相关技术
相关技术
相关技术
相关技术