申请/专利权人:陕西航空电气有限责任公司
申请日:2020-06-21
公开(公告)日:2020-10-16
公开(公告)号:CN111782225A
主分类号:G06F8/61(20180101)
分类号:G06F8/61(20180101);G06F11/36(20060101)
优先权:
专利状态码:失效-发明专利申请公布后的驳回
法律状态:2024.03.19#发明专利申请公布后的驳回;2020.11.03#实质审查的生效;2020.10.16#公开
摘要:本发明提出一种用于双CPU的防错烧写方法,利用二极管的单向导通性,在具有双CPU的产品中增加一路双CPU防错电路,并在烧写到双CPU的程序中分别对应增加一段不同的IO口控制代码,通过IO口控制代码控制双CPU中各自的一个IO口,其中控制一个CPU的IO口产生高电平,控制另一个CPU的IO口产生低电平;而双CPU防错电路中采用发光二极管和分压电阻串联组成,发光二极管的正端连接前述CPU中产生高电平的IO口,发光二极管的负端连接前述另一个CPU中产生低电平的IO口,这样在给双CPU烧写程序时,如果烧写正确,则双CPU防错电路中的发光二极管就会正常点亮,否则,发光二极管就不亮,从而能够简单直观的判断双CPU程序烧写是否正确。
主权项:1.一种用于双CPU的防错烧写方法,其特征在于:包括以下步骤:步骤1:对于采用双CPU架构的控制平台,选择其中一个CPU作为CPU1,另外一个CPU作为CPU2;步骤2:在CPU1和CPU2中分别选择一个IO口作为设定的IO口;步骤3:在CPU1和CPU2的设定IO口之间接入双CPU防错电路,所述双CPU防错电路采用发光二极管和分压电阻串联而成;其中双CPU防错电路的正端接CPU1的设定IO口,双CPU防错电路的负端接CPU2的设定IO口;步骤4:在CPU1的烧写程序中增加对CPU1中的设定IO口的控制代码,控制该设定IO口在烧写程序过程中始终输出高电平;在CPU2的烧写程序中增加对CPU2中的设定IO口的控制代码,控制该设定IO口在烧写程序过程中始终输出低电平;步骤5:对CPU1和CPU2同时进行程序烧写,并观察双CPU防错电路中的发光二极管,如果发光二极管正常点亮,表示双CPU的程序烧写正确,否则程序烧写错误。
全文数据:
权利要求:
百度查询: 陕西航空电气有限责任公司 一种用于双CPU的防错烧写方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。