买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】模拟读取电路及影像传感模块_深圳市汇顶科技股份有限公司_201780001413.3 

申请/专利权人:深圳市汇顶科技股份有限公司

申请日:2017-10-20

公开(公告)日:2020-11-20

公开(公告)号:CN108064446B

主分类号:H04N5/378(20110101)

分类号:H04N5/378(20110101);H04N5/357(20110101)

优先权:

专利状态码:有效-授权

法律状态:2020.11.20#授权;2018.06.15#实质审查的生效;2018.05.22#公开

摘要:本申请提供了一种模拟读取电路,耦接于像素电路的像素输出端,所述模拟读取电路包括放大器以及感测多重采样单元;其中,于选择区间中,所述感测多重采样单元于多个感测采样时间分别对所述像素输出端的像素值进行多次感测采样操作,产生多个感测采样结果;其中,于输出区间中,所述感测多重采样单元对所述多个采样结果进行感测平均操作,所述放大器输出读取结果,所述读取结果相关于所述多个感测采样结果的感测平均。

主权项:1.一种模拟读取电路,耦接于像素电路与模数转换器之间,所述像素电路包括传输闸、重置晶体管、选择闸及像素输出端,其特征在于,所述模拟读取电路包括:放大器,包括第一输入端以及第一输出端,其中所述第一输出端用来输出所述模拟读取电路的读取结果至所述模数转换器;以及感测多重采样单元,耦接于像素输出端、所述第一输入端以及所述第一输出端,包括多个感测采样平均单元,所述多个感测采样平均单元包括多个感测电容;其中,于选择区间中,所述感测多重采样单元于多个感测采样时间分别对所述像素输出端的像素值进行多次感测采样操作,产生多个感测采样结果于所述多个感测电容;其中,于输出区间中,所述感测多重采样单元对所述多个感测采样结果进行感测平均操作,所述感测多重采样单元在所述放大器的所述第一输入端以及所述第一输出端间经由所述多个感测电容形成一第一回授路径,所述放大器通过所述第一回授路径输出所述读取结果,所述读取结果相关于所述多个感测采样结果的感测平均。

全文数据:模拟读取电路及影像传感模块技术领域[0001]本申请涉及一种模拟读取电路及影像传感模块,尤其涉及一种可提升信噪比并降低电路面积及功耗的模拟读取电路及影像传感模块。背景技术[0002]相关多重采样CorrelatedMultipleSampling,CMS技术具有提升信噪比的优点,其已应用于影像传感模块中的列模数转换器ColumnAnalog-to-DigitalConverter,ColumnADC中,其中列模数转换器仅需对像素阵列中某一像素列的多个模拟像素值进行模数转换。现有技术中,采用相关多重采样的模数转换器是于数字域DigitalDomain中进行,其需要较高的采样率SamplingRate。也因采用相关多重采样的模数转换器对采样率的需求较高,因此不适合应用在需要对像素阵列中所有模拟像素值进行模数转换的全局模数转换器globalADC。[0003]然而,相较于全局模数转换器,列模数转换器具有占用较大电路面积及功耗大的缺点。除此之外,对应不同像素列的不同模数转换器可能亦存在有不匹配Mismatch的问题,其中模数转换器不匹配即为不同模数转换器将同一模拟值转换成为不同数字值。[0004]因此,现有技术实有改进的必要。发明内容[0005]因此,本申请部分实施例的目的即在于提供一种可于模拟域AnalogDomain中执行相关多重采样的模拟读取电路及影像传感模块,以改善现有技术的缺点。[0006]为了解决上述技术问题,本申请实施例提供了一种模拟读取电路,耦接于像素电路与模数转换器之间,所述像素电路包括传输闸、重置晶体管、选择闸及像素输出端,所述模拟读取电路包括放大器,包括第一输入端以及第一输出端,其中所述第一输出端用来输出所述模拟读取电路的读取结果至所述模数转换器;以及感测多重采样单元,耦接于像素输出端、所述第一输入端以及所述第一输出端,包括多个感测采样平均单元,所述多个感测采样平均单元包括多个感测电容;其中,于选择区间中,所述感测多重采样单元于多个感测采样时间分别对所述像素输出端的像素值进行多次感测采样操作,产生多个感测采样结果;其中,于输出区间中,所述感测多重采样单元对所述多个采样结果进行感测平均操作,所述放大器输出所述读取结果,所述读取结果相关于所述多个感测采样结果的感测平均。[0007]例如,于所述选择区间中多个感测采样时间的第一感测采样时间,所述多个感测采样平均单元中的第一感测采样平均单元进行一次感测采样操作,于对应于所述第一感测采样操作的第一感测采样区间中,对应于所述第一感测采样平均单元的第一感测电容与所述像素输出端之间的连结为导通,其余感测采样平均单元的感测电容与所述像素输出端之间的连结为断路。[0008]例如,所述多个感测电容具有多个第一端以及多个第二端,于所述输出区间中,所述多个感测电容的所述多个第一端彼此之间的连结为导通,所述多个感测电容的所述多个第二端彼此之间的连结为导通,以进行所述感测平均操作。[0009]例如,于所述输出区间中,所述多个感测电容与所述第一输入端之间的连结为导通,所述多个感测电容与所述第一输出端之间的连结为导通,所述放大器输出所述读取结果。[0010]例如,所述多个感测采样平均单元中的第一感测采样平均单元包括第一采样开关,耦接于所述第一感测采样平均单元的第一感测电容的第一端与所述像素输出端之间;第一平均开关,耦接于所述第一感测电容:以及第二平均开关,耦接于所述第一感测电容与所述第一输入端之间。[0011]例如,所述第一平均开关耦接于所述第一感测电容与另一感测电容之间。[0012]例如,所述第一感测采样平均单元还包括第二采样开关,所述第二采样开关的一端耦接于所述第一感测电容,另一端接收共模电压。[0013]例如,所述多个感测采样时间位于所述传输闸导通之后。[0014]例如,所述放大器还包括第二输入端以及第二输出端,所述模拟读取电路还包括重置多重采样单元,耦接于所述像素输出端、所述第二输入端以及所述第二输出端,包括多个重置采样平均单元,所述重置多个采样平均单元包括多个重置电容;其中,于所述选择区间中,所述重置多重采样单元于多个重置采样时间分别对所述像素输出端的像素值进行多次重置采样操作,产生多个重置采样结果;其中,于所述输出区间中,所述重置多重采样单元对所述多个采样结果进行重置平均操作,所述放大器输出所述读取结果,所述读取结果相关于所述多个重置采样结果的重置平均与所述感测平均之间的相减结果。[0015]例如,于所述选择区间中多个重置采样时间的第一重置采样时间,所述多个重置采样平均单元中的第一重置采样平均单元进行一次重置采样操作,于对应于所述第一重置采样操作的第一重置采样区间中,对应于所述第一重置采样平均单元的第一重置电容与所述像素输出端之间的连结为导通,其余重置采样平均单元的重置电容与所述像素输出端之间的连结为断路。[0016]例如,所述多个重置电容具有多个第一端以及多个第二端,于所述输出区间中,所述多个重置电容的所述多个第一端彼此之间的连结为导通,所述多个重置电容的所述多个第二端彼此之间的连结为导通,以进行所述重置平均操作。[0017]例如,于所述输出区间中,所述多个重置电容与所述第一输入端之间的连结为导通,所述多个重置电容与所述第二输出端之间的连结为导通,所述放大器输出所述读取结果。[0018]例如,所述多个重置采样平均单元中的第一重置采样平均单元包括第三采样开关,耦接于所述第一重置采样平均单元的第一重置电容的第一端与所述像素输出端之间;第三平均开关,耦接于所述第一重置电容:以及第四平均开关,耦接于所述第一重置电容与所述第一输入端之间。[0019]例如,所述第三平均开关耦接于所述第一重置电容与所述第一输出端之间。[0020]例如,所述第三平均开关耦接于所述第一重置电容与另一重置电容之间。[0021]例如,所述第一重置采样平均单元还包括第四采样开关,所述第四采样开关的一端奉禹接于所述第一重置电容,另一端接收共模电压。[0022]例如,所述多个重置采样时间位于所述传输闸导通之前且于所述重置晶体管导通之后。[0023]本申请实施例提供了一种影像传感模块,包括多个像素电路,排列成阵列,每一像素电路包括传输闸、重置晶体管、选择闸及像素输出端;模数转换器;模拟读取电路,耦接于所述多个像素电路与所述模数转换器之间,所述模拟读取电路包括放大器,包括第一输入端以及第一输出端,其中所述第一输出端用来输出所述模拟读取电路的读取结果至所述模数转换器;以及感测多重采样单兀,親接于像素输出端、所述第一输入端以及所述第一输出端,包括多个感测采样平均单元,所述多个感测采样平均单元包括多个感测电容;其中,于选择区间中,所述感测多重采样单元于多个感测采样时间分别对所述像素输出端的像素值进行多次感测采样操作,产生多个感测采样结果;其中,于输出区间中,所述感测多重采样单元对所述多个采样结果进行感测平均操作,所述放大器输出所述读取结果,所述读取结果相关于所述多个感测采样结果的感测平均。[0024]本发明利用模拟读取电路,于模拟域中对模拟像素值进行相关多重采样操作以及平均操作,以提升系统信噪比。另外,由于本申请模拟读取电路所需的操作时间极短,可应用于全局模数转换器的影像传感模块,而可达到缩小电路面积及功耗的优点。附图说明[0025]图1为本申请实施例一影像传感模块的示意图;[0026]图2为本申请实施例一模拟读取电路的示意图;[0027]图3为本申请实施例多个信号的示意图;[0028]图4为本申请实施一感测多重采样单元于选择区间的等效电路图;[0029]图5为图4的感测多重采样单元于输出区间的等效电路图;[0030]图6本申请实施例一感测多重采样单元的示意图;[0031]图7为施加于图6的感测多重采样单元的多个信号示意图;[0032]图8本申请实施例一模拟读取电路的示意图;[0033]图9为施加于图8的感测多重采样单元的多个信号示意图;[0034]图10为图8的感测多重采样单元于选择区间的等效电路图;[0035]图11为图8的感测多重采样单元于输出区间的等效电路图。具体实施方式[0036]为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。[0037]图1为本申请实施例一影像传感模块10的示意图。影像传感模块10包括多个像素电路PX、一模拟读取电路Readout12以及一模数转换器Analog-to-DigitalConverter,ADC14。多个像素电路PX排列成一阵列并耦接于模拟读取电路12,模拟读取电路12于不同时间读取对应于每一个像素电路PX的模拟像素值VPX,以产生模拟读取结果VR0,并将读取结果VR0输出至模数转换器14。更进一步地,模拟读取电路12可在模拟域AnalogDomain中对検拟像素值Vpx进彳丁相关多重米样CorrelatedMultipleSampling,CMS操作,以提升读取结果VR0的信噪比。也就是说,模拟读取电路12可于不同时间对模拟像素值VPX进行采样而广生多个采样结果,并对多个采样结果进行平均操作而输出读取结果VRO,而读取结果VR〇相关于多个采样结果的平均。藉由平均操作可降低噪声能量,藉此提升信噪比。[0038]具体来说,请参考图2,图2为本申请实施例一模拟读取电路22以及像素电路PX的示意图。模拟读取电路22可用来实现图1中的模拟读取电路12。为了方便说明,图2仅绘示单一像素电路PX。模拟读取电路22耦接于像素电路PX的像素输出端NPX与模数转换器14之间,像素电路PX于像素输出端NPX输出像素值VPX,模拟读取电路22包括一感测多重采样单元24以及一放大器26,感测多重采样单元24親接于像素输出端Npx、放大器26的负输入端标示有「一」号)以及输出端。另外,放大器26的正输入端标示有「+」号接收一固定电压VSG,固定电压VSG可为一接地电压或一信号接地SignalGround电压。[0039]于一米样阶段(SamplingPhase中,感测多重米样单兀24可于2个不同的感测采样时间tsl、tS2,分别对像素值VPX进行采样操作而产生两个感测采样结果;于一放大阶段AmplifyingPhase中,感测多重采样单元24可将采样阶段中取得的2个采样结果进行平均操作,并输出读取结果VR0,其中读取结果VR0相关于该2个采样结果的平均。[0040]详细来说,感测多重采样单元24包括感测采样平均单元241、242,感测采样平均单元241包括一感测电容CS1、采样开关SSla、SSlb以及平均开关SBla、SBlb,感测采样平均单元242包括一感测电容CS2、采样开关SS2a、SS2b以及平均开关SB2a、SB2b,采样开关SSla、SSlb受控于信号®S1,采样开关SS2a、SS2b受控于信号①S2,平均开关SBla、SBlb、SB2a、SB2b受控于信号H。采样开关SSlb、SS2b的一端分别耦接于感测电容CS1、CS2,另一端接收共模电压Von。平均开关SBla耦接于感测电容CS1与感测电容CS2之间,平均开关SB2a耦接于感测电容CS2与放大器26的输出端之间,平均开关SBlb、SB2b分别耦接于感测电容CS1、CS2与放大器26的负输入端之间。[0041]另外,像素电路PX的电路结构简述如下。如图2所示,像素电路PX可包括感光二极管PhotoDiodePD、传输闸Qtx、重置晶体管Qrst、缓冲晶体管Qd、选择闸Qsel及像素输出端Npx。传输闹Qn、重置晶体管Qrst及选择闸Qsel分别受控于传输信号TX、重置信号RST及选择信号SEL,像素电路PX于像素输出端NPX输出像素值VPX。[0042]像素电路PX及模拟读取电路22的操作说明如下。请参考图3,图3为选择信号SEL、传输信号TX、信号®S1、®S2、H的时序图。当模拟读取电路22欲读取像素电路PX时,对应于像素电路PX的选择闸QSEL导通(即选择信号SEL为高电位,其中选择信号SEL为高电位称为选择区间Tsel。于选择区间Tsel中(采样阶段位于选择区间Tsel中),传输闸QTX导通,此时储存于感光二极管PD的光电子被汲取至像素电路PX的节点ro。于传输区间Ttx导通之后,采样开关SSla、SSlb以及采样开关SS2a、SS2b分别于感测采样区间TS1以及感测采样区间TS2导通。当采样开关SSla、SSlb于感测采样区间TS1导通时,感测电容CS1的第一端连接于像素输出端Npx即感测电容CS1与像素输出端Npx之间的连结为导通),感测电容CS1的第二端接收共模电压Vcm,而感测电容CS2的第一端与像素输出端Npx之间的连结为断路。同理,当采样开关SS2a、SS2b导通时,感测电容CS2的第一端连接于像素输出端NPX即感测电容CS2与像素输出端Npx之间的连结为导通),感测电容CS2的第二端接收共模电压Vcm,而感测电容CS1的第一端与像素输出端Npx之间的连结为断路。更精确地说,感测采样平均单元241、242可视为分别于对应于信号①si、〇s2的下降沿FallingEdge的时间tsi、ts2对像素值Vpx进行感测采样操作,而感测电容CS1、CS2中的电荷变化量可视为感测采样操作的感测采样结果。另外,平均开关381、8811、582、58213于选择区间1';^皆为断路,换句话说,于选择区间1';^中,感测多重采样单元24相关于电荷变化的部份等效于图4所绘示的等效电路。[0043]另一方面,当感测多重采样单元24完成采样操作之后或当选择闸Qsel由导通转为断路后),于输出区间Ta中(输出区间Ta可为前述放大阶段),平均开关SBla、SBlb、SB2a、SB2b皆为导通,采样开关831、8811、382、5321皆为断路,此时感测多重采样单元24相关于电荷变化的部份等效于图5所绘示的等效电路。如图5所示,感测电容CS1、CS2的第一端相互连结因感测电容CS1、CS2的第一端彼此之间的连结为导通),感测电容CS1、CS2的第二端相互连结(因感测电容CS1、CS2的第二端彼此之间的连结为导通),因此,储存于感测电容CS1与感测电容CS2的电荷可彼此相互分享即电荷分享ChargeSharing而达到对该2个感测采样结果进行平均操作的效果。另外,感测电容CS1、CS2的第一端耦接于放大器26的输出端,感测电容CS1、CS2的第二端耦接于放大器26的负输入端,放大器26即可输出读取结果VR0,而读取结果VRO相关于该2个感测采样结果的感测平均。[0044]简言之,感测多重采样单元24的2个感测采样平均单元(241及242可于选择区间Tsel中的2个不同的感测采样时间tS1、tS2,分别对像素值VPX—进行2次感测采样操作,而产生2个感测采样结果;并于输出区间Ta中,对该2个感测采样结果进行平均操作,使得感测多重采样单元24可输出相关于该感测平均的读取结果VR0。[0045]需注意的是,本申请的感测多重采样单元不限于包括2个感测采样平均单元,感测多重采样单元可包括M个感测采样平均单元其中M大于2,其可于选择区间Tsel中的M个不同的感测采样时间tsl〜tSM,分别对像素值VPX--进行M次感测采样操作,而产生M个感测采样结果;并于输出区间Ta中,对该M个感测采样结果进行平均操作以取得该M个感测采样结果的感测平均,使得感测多重采样单元24可输出相关于该感测平均的读取结果VR0。[0046]举例来说,请参考图6及图7,图6本申请实施例一感测多重采样单元64的示意图,图7为施加于感测多重采样单元64的信号〇si〜0S4、H的时序图。感测多重采样单元64包括感测采样平均单元641、642、643、644即1^=4的实施例)。感测多重采样单元64的操作原理与感测多重采样单元24的原理类似,故于此不再赘述。[0047]另一方面,为了使读取结果VR0更能反应像素电路PX中感光二极管PD的感光程度,于传输闸Qtx导通前,影像传感模块可先将像素电路PX的重置晶体管Qrst导通,并于晶体管Qrst导通后且传输闸QTX导通前,利用模拟读取电路读取像素输出端NPX的像素值VPX此时的像素值称为重置像素值VPX,R,于传输闸QTX导通后,模拟读取电路可再次读取于像素输出端NPX的像素值VPX此时的像素值称为信号像素值Vpx,s,模拟读取电路可输出读取结果VR0,使得读取结果相关于信号像素值VPX,s与重置像素值VPX,R的相减结果。其中,于晶体管QRST导通后且传输闸Q™导通前,模拟读取电路12亦可利用相关多重采样CMS读取重置像素值VPX,R,也就是说,本申请的模拟读取电路可对重置像素值VPX,R多次重置采样操作以产生多个重置采样结果,并对该多个重置采样结果进行重置平均操作,以取得该多个重置采样结果的重置平均,而读取电路所输出的读取结果VR0可相关于感测平均与重置平均的相减结果。[0048]具体来说,请参考图8及图9,图8本申请实施例一模拟读取电路82的示意图,图9为施加于感测多重采样单元84的信号如1〜叫4、〇51〜154、_时序图,模拟读取电路82包括一感测多重采样单元84S、一重置多重采样单元84R以及一放大器86。放大器86为一全差分运算放大器,感测多重采样单元84S耦接于像素输出端Npx以及放大器86的第一输入端以及第一输出端,重置多重采样单元84R耦接于像素输出端NPX以及放大器86的第二输入端以及第二输出端。[0049]重置多重采样单元84R包括4个重置采样平均单元841R〜844R,重置采样平均单元841R包括一重置电容CR1、采样开关RSla、RSlb以及平均开关RBla、RBlb,采样开关RSla、RSlb受控于信号®R1,平均开关RBla、RBlb受控于信号H。重置采样平均单元842R〜844R的电路结构均与重置采样平均单元S41R类似,其中,采样开关RS2a、RS2b受控于信号〇R2,采样开关RS3a、RS3b受控于信号①R3,采样开关RS4a、RS4b受控于信号①R4,平均开关RB2a、RB2b、1^3、1^313、1«4、1^413受控于信号11。值得注意的是,平均开关1^1耦接于重置电容0?1与重置电容CR2之间,平均开关RB2a耦接于重置电容CR2与重置电容CR3之间,平均开关RB3a耦接于重置电容CR3与重置电容CR4之间,而平均开关RB4a耦接于重置电容CR4与放大器86的第二输出端之间。感测多重采样单元84S的内部电路结构与感测多重采样单元64重置多重采样单元84R相同,故于此不再赘述。[0050]于选择区间Tsel中,重置晶体管QRST先于重置区间Trst导通,重置晶体管Qrst导通后重置多重采样单元84R分别于对应于重置采样区间的TR1〜TR4重置采样时间tR1〜tR4对像素输出端NPX的像素值VPX进行重置采样操作,而产生4个重置采样结果为重置电容CR1〜CR4中的电荷变化量;接着,传输闸Qtx于传输区间Tn导通,传输闸Qtx导通后感测多重采样单元84S分别于对应于感测采样区间的TS1〜TS4感测采样时间tsl〜tS4对像素输出端NPX的像素值VPX进行感测采样操作,而产生4个感测采样结果为感测电容CS1〜CS4中的电荷变化量。另夕卜,平均开关SBla〜SB4a、SBlb〜SB4b于选择区间Tsel皆为断路,感测多重采样单元84S及重置多重采样单元84R相关于电荷变化的部份等效于图10所绘示的等效电路。[0051]于输出区间Ta中,平均开关SBla〜SB4a、SBlb〜SB4b皆为导通,采样开关SSla〜SS4a、SSlb〜SS4b皆为断路,感测多重采样单元84S及重置多重采样单元84R相关于电荷变化的部份等效于图11所绘示的等效电路。如图11所示,由于感测电容CS1〜CS4的第一端皆彼此相连,感测电容CS1〜CS4的第二端皆彼此相连,因此,储存于感测电容CS1〜CS4的电荷可彼此相互分享而达到对该4个感测采样结果进行感测平均操作的效果,而产生该4个感测采样结果的感测平均;另一方面,由于重置电容CR1〜CR4的第一端皆彼此相连,重置电容CR1〜CR4的第二端皆彼此相连,因此,储存于重置电容CR1〜CR4的电荷可彼此相互分享而达到对该4个重置采样结果进行重置平均操作的效果,而产生该4个重置采样结果的重置平均。另外,由于感测电容CS1〜CS4的第一端及第二端连接于全差分放大器86的第一输入端及第一输出端,重置电容CR1〜CR4的第一端及第二端连接于全差分放大器86的第二输入端及第二输出端,因此,全差分放大器86所输出的读取结果VR0相关感测平均与重置平均之间的相减结果。[0052]需注意的是,本申请的模拟读取电路可在模拟域中对模拟像素值VPX进行相关多重采样,并在模拟域中进行平均操作,其所需的操作时间极短,因此可应用于搭配全局模数转换器GlobalADC的影像传感模块10,换句话说,模数转换器14可为全局模数转换器,即影像传感模块10可仅包括单一模数转换器14,而模数转换器14需对影像传感模块10所有像素电路PX的像素值进行模数转换。换句话说,本申请的影像传感模块不需包括多个模数转换器如对应像素阵列中某一列的列模数转换器ColumnADC,其可在缩小电路面积及功耗的情况下,具有多重采样操作的高信噪比特点。[0053]综上所述,本发明利用模拟读取电路,于模拟域中对模拟像素值进行相关多重采样操作以及平均操作,以提升系统信噪比。另外,由于本申请模拟读取电路所需的操作时间极短,可应用于搭配全局模数转换器的影像传感模块,而可达到缩小电路面积及功耗的优点。[0054]以上所述仅为本申请的部分实施例而已,并不用以限制本申请,凡在本申请的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本申请的保护范围之内。

权利要求:1.一种模拟读取电路,耦接于像素电路与模数转换器之间,所述像素电路包括传输闸、重置晶体管、选择闸及像素输出端,其特征在于,所述模拟读取电路包括:放大器,包括第一输入端以及第一输出端,其中所述第一输出端用来输出所述模拟读取电路的读取结果至所述模数转换器;以及感测多重采样单元,耦接于像素输出端、所述第一输入端以及所述第一输出端,包括多个感测采样平均单元,所述多个感测采样平均单元包括多个感测电容;其中,于选择区间中,所述感测多重采样单元于多个感测采样时间分别对所述像素输出端的像素值进行多次感测采样操作,产生多个感测采样结果;其中,于输出区间中,所述感测多重采样单元对所述多个采样结果进行感测平均操作,所述放大器输出所述读取结果,所述读取结果相关于所述多个感测采样结果的感测平均。2.如权利要求1所述的模拟读取电路,其特征在于,于所述选择区间中多个感测采样时间的第一感测采样时间,所述多个感测采样平均单元中的第一感测采样平均单元进行一次感测采样操作,于对应于所述第一感测采样操作的第一感测采样区间中,对应于所述第一感测采样平均单元的第一感测电容与所述像素输出端之间的连结为导通,其余感测采样平均单元的感测电容与所述像素输出端之间的连结为断路。3.如权利要求1所述的模拟读取电路,其特征在于,所述多个感测电容具有多个第一端以及多个第二端,于所述输出区间中,所述多个感测电容的所述多个第一端彼此之间的连结为导通,所述多个感测电容的所述多个第二端彼此之间的连结为导通,以进行所述感测平均操作。4.如权利要求1所述的模拟读取电路,其特征在于,于所述输出区间中,所述多个感测电容与所述第一输入端之间的连结为导通,所述多个感测电容与所述第一输出端之间的连结为导通,所述放大器输出所述读取结果。5.如权利要求1所述的模拟读取电路,其特征在于,所述多个感测采样平均单元中的第一感测采样平均单元包括:第一采样开关,耦接于所述第一感测采样平均单元的第一感测电容的第一端与所述像素输出端之间;第一平均开关,耦接于所述第一感测电容:以及第二平均开关,耦接于所述第一感测电容与所述第一输入端之间。6.如权利要求5所述的模拟读取电路,其特征在于,所述第一平均开关耦接于所述第一感测电容与所述第一输出端之间。7.如权利要求5所述的模拟读取电路,其特征在于,所述第一平均开关耦接于所述第一感测电容与另一感测电容之间。8.如权利要求5所述的模拟读取电路,其特征在于,所述第一感测采样平均单元还包括第二采样开关,所述第二采样开关的一端耦接于所述第一感测电容,另一端接收共模电压。9.如权利要求1所述的模拟读取电路,其特征在于,所述多个感测采样时间位于所述传输闸导通之后。10.如权利要求1所述的模拟读取电路,其特征在于,所述放大器还包括第二输入端以及第二输出端,所述模拟读取电路还包括:重置多重采样单元,耦接于所述像素输出端、所述第二输入端以及所述第二输出端,包括多个重置采样平均单元,所述重置多个采样平均单元包括多个重置电容;其中,于所述选择区间中,所述重置多重采样单元于多个重置采样时间分别对所述像素输出端的像素值进行多次重置采样操作,产生多个重置采样结果;其中,于所述输出区间中,所述重置多重采样单元对所述多个采样结果进行重置平均操作,所述放大器输出所述读取结果,所述读取结果相关于所述多个重置采样结果的重置平均与所述感测平均之间的相减结果。11.如权利要求10所述的模拟读取电路,其特征在于,于所述选择区间中多个重置采样时间的第一重置采样时间,所述多个重置采样平均单元中的第一重置采样平均单元进行一次重置采样操作,于对应于所述第一重置采样操作的第一重置采样区间中,对应于所述第一重置采样平均单元的第一重置电容与所述像素输出端之间的连结为导通,其余重置采样平均单元的重置电容与所述像素输出端之间的连结为断路。12.如权利要求10所述的模拟读取电路,其特征在于,所述多个重置电容具有多个第一端以及多个第二端,于所述输出区间中,所述多个重置电容的所述多个第一端彼此之间的连结为导通,所述多个重置电容的所述多个第二端彼此之间的连结为导通,以进行所述重置平均操作。13.如权利要求10所述的模拟读取电路,其特征在于,于所述输出区间中,所述多个重置电容与所述第一输入端之间的连结为导通,所述多个重置电容与所述第二输出端之间的连结为导通,所述放大器输出所述读取结果。14.如权利要求10所述的模拟读取电路,其特征在于,所述多个重置采样平均单元中的第一重置采样平均单元包括:第三采样开关,耦接于所述第一重置采样平均单元的第一重置电容的第一端与所述像素输出端之间;第三平均开关,耦接于所述第一重置电容:以及第四平均开关,耦接于所述第一重置电容与所述第一输入端之间。15.如权利要求14所述的模拟读取电路,其特征在于,所述第三平均开关耦接于所述第一重置电容与所述第一输出端之间。16.如权利要求14所述的模拟读取电路,其特征在于,所述第三平均开关耦接于所述第一重置电容与另一重置电容之间。17.如权利要求14所述的模拟读取电路,其特征在于,所述第一重置采样平均单元还包括第四采样开关,所述第四采样开关的一端耦接于所述第一重置电容,另一端接收共模电压D18.如权利要求10所述的模拟读取电路,其特征在于,所述多个重置采样时间位于所述传输闸导通之前且于所述重置晶体管导通之后。19.一种影像传感模块,包括:多个像素电路,排列成阵列,每一像素电路包括传输闸、重置晶体管、选择闸及像素输出立而;模数转换器;模拟读取电路,耦接于所述多个像素电路与所述模数转换器之间,所述模拟读取电路为权利要求1-18中任意一项所述的模拟读取电路。V。器

百度查询: 深圳市汇顶科技股份有限公司 模拟读取电路及影像传感模块

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。