买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】检测电路和扫描驱动电路_惠科股份有限公司_201811443274.2 

申请/专利权人:惠科股份有限公司

申请日:2018-11-29

公开(公告)日:2020-11-24

公开(公告)号:CN109360520B

主分类号:G09G3/00(20060101)

分类号:G09G3/00(20060101);G01R31/52(20200101)

优先权:

专利状态码:有效-授权

法律状态:2020.11.24#授权;2019.03.15#实质审查的生效;2019.02.19#公开

摘要:本申请涉及一种检测电路和扫描驱动电路。检测电路包括比较单元和判断单元。比较单元的第一输入端连接扫描芯片第n级缓冲器的输出端,第二输入端连接低电平电压信号,用于接收低电平电压信号和第n级缓冲器输出的扫描输出信号,并根据扫描输出信号和低电平电压信号生成第一中间信号。判断单元的第一输入端连接比较单元的输出端,第二输入端连接扫描芯片第n级缓冲器的输入端,用于接收第一中间信号,以及扫描芯片第n级缓冲器的输入端输出的第n级缓冲器的扫描输入信号,根据第一中间信号和扫描输入信号生成控制信号,并输出给扫描芯片,以控制扫描芯片在发生短路时关断输出,避免产生因扫描线之间短路致使扫描芯片被烧坏的问题。

主权项:1.一种检测电路,其特征在于,包括:比较单元,第一输入端与扫描芯片第n级缓冲器的输出端连接,第二输入端与低电平电压信号连接,用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成第一中间信号;以及判断单元,第一输入端与所述比较单元的输出端连接,第二输入端与所述扫描芯片第n级缓冲器的输入端连接,用于接收所述比较单元输出端输出的所述第一中间信号,以及所述扫描芯片第n级缓冲器的输入端输出的所述第n级缓冲器的扫描输入信号,对所述第n级缓冲器的扫描输入信号进行反向处理,根据所述第一中间信号和反向处理后的所述第n级缓冲器的扫描输入信号生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出。

全文数据:检测电路和扫描驱动电路技术领域本申请涉及显示领域,尤其涉及一种检测电路和扫描驱动电路。背景技术随着显示器朝向大型化、高解析度、高分辨率发展,以及对显示品质要求的提高,高PPIPixelsPerInch,每英寸所拥有的像素数使得信号线越来越细、线间距越来越小,使得信号线之间发生短路的概率大幅提高。显示面板中一般采用扫描芯片作为面板扫描驱动,扫描芯片与显示面板中的扫描线相连接,当相邻扫描线间发生短路时,则即相邻扫描线之间存在导通路径。由于扫描工作电压包括高电平电压信号和低电平电压信号,当其发生短路时则高电平电压信号和低电平电压信号之间导通电路,致使扫描芯片存在被烧坏的危险。发明内容基于此,有必要针对因扫描线之间短路致使扫描芯片被烧坏的问题,提供一种检测电路和扫描驱动电路。本申请提供了一种检测电路,包括:比较单元,第一输入端与扫描芯片第n级缓冲器的输出端连接,第二输入端与低电平电压信号连接,用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成第一中间信号;以及判断单元,第一输入端与所述比较单元的输出端连接,第二输入端与所述扫描芯片第n级缓冲器的输入端连接,用于接收所述比较单元输出端输出的所述第一中间信号,以及所述扫描芯片第n级缓冲器的输入端输出的所述第n级缓冲器的扫描输入信号,根据所述第一中间信号和所述第n级缓冲器的扫描输入信号生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出。本申请提供的一些实施例中,所述比较单元包括:比较支路,第一输入端与所述扫描芯片第n级缓冲器的输出端连接,第二输入端与低电平电压信号连接,输出端与所述判断单元的第一输入端连接,用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成第一中间信号。本申请提供的一些实施例中,所述判断单元包括:信号处理支路,输入端与所述扫描芯片第n级缓冲器的输入端连接,用于接收所述扫描芯片第n级缓冲器的输入端输出的所述第n级缓冲器的扫描输入信号,并对所述第n级缓冲器的扫描输入信号进行反向处理;以及逻辑判断支路,第一输入端与所述比较支路的输出端连接,第二输入端与所述信号处理支路的输出端连接,用于接收所述第一中间信号以及所述反向处理后的第n级缓冲器的扫描输入信号,根据所述第一中间信号以及所述反向处理后的第n级缓冲器的扫描输入信号生成所述控制信号,并输出给所述扫描芯片。本申请提供的一些实施例中,所述比较支路包括比较器,所述比较器的正向输入端与所述扫描芯片第n级缓冲器的输出端连接,所述比较器的负向输入端与低电平电压信号连接,所述比较器的输出端与所述逻辑判断的第一输入端连接。本申请提供的一些实施例中,所述逻辑判断支路包括与门电路器件,所述与门电路器件的第一输入端与所述比较器的输出端连接,所述与门电路器件的第二输入端与所述反相器的输出端连接。本申请提供的一些实施例中,所述比较单元包括:比较支路,第一输入端与所述扫描芯片第n级缓冲器的输出端连接,第二输入端与低电平电压信号连接,用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成比较信号;信号处理支路,输入端与所述比较支路的输出端连接,输出端与所述判断单元的第一输入端连接,用于接收所述比较信号,对所述比较信号进行反向处理生成所述第一中间信号,并将所述第一中间信号提供给所述判断单。本申请提供的一些实施例中,所述判断单元包括:逻辑判断支路,第一输入端与所述信号处理支路的输出端连接,第二输入端与所述扫描芯片第n级缓冲器的输入端连接,用于接收所述第一中间信号以及所述第n级缓冲器的扫描输入信号,根据所述第一中间信号以及所述第n级缓冲器的扫描输入信号生成所述控制信号,并输出给所述扫描芯片。本申请提供的一些实施例中,所述比较支路包括比较器,所述信号处理支路包括反相器,所述逻辑判断支路包括与门电路器件;其中,所述比较器的正向输入端与所述扫描芯片第n级缓冲器的输出端连接,所述比较器的负向输入端与低电平电压信号连接,所述比价器的输出端与所述反相器的输入端连接;以及所述与门电路器件的第一输入端与所述反相器的输出端连接,所述与门电路的第二输入端与所述扫描芯片第n级缓冲器的输入端连接。基于同一发明构思,本申请还提供了扫描驱动电路,所述扫描驱动电路包括上述的检测电路。综上,本申请提供了一种检测电路和扫描驱动电路。所述检测电路包括比较单元和判断单元。所述比较单元的第一输入端与扫描芯片第n级缓冲器的输出端连接,所述比较单元的第二输入端与低电平电压信号连接,所述比较单元用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成第一中间信号。所述判断单元的第一输入端与所述比较单元的输出端连接,所述判断单元的第二输入端与所述扫描芯片第n级缓冲器的输入端连接,所述判断单元用于接收所述比较单元输出端输出的所述第一中间信号,以及所述扫描芯片第n级缓冲器的输入端输出的所述第n级缓冲器的扫描输入信号,根据所述第一中间信号和所述第n级缓冲器的扫描输入信号生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出。本申请中,通过所述比较单元根据所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号生成第一中间信号,以及通过所述判断单元根据所述第一中间信号和所述第n级缓冲器的扫描输入信号生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出,避免产生因扫描线之间短路致使扫描芯片被烧坏的问题。附图说明图1为显示面板中信号线的连接方式示意图;图2为显示面板中相邻扫描线之间发生短路的示意图;图3为扫描芯片与扫描线的连接方式示意图;图4为本申请实施例提供的一种检测电路的结构示意图;图5为本申请实施例提供的另一种检测电路的结构示意图;图6为扫描芯片的工作原理结构示意图;图7为本申请实施例提供的又一种检测电路的结构示意图。具体实施方式为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本申请。但是本申请能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似改进,因此本申请不受下面公开的具体实施的限制。随着显示器朝向大型化、高解析度、高分辨率发展,以及对显示品质要求的提高,高PPIPixelsPerInch,每英寸所拥有的像素数使得信号线越来越细、线间距越来越小。一般显示器中数据线、扫描线与像素连接如图1所示,高PPI致使相邻信号线之间的间距越来越小,从而导致相邻信号线之间发生短路的概率大幅提高,请参见图2,图2中星号表示两个相邻的扫描线之间发生短路。显示器采用扫描芯片作为面板扫描驱动,其内部部分结构如图3所示,所述扫描芯片使用由2级亦可根据需要进行设置反向器Inverter形成的缓冲器D4连接到面板显示区内扫描线。扫描芯片与扫描线相连接,当相邻扫描线间发生短路时,即相邻扫描线之间存在导通路径,由于扫描工作电压为高电平电压信号VGH和低电平电压信号VGL,当存在短路情况时,则高电平电压信号VGH与低电平电压信号VGL之间导通,导致所述扫描芯片存在被烧毁风险。为解决上述问题,本申请提供了一种检测电路。请参见图4,所述检测电路包括比较单元100和判断单元200。所述比较单元100的第一输入端与扫描芯片第n级缓冲器D4的输出端连接,所述比较单元100的第二输入端与低电平电压信号VGL连接,所述比较单元100用于接收所述低电平电压信号VGL和所述第n级缓冲器D4的输出端输出的扫描输出信号G_out,并根据所述扫描输出信号G_out和所述低电平电压信号VGL生成第一中间信号。所述判断单元200的第一输入端与所述比较单元100的输出端连接,所述判断单元200的第二输入端与所述扫描芯片第n级缓冲器D4的输入端连接,所述判断单元200用于接收所述比较单元100输出端输出的所述第一中间信号,以及所述扫描芯片第n级缓冲器D4的输入端输出的所述第n级缓冲器D4的扫描输入信号G_in,根据所述第一中间信号和所述第n级缓冲器D4的扫描输入信号G_in生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出。可以理解,通过所述比较单元100根据所述低电平电压信号VGL和所述第n级缓冲器D4的输出端输出的扫描输出信号G_out生成第一中间信号,以及通过所述判断单元200根据所述第一中间信号和所述第n级缓冲器D4的扫描输入信号G_in生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出,可以避免产生因扫描线之间短路致使扫描芯片被烧坏的问题。请参见图5,本申请的一些实施例中,所述比较单元100包括比较支路110,所述比较支路110的第一输入端与所述扫描芯片第n级缓冲器D4的输出端连接,所述比较支路110的第二输入端与低电平电压信号VGL连接,所述比较支路110的输出端与所述判断单元200的第一输入端连接,所述比较支路110用于接收所述低电平电压信号VGL和所述第n级缓冲器D4的输出端输出的扫描输出信号G_out,并根据所述扫描输出信号G_out和所述低电平电压信号VGL生成第一中间信号。本申请的一些实施例中,所述判断单元200包括信号处理支路210和逻辑判断支路220。所述信号处理支路210的输入端与所述扫描芯片第n级缓冲器D4的输入端连接,所述信号处理支路210用于接收所述扫描芯片第n级缓冲器D4的输入端输出的所述第n级缓冲器D4的扫描输入信号G_in,并对所述第n级缓冲器D4的扫描输入信号G_in进行反向处理。所述逻辑判断支路220的第一输入端与所述比较支路110的输出端连接,所述逻辑判断支路220的第二输入端与所述信号处理支路210的输出端连接,所述逻辑判断支路220用于接收所述第一中间信号以及所述反向处理后的第n级缓冲器D4的扫描输入信号G_in,根据所述第一中间信号以及所述反向处理后的第n级缓冲器D4的扫描输入信号G_in生成所述控制信号,并输出给所述扫描芯片。本申请提供的一些实施例中,所述比较支路110包括比较器D1,所述比较器D1的正向输入端与所述扫描芯片第n级缓冲器D4的输出端连接,所述比较器D1的负向输入端与低电平电压信号VGL连接,所述比较器D1的输出端与所述逻辑判断的第一输入端连接。可以理解,当所述扫描芯片第n级缓冲器D4的输出端输出的扫描输出信号G_out为高电平时,所述比较器D1根据所述扫描输出信号G_out和所述低电平电压信号VGL生成并输出高电平的比较信号,即所述第一中间信号为高电平信号。当所述扫描芯片第n级缓冲器D4的输出端输出的扫描输出信号G_out为低电平时,所述比较器D1根据所述扫描输出信号G_out和所述低电平电压信号VGL生成并输出低电平的比较信号,即所述第一中间信号为低电平电压信号。本申请提供的一些实施例中,所述信号处理支路210包括反相器D2,所述反相器D2的输入端与所述扫描芯片第n级缓冲器D4的输入端连接,所述反相器D2的输出端与所述逻辑判断支路220的第二输入端连接。可以理解,当所述扫描芯片第n级缓冲器D4的输入端输出的所述第n级缓冲器D4的扫描输入信号G_in为高电平信号时,经所述反相器D2反向处理后,所述反相器D2输出的反向处理后的第n级缓冲器D4的扫描输入信号G_in为低电平电压信号。当所述扫描芯片第n级缓冲器D4的输入端输出的所述第n级缓冲器D4的扫描输入信号G_in为低电平电压信号时,经所述反相器D2反向处理后,所述反相器D2输出的反向处理后的第n级缓冲器D4的扫描输入信号G_in为高电平信号。本申请提供的一些实施例中,所述逻辑判断支路220包括与门电路器件D3,所述与门电路器件D3的第一输入端与所述比较器D1的输出端连接,所述与门电路器件D3的第二输入端与所述反相器D2的输出端连接。可以理解,当所述与门电路器件D3的第一输入端和第二输入端的输入的信号均为高电平信号或均为低电平电压信号时,所述与门电路器件D3的输出端输出为1,即所述控制信号为高电平信号。当所述与门电路器件D3的第一输入端输入的信号为高电平信号、第二输入端的输入的信号低电平电压信号,或者第一输入端输入的信号为低电平电压信号、第二输入端的输入的信号高电平信号时,所述与门电路器件D3的输出端输出为0,即所述控制信号为低电平电压信号。请参见图6,所述扫描芯片包括N级缓冲器D4。当所述扫描芯片需要打开第n行扫描线时其中n和N均为大于或等于1的整数,并且1≤n≤N,第n级缓冲器D4的输入端的扫描输入信号G_in为高电平信号,第一开关管T1为N型场效应管导通,第二开关管T2为P型场效应管截止,则通过所述扫描芯片中第n级缓冲器D4输出高电平电压信号VGH给所述第n行扫描线。当扫描到下一行或其它行时,第n级缓冲器D4中的第一开关管T1为N型场效应管关闭,第二开关管T2为P型场效应管导通,则通过所述扫描芯片中第n级缓冲器D4的输出端输出的扫描输出信号G_out为低电平电压信号VGL,并提供给所述第n行扫描线。当扫描线之间发生短路时假设第n行扫描线与第n+1行扫描线发生短路,当所述扫描芯片需要打第n+1行时,则应通过第n行的缓冲器D4为所述第n行扫描线提供低电平电压信号VGL,通过第n+1行的缓冲器D4为所述第n+1行扫描线提供高电平信号VGH。但由于所述第n行扫描线与第n+1行扫描线发生短路,因此所述第n行缓冲器D4的输出端的电压向高电平电压信号VGH电压靠近,较低电平电压信号VGL偏大。本实施例中,正常工作状态下,当所述扫描芯片需要打开第n行扫描线时,所述第n级缓冲器D4输出高电平电压信号VGH,所述比较器D1根据所述高电平电压信号VGH和低电平电压信号VGL,生成的第一中间信号为高电平信号,所述反相器D2输入端接收所述高电平电压信号VGH,经反向处理后得到低电平电压信号,即所述与门电路器件D3的第一输入端输入高电平信号,所述与门电路的第二输入端低电平电压信号,因此所述与门电路器件D3输出为O,即控制信号为低电平电压信号。当所述扫描芯片需要打开其它行扫描线时,所述第n级缓冲器D4输出高电平电压信号VGL,所述比较器D1的输出的第一中间信号为低电平电压信号,所述反相器D2输入端输入的为低电平电压信号,所述反相器D2输出高电平信号,即所述与门电路器件D3的第一输入端输入低电平电压信号,所述与门电路的第二输入端高电平信号,因此所述与门电路器件D3输出为O,即控制信号为低电平电压信号。若第n行扫描线和与之相邻的扫描线发生短路时,假设第n行扫描线与第n+1行扫描线发生短路。当所述扫描芯片需要打开第n行扫描线时,所述第n级缓冲器D4输出高电平电压信号VGH,所述比较器D1根据所述高电平电压信号VGH和低电平电压信号VGL,生成的第一中间信号为高电平信号,所述反相器D2输入端接收所述高电平电压信号VGH,经反向处理后得到低电平电压信号,即所述与门电路器件D3的第一输入端输入高电平信号,所述与门电路的第二输入端低电平电压信号,因此所述与门电路器件D3输出为O,即控制信号为低电平电压信号。当所述扫描芯片需要打开第n+1n-1行扫描线时,所述第n+1n-1级缓冲器D4输出高电平电压信号VGH,所述第n级缓冲器D4输出高电平电压信号VGL。但由于所述第n行扫描线与第n+1n-1行扫描线短路,第所述第n级缓冲器D4输出端的的电压向高电平电压信号VGH电压靠近,较低电平电压信号VGL偏大,因此此时所述比较器D1的输出的第一中间信号为高电平信号,所述反相器D2输入端输入的为低电平电压信号,所述反相器D2输出高电平信号,即所述与门电路器件D3的第一输入端输入高电平信号,所述与门电路的第二输入端输入高电平信号,因此所述与门电路器件D3输出为1,即控制信号为高电平信号。因此所述扫描芯片可根据所述控制信号在发生短路时关断输出,避免产生因扫描线之间短路致使扫描芯片被烧坏的问题。本申请提供的一些实施例中,请参见图7,所述比较单元100包括比较支路110和信号处理支路210。所述比较支路110的第一输入端与所述扫描芯片第n级缓冲器D4的输出端连接,所述比较支路110的第二输入端与低电平电压信号VGL连接,所述比较支路110用于接收所述低电平电压信号VGL和所述第n级缓冲器D4的输出端输出的扫描输出信号G_out,并根据所述扫描输出信号G_out和所述低电平电压信号VGL生成比较信号;所述信号处理支路210的输入端与所述比较支路110的输出端连接,所述信号处理支路210的输出端与所述判断单元200的第一输入端连接,所述信号处理支路210用于接收所述比较信号,对所述比较信号进行反向处理生成所述第一中间信号,并将所述第一中间信号提供给所述判断单。本实施例中,所述判断单元200包括逻辑判断支路220,所述逻辑判断支路220的第一输入端与所述信号处理支路210的输出端连接,所述逻辑判断支路220的第二输入端与所述扫描芯片第n级缓冲器D4的输入端连接,所述逻辑判断支路220用于接收所述第一中间信号以及所述第n级缓冲器D4的扫描输入信号G_in,根据所述第一中间信号以及所述第n级缓冲器D4的扫描输入信号G_in生成所述控制信号,并输出给所述扫描芯片。本申请提供的一些实施例中,所述比较支路110包括比较器D1,所述信号处理支路210包括反相器D2,所述逻辑判断支路220包括与门电路器件D3。所述比较器D1的正向输入端与所述扫描芯片第n级缓冲器D4的输出端连接,所述比较器D1的负向输入端与低电平电压信号VGL连接,所述比价器的输出端与所述反相器D2的输入端连接。所述与门电路器件D3的第一输入端与所述反相器D2的输出端连接,所述与门电路的第二输入端与所述扫描芯片第n级缓冲器D4的输入端连接。本实施例中,正常工作状态下,当所述扫描芯片需要打开第n行扫描线时,所述第n级缓冲器D4输出高电平电压信号VGH,所述比较器D1根据所述高电平电压信号VGH和低电平电压信号VGL,生成高电平信号比较信号,所述反相器D2对所述高电平比较信号经反向处理后,生成低电平的第一中间信号,即所述与门电路器件D3的第一输入端为低电平电压信号,所述与门电路器件D3的第二输入端为高电平信号,因此此时所述与门电路器件D3输出为O,即控制信号为低电平电压信号。当所述扫描芯片需要打开其它行扫描线时,所述第n级缓冲器D4输出高电平电压信号VGL,所述比较器D1的输出的比较信号为低电平电压信号,所述反相器D2对所述低电平的比较信号反向处理后输出高电平的第一中间信号,即所述与门电路器件D3的第一输入端输入高电平信号,所述与门电路的第二输入端低电平电压信号,因此此时所述与门电路器件D3输出为O,即控制信号为低电平电压信号。若第n行扫描线和与之相邻的扫描线发生短路时,假设第n行扫描线与第n+1行扫描线发生短路。当所述扫描芯片需要打开第n行扫描线时,所述第n级缓冲器D4输出高电平电压信号VGH,所述比较器D1根据所述高电平电压信号VGH和低电平电压信号VGL,生成的比较信号为高电平信号,所述反相器D2对所述高电平的比较信号反向处理后,生成低电平的第一中间信号,即所述与门电路器件D3的第一输入端输入低电平电压信号,所述与门电路的第二输入端高电平信号,因此所述与门电路器件D3输出为O,即控制信号为低电平电压信号。当所述扫描芯片需要打开第n+1n-1行扫描线时,所述第n+1n-1级缓冲器D4输出高电平电压信号VGH,所述第n级缓冲器D4输出高电平电压信号VGL。但由于所述第n行扫描线与第n+1n-1行扫描线短路,第所述第n级缓冲器D4输出端的的电压向高电平电压信号VGH电压靠近,较低电平电压信号VGL偏大,因此此时所述比较器D1的输出的比较信号为高电平信号,所述反相器D2对所述高电平的比较信号反向处理后,输出低电平的第一中间信号,即所述与门电路器件D3的第一输入端输入低电平电压信号,所述与门电路的第二输入端输入低电平电压信号,因此所述与门电路器件D3输出为1,即控制信号为高电平信号。因此所述扫描芯片可根据所述控制信号在发生短路时关断输出,避免产生因扫描线之间短路致使扫描芯片被烧坏的问题。基于同一发明构思,本申请还提供了一种扫描驱动电路,所述扫描驱动电路包括上述任一实施例中的检测电路。本实施例中,所述扫描驱动电路包括缓冲器D4以及至少一个检测电路。其中,检测电路包括比较单元100和判断单元200。所述比较单元100的第一输入端与扫描芯片第n级缓冲器D4的输出端连接,所述比较单元100的第二输入端与低电平电压信号VGL连接,所述比较单元100用于接收所述低电平电压信号VGL和所述第n级缓冲器D4的输出端输出的扫描输出信号G_out,并根据所述扫描输出信号G_out和所述低电平电压信号VGL生成第一中间信号。所述判断单元200的第一输入端与所述比较单元100的输出端连接,所述判断单元200的第二输入端与所述扫描芯片第n级缓冲器D4的输入端连接,所述判断单元200用于接收所述比较单元100输出端输出的所述第一中间信号,以及所述扫描芯片第n级缓冲器D4的输入端输出的所述第n级缓冲器D4的扫描输入信号G_in,根据所述第一中间信号和所述第n级缓冲器D4的扫描输入信号G_in生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出。综上,本申请提供了一种检测电路和扫描驱动电路。所述检测电路包括比较单元100和判断单元200。所述比较单元100的第一输入端与扫描芯片第n级缓冲器D4的输出端连接,所述比较单元100的第二输入端与低电平电压信号VGL连接,所述比较单元100用于接收所述低电平电压信号VGL和所述第n级缓冲器D4的输出端输出的扫描输出信号G_out,并根据所述扫描输出信号G_out和所述低电平电压信号VGL生成第一中间信号。所述判断单元200的第一输入端与所述比较单元100的输出端连接,所述判断单元200的第二输入端与所述扫描芯片第n级缓冲器D4的输入端连接,所述判断单元200用于接收所述比较单元100输出端输出的所述第一中间信号,以及所述扫描芯片第n级缓冲器D4的输入端输出的所述第n级缓冲器D4的扫描输入信号G_in,根据所述第一中间信号和所述第n级缓冲器D4的扫描输入信号G_in生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出。本申请中,通过所述比较单元100根据所述低电平电压信号VGL和所述第n级缓冲器D4的输出端输出的扫描输出信号G_out生成第一中间信号,以及通过所述判断单元200根据所述第一中间信号和所述第n级缓冲器D4的扫描输入信号G_in生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出,避免产生因扫描线之间短路致使扫描芯片被烧坏的问题。以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对申请专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

权利要求:1.一种检测电路,其特征在于,包括:比较单元,第一输入端与扫描芯片第n级缓冲器的输出端连接,第二输入端与低电平电压信号连接,用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成第一中间信号;以及判断单元,第一输入端与所述比较单元的输出端连接,第二输入端与所述扫描芯片第n级缓冲器的输入端连接,用于接收所述比较单元输出端输出的所述第一中间信号,以及所述扫描芯片第n级缓冲器的输入端输出的所述第n级缓冲器的扫描输入信号,根据所述第一中间信号和所述第n级缓冲器的扫描输入信号生成控制信号,并输出给所述扫描芯片,以控制所述扫描芯片在发生短路时关断输出。2.如权利要求1所述的检测电路,其特征在于,所述比较单元包括:比较支路,第一输入端与所述扫描芯片第n级缓冲器的输出端连接,第二输入端与低电平电压信号连接,输出端与所述判断单元的第一输入端连接,用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成第一中间信号。3.如权利要求2所述的检测电路,其特征在于,所述判断单元包括:信号处理支路,输入端与所述扫描芯片第n级缓冲器的输入端连接,用于接收所述扫描芯片第n级缓冲器的输入端输出的所述第n级缓冲器的扫描输入信号,并对所述第n级缓冲器的扫描输入信号进行反向处理;以及逻辑判断支路,第一输入端与所述比较支路的输出端连接,第二输入端与所述信号处理支路的输出端连接,用于接收所述第一中间信号以及所述反向处理后的第n级缓冲器的扫描输入信号,根据所述第一中间信号以及所述反向处理后的第n级缓冲器的扫描输入信号生成所述控制信号,并输出给所述扫描芯片。4.如权利要求3所述的检测电路,其特征在于,所述比较支路包括比较器,所述比较器的正向输入端与所述扫描芯片第n级缓冲器的输出端连接,所述比较器的负向输入端与低电平电压信号连接,所述比较器的输出端与所述逻辑判断的第一输入端连接。5.如权利要求4所述的检测电路,其特征在于,所述信号处理支路包括反相器,所述反相器的输入端与所述扫描芯片第n级缓冲器的输入端连接,所述反相器的输出端与所述逻辑判断支路的第二输入端连接。6.如权利要求4所述的检测电路,其特征在于,所述逻辑判断支路包括与门电路器件,所述与门电路器件的第一输入端与所述比较器的输出端连接,所述与门电路器件的第二输入端与所述反相器的输出端连接。7.如权利要求1所述的检测电路,其特征在于,所述比较单元包括:比较支路,第一输入端与所述扫描芯片第n级缓冲器的输出端连接,第二输入端与低电平电压信号连接,用于接收所述低电平电压信号和所述第n级缓冲器的输出端输出的扫描输出信号,并根据所述扫描输出信号和所述低电平电压信号生成比较信号;信号处理支路,输入端与所述比较支路的输出端连接,输出端与所述判断单元的第一输入端连接,用于接收所述比较信号,对所述比较信号进行反向处理生成所述第一中间信号,并将所述第一中间信号提供给所述判断单。8.如权利要求7所述的检测电路,其特征在于,所述判断单元包括:逻辑判断支路,第一输入端与所述信号处理支路的输出端连接,第二输入端与所述扫描芯片第n级缓冲器的输入端连接,用于接收所述第一中间信号以及所述第n级缓冲器的扫描输入信号,根据所述第一中间信号以及所述第n级缓冲器的扫描输入信号生成所述控制信号,并输出给所述扫描芯片。9.如权利要求7所述的检测电路,其特征在于,所述比较支路包括比较器,所述信号处理支路包括反相器D2,所述逻辑判断支路包括与门电路器件;其中,所述比较器的正向输入端与所述扫描芯片第n级缓冲器的输出端连接,所述比较器的负向输入端与低电平电压信号连接,所述比价器的输出端与所述反相器的输入端连接;以及所述与门电路器件的第一输入端与所述反相器的输出端连接,所述与门电路的第二输入端与所述扫描芯片第n级缓冲器的输入端连接。10.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括如权利要求1-9任一权项所述的检测电路。

百度查询: 惠科股份有限公司 检测电路和扫描驱动电路

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。