申请/专利权人:株式会社日立制作所
申请日:2020-03-02
公开(公告)日:2020-12-01
公开(公告)号:CN112019170A
主分类号:H03F1/22(20060101)
分类号:H03F1/22(20060101);H03F1/32(20060101)
优先权:["20190530 JP 2019-101027"]
专利状态码:在审-实质审查的生效
法律状态:2020.12.18#实质审查的生效;2020.12.01#公开
摘要:本发明的目的是在被输入了过大信号的情况下也抑制放大电路的饱和、降低信号消失的空闲期间。放大电路100具备:包括NPN晶体管双极晶体管111的发射极接地放大电路放大电路主体110、以及维持发射极接地放大电路110的NPN晶体管111的基极-集电极间的电位关系的钳位电路130。钳位电路130具有电平移位电路131、以及抑制发射极接地放大电路110的NPN晶体管111的集电极电位下降的钳位二极管132。
主权项:1.一种放大电路,其特征在于,具备:放大电路主体,包括双极晶体管;以及钳位电路,维持上述放大电路主体的双极晶体管的基极-集电极间的电位关系;上述钳位电路具有电平移位电路、以及抑制上述放大电路主体的双极晶体管的集电极电位下降的钳位二极管。
全文数据:
权利要求:
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。