申请/专利权人:理光微电子株式会社
申请日:2018-06-27
公开(公告)日:2021-02-19
公开(公告)号:CN112384874A
主分类号:G05F1/56(20060101)
分类号:G05F1/56(20060101)
优先权:
专利状态码:有效-授权
法律状态:2022.08.23#授权;2021.03.09#实质审查的生效;2021.02.19#公开
摘要:恒压发生电路1A、1B具备:运算放大器,具有反馈电路10A、10B,所述反馈电路10A、10B具有第1电阻R11并产生将恒压发生电路1A、1B的输出端子T3与基板电位之间的输出电压Vout通过第1电阻R11和第2电阻R12分压而成的反馈电压Vfb,该运算放大器将基准电压Vref与反馈电压Vfb的电压差放大而输出控制电压;以及输出晶体管M11,基于来自运算放大器的控制电压,对输出电压Vout进行控制。反馈电路10A、10B被构成为,还使来自基板电位的高频噪声成分重叠。
主权项:1.一种恒压发生电路,其特征在于,具备:运算放大器,具有反馈电路,所述反馈电路具有第1电阻并产生将恒压发生电路的输出端子与基板电位之间的输出电压通过所述第1电阻和第2电阻分压而成的反馈电压,该运算放大器将规定的基准电压与所述反馈电压的电压差放大而输出控制电压;以及输出晶体管,基于来自所述运算放大器的控制电压,对输出电压进行控制,所述反馈电路被构成为,还使来自所述基板电位的高频噪声成分重叠。
全文数据:
权利要求:
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。