买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】基于FDSOI工艺的采用相位预加重的高速串行发送器_芯原微电子(上海)股份有限公司;芯原控股有限公司_201910017838.4 

申请/专利权人:芯原微电子(上海)股份有限公司;芯原控股有限公司

申请日:2019-01-09

公开(公告)日:2021-03-26

公开(公告)号:CN109783420B

主分类号:G06F13/40(20060101)

分类号:G06F13/40(20060101);G06F13/38(20060101)

优先权:

专利状态码:有效-授权

法律状态:2021.03.26#授权;2019.06.14#实质审查的生效;2019.05.21#公开

摘要:本发明提供基于FDSOI工艺的采用相位预加重的高速串行发送器,本发明包括并串转换电路A1、转换数据位提取电路A2、转换数据位相位加重电路A3、驱动电路A4、以及驱动匹配电路A5。本申请提供的技术方案能够实现低压下对所发数据的相位预加重的目的,从而抵消一部分传输信道对所传输信号的完整性的损耗,以此来摆脱电源电压对信号高频分量补偿的限制。同时,基于FDSOI工艺背栅可调的效应,提出一种驱动阻抗匹配电路,保证了所发送信号的边沿及幅度的对称性,避免了共模失配影响发送信号的质量。

主权项:1.一种基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,包括:并串转换电路A1,其输入端输入时钟信号CK和多位并行数据,用于在时钟信号CK的控制下将多位并行数据转换为多路串行数据并输出;其中,多路串行数据包括驱动数据DATA_PRE、驱动延迟数据DATA_DLY、加重数据DATA_EMP、和加重延迟数据DATA_EMP_DLY;转换数据位提取电路A2,其输入端连接并串转换电路A1的输出端,用于输入并对驱动数据DATA_PRE中需要进行相位加重的数据位使用转换数据位标记信号OUT_TRANS进行标记并输出;转换数据位相位加重电路A3,其输入端分别连接所述并串转换电路A1的输出端以及所述转换数据位提取电路A2的输出端,用于分别输入驱动数据DATA_PRE和转换数据位标记信号OUT_TRANS,以在转换数据位标记信号OUT_TRANS的辅助下对驱动数据DATA_PRE中的部分数据进行相位加重,并输出相位加重数据DATA_PHEMP;所述转换数据位相位加重电路A3的输入端还输入相位加重强度控制字PH_EMP[2:0],用于调节驱动数据DATA_PRE的延迟时间;驱动电路A4,其输入端连接转换数据位相位加重电路A3的输出端以输入相位加重数据DATA_PHEMP,其输入端还输入驱动使能信号DRV_EN,以将相位加重数据DATA_PHEMP发送至传输信道;驱动匹配电路A5,其输出端连接驱动电路A4的输入端,用于提供匹配控制电压信号VMATCH,以使驱动电路A4的上拉电阻和下拉电阻相匹配。

全文数据:基于FDSOI工艺的采用相位预加重的高速串行发送器技术领域本发明涉及半导体技术领域,特别是涉及基于FDSOI工艺的采用相位预加重的高速串行发送器。背景技术随着半导体技术的发展和应用,电子设备的体积越来越小,存取速度越来越快。随之而来的是系统集成度越来越高,系统功耗越来越大。因此对电子设备的低功耗设计提出了更高的要求。为了弥补信道损耗对所发送信号质量的影响,目前应用于高速串行通信中的发送器电路多采用幅度预加重的方法,预先对输出信号的高频分量进行补偿。通过控制输出电流的大小可以改变串行数据中不同数据位的输出幅度,进而实现幅度预加重。但是这种方法需要较高的电源电压,不利于降低功耗。同时会产生电磁干扰,在工作过程中通过向外辐射电磁信号影响其他电子设备的工作。也有现有技术采用去加重的方法对输出信号的高频分量进行补偿。这种方法虽然可以降低电源电压,但本质上还是一种基于幅度调制的加重方法,所以当电源电压足够低时,该种方法也会失效。发明内容鉴于以上所述现有技术的缺点,本发明的目的在于提供基于FDSOI工艺的采用相位预加重的高速串行发送器,用于解决现有技术会产生电磁干扰,在工作过程中通过向外辐射电磁信号影响其他电子设备的工作,以及电源电压足够低时失效等问题。为实现上述目的及其他相关目的,本发明提供一种基于FDSOI工艺的采用相位预加重的高速串行发送器,其包括:并串转换电路A1,其输入端输入时钟信号CK和多位并行数据,用于在时钟信号CK的控制下将多位并行数据转换为多路串行数据并输出;其中,多路串行数据包括驱动数据DATA_PRE、驱动延迟数据DATA_DLY、加重数据DATA_EMP、和加重延迟数据DATA_EMP_DLY;转换数据位提取电路A2,其输入端连接并串转换电路A1的输出端,用于输入并对驱动数据DATA_PRE中需要进行相位加重的数据位使用转换数据位标记信号OUT_TRANS进行标记并输出;转换数据位相位加重电路A3,其输入端分别连接所述并串转换电路A1的输出端以及所述转换数据位提取电路A2的输出端,用于分别输入驱动数据DATA_PRE和转换数据位标记信号OUT_TRANS,以在转换数据位标记信号OUT_TRANS的辅助下对驱动数据DATA_PRE中的部分数据进行相位加重,并输出相位加重数据DATA_PHEMP;所述转换数据位相位加重电路A3的输入端还输入相位加重强度控制字PH_EMP[2:0],用于调节驱动数据DATA_PRE的延迟时间;驱动电路A4,其输入端连接转换数据位相位加重电路A3的输出端以输入相位加重数据DATA_PHEMP,其输入端还输入驱动使能信号DRV_EN,以将相位加重数据DATA_PHEMP发送至传输信道;驱动匹配电路A5,其输出端连接驱动电路A4的输入端,用于提供匹配控制电压信号VMATCH,以使驱动电路A4的上拉电阻和下拉电阻相匹配。于本发明的一实施例中,所述并串转换电路A1包括:第一并串转换电路PS1,其输入端输入并行数据偶数位和时钟信号CK,以在时钟信号CK的上升沿控制下将并行数据偶数位转换成偶数位第一串行数据EA;第二并串转换电路PS2,其输入端输入并行数据奇数位和时钟信号CK,以在时钟信号CK的下降沿控制下将并行数据奇数位转换成奇数位第一串行数据OA;第一触发器Q1,其输入端连接第一并串转换电路PS1的输出端并接入时钟信号CK,以在时钟信号CK的下降沿的触发下产生相对于偶数位第一串行数据EA延迟1个数据位周期T的偶数位第二串行数据EB;第二触发器Q2,其输入端连接第一触发器Q1的输出端并接入时钟信号CK,以在时钟信号CK的上升沿触发下产生相对于偶数位第一串行数据EA延迟2个数据位周期T的偶数位第三串行数据EC;第三触发器Q3,其输入端连接第二并串转换电路PS2的输出端并接入时钟信号CK,以在时钟信号CK的上升沿触发下产生相对于奇数位第一串行数据OA延迟1个数据位周期T的奇数位第二位串行数据OB;第四触发器Q4,其输入端连接第三触发器Q3的输出端并接入时钟信号CK,以在时钟信号CK的下降沿触发下产生相对于奇数位第一串行数据OA延迟2个数据位周期T的奇数位第三串行数据OC。于本发明的一实施例中,所述并串转换电路A1还包括:第一二选一选择器MUX1,其输入端分别接入偶数位第一串行数据EA、奇数位第一串行数据OA、以及时钟信号CK,其输出端输出驱动数据DATA_PRE;其中,第一二选一选择器MUX1在时钟信号CK为低电平时将偶数位第一串行数据EA输出为驱动数据DATA_PRE,并在时钟信号CK为高电平时将奇数位第一串行数据OA输出为驱动数据DATA_PRE;第二二选一选择器MUX2,其输入端分别接入偶数位第二串行数据EB、奇数位第二串行数据OB、和时钟信号CK,其输出端输出驱动延迟数据DATA_DLY;其中,第二二选一选择器MUX2在时钟信号CK为低电平时将奇数位第二串行数据OB输出为驱动延迟数据DATA_DLY,并在时钟信号CK为高电平时将偶数位第二串行数据EB输出为驱动延迟数据DATA_DLY;第一反相器INV1,其输入端连接第二二选一选择器MUX2的输出端,用于将驱动延迟数据DATA_DLY反相传输为加重数据DATA_EMP;第三二选一选择器MUX3,其输入端分别接入偶数位第三串行数据EC、奇数位第三串行数据OC、和时钟信号CK;第二反相器INV2,其输入端连接第三二选一选择器MUX3;其中,当时钟信号CK为低电平时,第三二选一选择器MUX3通过第二反相器INV2将偶数位第三串行数据EC输出为加重延迟数据DATA_EMP_DLY;当时钟信号CK为高电平时,第三二选一选择器MUX3通过第二反相器INV2将奇数位第三串行数据OC输出为加重延迟数据DATA_EMP_DLY。于本发明的一实施例中,所述转换数据位提取电路A2包括:第一同或门XNOR1,其输入端输入驱动数据DATA_PRE与加重数据DATA_EMP;第一异或门XOR1,其输入端输入加重延迟数据DATA_EMP_DLY与驱动延迟数据DATA_DLY;第一与门AND1,其输入端分别连接第一同或门XNOR1的输出端和第一异或门XOR1的输出端,其输出端输出为所述数据转换位标记信号OUT_TRANS。于本发明的一实施例中,所述转换数据位相位加重电路A3包括:第一延迟单元DLY1,其输入端输入驱动数据DATA_PRE,其输出端输出相位延迟数据DATA_PHDLY;第一延迟单元DLY1的输入端还输入相位加重强度控制字PH_EMP[2:0],用于调节第一延迟单元DLY1的延迟时间;第五触发器Q5,其输入端连接第一延迟单元DLY1的输出端,以输入相位延迟数据DATA_PHDLY,以使需要相位加重的数据位提前ΔT跳变;第五触发器Q5的输入端还连接转换数据位提取电路A2的输出端,以输入数据转换位标记信号OUT_TRANS;第二与门AND2,分别输入数据转换位标记信号OUT_TRANS和第五触发器Q5的输出端;第三与门AND3,分别输入相位延迟数据DATA_PHDLY以及数据转换位标记信号OUT_TRANS经过第三反相器INV3后的输出信号;第一或门OR1,其输入端分别连接第二与门AND2的输出端和第三与门AND3的输出端,其输出端输出为相位加重数据DATA_PHEMP;其中,第五触发器Q5的时钟输入端由数据转换位标记信号OUT_TRANS控制;当数据转换位标记信号OUT_TRANS为逻辑高时,相位加重数据DATA_PHEMP输出驱动数据DATA_PRE中当前被加重的数据位;当数据转换位标记信号OUT_TRANS为逻辑低时,相位加重数据DATA_PHEMP输出相位延迟数据DATA_PHDLY,以表示无数据位被加重。于本发明的一实施例中,所述驱动电路A4包括:多个相互并联的驱动单元DRV_CELL,各驱动单元DRV_CELL的输入端输入来自转换数据位相位加重电路A3的相位加重数据DATA_PHEMP、来自驱动匹配电路A5的匹配控制电压信号VMATCH以及驱动电路使能信号DRV_EN;其中,驱动电路使能信号DRV_EN通过第四反相器INV4产生反向使能信号ENB,反向使能信号ENB通过第五反相器INV5产生产生正向使能信号EN。于本发明的一实施例中,所述驱动单元DRV_CELL包括:第一PMOSM1,其源极和背栅连接电源AVDD,其栅极连接到反向使能信号ENB;第二PMOSM2,其源极连接第一PMOSM1的漏极,其背栅连接电源AVDD;第一NMOSM3,其漏极通过相互串联的第一电阻R1与第二电阻R2与第二PMOSM2的漏极连接,其栅极与第二PMOSM2的栅极连接以共同受相位加重数据DATA_PHEMP的控制,其背栅连接到匹配控制电压信号VMATCH;第二NMOSM4,其漏极连接第一NMOSM3的源极,其栅极连接到正向使能信号EN,其源极和背栅都连接到参考地。于本发明的一实施例中,所述驱动匹配电路A5包括:第三PMOSM5,其源极和背栅连接电源AVDD,其栅极连接到参考地;第四PMOSM6,其源极连接第三PMOSM5的漏极,其背栅连接电源AVDD,其栅极连接到参考地,其漏极连接第三电阻R3;第三电阻R3与第四电阻R4串联;第三NMOSM7,其漏极连接第四电阻R4,其栅极连接到电源AVDD;第四NMOSM8,其漏极连接到第三NMOSM7的源极,其栅极连接到电源AVDD,其源极和背栅都连接到参考地;第一运算放大器OP1,其正输入端与第三电阻R3与第四电阻R4的连接点相连,其负输入端与第五电阻R5与第六电阻R6的连接点相连。于本发明的一实施例中,所述第一运算放大器OP1将匹配控制电压信号VMATCH输出给驱动单元DRV_CELL,用于实现各驱动单元DRV_CELL的上拉支路和下拉支路之间的阻抗匹配;其中,驱动单元DRV_CELL的上拉支路包括第一PMOSM1、第二PMOSM2、第一电阻R1组成;驱动单元DRV_CELL的下拉支路包括第一NMOSM3、第二NMOSM4、第一电阻R2。于本发明的一实施例中,所述第一运算放大器OP1连接第三NMOSM7的背栅,以实现驱动匹配电路A5的上拉支路和下拉支路之间的阻抗匹配;其中,驱动匹配电路A5的上拉支路包括第三PMOSM5、第四PMOSM6、第三电阻R3,驱动匹配电路A5的下拉支路包括第三NMOSM7、第四NMOSM8、第四电阻R4。为实现上述目的及其他相关目的,本发明提供一种高速串行发送器,其包括所述基于FDSOI工艺的采用相位预加重的高速串行发送器。如上所述,本发明的基于FDSOI工艺的采用相位预加重的高速串行发送器,具有以下有益效果:本申请的技术方案包括并串转换电路A1、转换数据位提取电路A2、转换数据位相位加重电路A3、驱动电路A4、以及驱动匹配电路A5。本申请提供的技术方案能够实现低压下对所发数据的相位预加重的目的,从而抵消一部分传输信道对所传输信号的完整性的损耗,以此来摆脱电源电压对信号高频分量补偿的限制。同时,基于FDSOI工艺背栅可调的效应,提出一种驱动阻抗匹配电路,保证了所发送信号的边沿及幅度的对称性,避免了共模失配影响发送信号的质量。附图说明图1显示为本发明实施例中的基于FDSOI工艺的采用相位预加重的高速串行发送器的拓扑结构示意图。图2a~2d显示为本发明实施例中并串转换电路A1的内部结构示意图。图3显示为本发明实施例中四路串行数据之间的时序关系图。图4显示为本发明实施例中转换数据位提取电路A2内部的内部结构示意图。图5显示为本发明实施例中驱动数据DATA_PRE与数据转换位标记信号OUT_TRANS之间的时序关系图。图6显示为本发明实施例中驱动数据DATA_PRE与相位加重数据DATA_PHEMP之间的时序关系图。图7显示为本发明实施例中转换数据位相位加重电路A3的内部结构示意图。图8显示为本发明实施例中驱动电路A4的内部结构示意图。图9显示为本发明实施例中驱动单元DRV_CELL的内部结构示意图。图10显示为本发明实施例中驱动匹配电路A5的内部结构示意图。图11显示为本发明实施例中基于FDSOI工艺的采用相位预加重的高速串行发送器的仿真结果示意图。具体实施方式以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。需要说明的是,在下述描述中,参考附图,附图描述了本申请的若干实施例。应当理解,还可使用其他实施例,并且可以在不背离本申请的精神和范围的情况下进行机械组成、结构、电气以及操作上的改变。下面的详细描述不应该被认为是限制性的,并且本申请的实施例的范围仅由公布的专利的权利要求书所限定。这里使用的术语仅是为了描述特定实施例,而并非旨在限制本申请。空间相关的术语,例如“上”、“下”、“左”、“右”、“下面”、“下方”、“下部”、“上方”、“上部”等,可在文中使用以便于说明图中所示的一个元件或特征与另一元件或特征的关系。在本发明中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”、“固定”、“固持”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。再者,如同在本文中所使用的,单数形式“一”、“一个”和“该”旨在也包括复数形式,除非上下文中有相反的指示。应当进一步理解,术语“包含”、“包括”表明存在所述的特征、操作、元件、组件、项目、种类、和或组,但不排除一个或多个其他特征、操作、元件、组件、项目、种类、和或组的存在、出现或添加。此处使用的术语“或”和“和或”被解释为包括性的,或意味着任一个或任何组合。因此,“A、B或C”或者“A、B和或C”意味着“以下任一个:A;B;C;A和B;A和C;B和C;A、B和C”。仅当元件、功能或操作的组合在某些方式下内在地互相排斥时,才会出现该定义的例外。随着半导体技术的发展和应用,电子设备的体积越来越小,存取速度越来越快。随之而来的是系统集成度越来越高,系统功耗越来越大。因此对电子设备的低功耗设计提出了更高的要求。为了弥补信道损耗对所发送信号质量的影响,现有技术通过控制输出电流的大小可以改变串行数据中不同数据位的输出幅度,或者采用去加重的方法对输出信号的高频分量进行补偿,但是前者会产生电磁干扰,在工作过程中通过向外辐射电磁信号影响其他电子设备的工作,后者当电源电压足够低时,该种方法也会失效。鉴于上述存在于现有技术中的种种问题,本申请提供基于FDSOI工艺的采用相位预加重的高速串行发送器,能够实现低压下对所发数据的相位预加重的目的,从而抵消一部分传输信道对所传输信号的完整性的损耗。如图1所示,展示本申请一实施例中的基于FDSOI工艺的采用相位预加重的高速串行发送器的拓扑结构示意图。所述发送器电路包括:并串转换电路A1、转换数据位提取电路A2、转换数据位相位加重电路A3、驱动电路A4、以及驱动匹配电路A5。并串转换电路A1用于将输入的多位并行数据转换为多路串行数据并输出。以图1为例,所述并串转换电路A1的输入端输入10位并行数据以及时钟信号CK。所述并串转换电路A1在时钟信号CK的控制下将输入的10位并行数据转换为4路串行数据后输出,分别为加重延迟数据DATA_EMP_DLY、加重数据DATA_EMP、驱动延迟数据DATA_DLY、以及驱动数据DATA_PRE。转换数据位提取电路A2的输入端连接所述所述并串转换电路A1的输出端,即转换数据位提取电路A2的4组输入信号分别接入加重延迟数据DATA_EMP_DLY、加重数据DATA_EMP、驱动延迟数据DATA_DLY、以及驱动数据DATA_PRE。转换数据位提取电路A2的作用在于将驱动数据DATA_PRE中需要进行相位加重的数据位使用转换数据位标记信号OUT_TRANS进行标记并输出。转换数据位相位加重电路A3的输入端分别连接并串转换电路A1的输出端和转换数据位提取电路A2的输出端,用于分别输入驱动数据DATA_PRE和转换数据位标记信号OUT_TRANS。转换数据位相位加重电路A3的输入端还输入相位加重强度控制字PH_EMP[2:0]。转换数据位相位加重电路A3的输出端输出信号相位加重数据DATA_PHEMP。转换数据位相位加重电路A3的作用是在转换数据位标记信号OUT_TRANS的辅助下对驱动数据DATA_PRE中的部分数据位进行相位加重。驱动电路A4的输入端分别连接转换数据位相位加重电路A3的输出端和驱动匹配电路A5的输出端,用于分别输入相位加重数据DATA_PHEMP和匹配控制电压信号VMATCH。驱动电路A4的输入端还输入驱动使能信号DRV_EN。驱动电路A4的输出端输出驱动信号OUT。驱动电路A4的作用是将相位加重数据DATA_PHEMP发送到传输信道。驱动匹配电路A5用于为驱动电路A4提供匹配控制电压信号VMATCH,作用是使驱动电路A4的上拉电阻和下拉电阻相匹配。如图2a~2d所示,展示本申请一实施例中并串转换电路A1的内部结构示意图。如图2a所示,输入的并行数据中的偶数位通过第一并串转换电路PS1在时钟信号CK的上升沿控制下转换成偶数位第一串行数据EA。第一并串转换电路PS1的输出端连接到第一触发器Q1的输入端,并在时钟信号CK的下降沿的触发下产生相对于偶数位第一串行数据EA延迟1个数据位周期T的偶数位第二串行数据EB。第一触发器Q1的输出端连接到第二触发器Q2的输入端,并在时钟信号CK的上升沿触发下产生相对于偶数位第一串行数据EA延迟2个数据位周期T的偶数位第三串行数据EC。输入的并行数据中的奇数位通过第二并串转换电路PS2在时钟信号CK的下降沿控制下转换成奇数位第一串行数据OA。第二并串转换电路PS2的输出端连接到第三触发器Q3的输入端,并在时钟信号CK的上升沿触发下产生相对于奇数位第一串行数据OA延迟1个数据位周期T的奇数位第二位串行数据OB。第三触发器Q3的输出端连接到第四触发器Q4的输入端,并在时钟信号CK的下降沿触发下产生相对于奇数位第一串行数据OA延迟2个数据位周期T的奇数位第三串行数据OC。结合图2a和图2b可知,偶数位第一串行数据EA接到第一二选一选择器MUX1的0输入端,奇数位第一串行数据OA接到第一二选一选择器MUX1的1输入端,第一二选一选择器的控制端S连接到时钟信号CK,第一二选一选择器MUX1的输出端连接到驱动数据DATA_PRE。当时钟信号CK为低电平时,第一二选一选择器MUX1将偶数位第一串行数据EA输出到驱动数据DATA_PRE;当时钟信号CK为高电平时,第一二选一选择器MUX1将奇数位第一串行数据OA输出到驱动数据DATA_PRE。结合图2a和图2c可知,奇数位第二串行数据OB接到第二二选一选择器MUX2的0输入端,偶数位第二串行数据EB接到第二二选一选择器MUX2的1输入端,第二二选一选择器MUX2的控制端S连接到时钟信号CK,第二二选一选择器MUX2的输出端连接至驱动延迟数据DATA_DLY。第一反相器INV1的输入端连接至驱动延迟数据DATA_DLY,输出端连接至加重数据DATA_EMP。当时钟信号CK为低电平时,第二二选一选择器MUX2将奇数位第二串行数据OB输出到驱动延迟数据DATA_DLY;当时钟信号CK为高电平时,第二二选一选择器MUX2将偶数位第二串行数据EB输出到驱动延迟数据DATA_DLY。驱动延迟数据DATA_DLY通过第一反相器INV1输出到加重数据DATA_EMP。结合图2a和图2d可知,偶数位第三串行数据EC接到第三二选一选择器MUX3的0输入端,奇数位第三串行数据OC接到第三二选一选择器MUX3的1输入端,第三二选一选择器的控制端S连接到时钟信号CK,第三二选一选择器MUX3的输出端连接到第二反相器INV2,第二反相器INV2的输出端连接至加重延迟数据DATA_EMP_DLY。当时钟信号CK为低电平时,第三二选一选择器MUX3通过第二反相器INV2将偶数位第三串行数据EC输出到加重延迟数据DATA_EMP_DLY;当时钟信号CK为高电平时,第三二选一选择器MUX3通过第二反相器INV2将奇数位第三串行数据OC输出到加重延迟数据DATA_EMP_DLY。需要说明的是,由于偶数位第二串行数据EB比偶数位第一串行数据EA延迟1个数据位周期,奇数位第二位串行数据OB比奇数位第一串行数据OA延迟1个数据位周期T,因此,驱动延迟数据DATA_DLY比驱动数据DATA_PRE延迟半个时钟CK周期。同理,加重延迟数据DATA_EMP_DLY比加重数据DATA_EMP延迟半个时钟CK周期。此外,由于驱动延迟数据DATA_DLY经第一反相器INV1后输出至加重数据DATA_EMP,因此,加重数据DATA_EMP的逻辑值与驱动延迟数据DATA_DLY相反。四路串行数据,即加重延迟数据DATA_EMP_DLY、加重数据DATA_EMP、驱动延迟数据DATA_DLY、驱动数据DATA_PRE之间的时序关系如图3所示。如图4所示,展示本申请一实施例中转换数据位提取电路A2内部的结构示意图。为方便本领域技术人员理解,现结合图1和图4做详细的解释说明。转换数据位提取电路A2将驱动数据DATA_PRE需要进行相位加重的数据位使用转换数据位标记信号OUT_TRANS进行标记。具体的,驱动数据DATA_PRE与加重数据DATA_EMP分别连接至第一同或门XNOR1的输入端,加重延迟数据DATA_EMP_DLY与驱动延迟数据DATA_DLY分别连接到第一异或门XOR1的输入端。第一同或门XNOR1的输出端和第一异或门XOR1的输出端分别连接到第一与门AND1的两个输入端,第一与门AND1的输出端连接到数据转换位标记信号OUT_TRANS。数据转换位标记信号通过逻辑高来指示驱动数据DATA_PRE中需要进行相位加重的数据位,其作用方式如图5所示。由于,驱动延迟数据DATA_DLY比驱动数据DATA_PRE延迟半个时钟CK周期,加重延迟数据DATA_EMP_DLY比加重数据DATA_EMP延迟半个时钟CK周期,且加重数据DATA_EMP的逻辑值与驱动延迟数据DATA_DLY相反。因此,由异或门、同或门的真值表可知,当驱动数据DATA_PRE中出现连续的两个或两个以上相同逻辑值的数据位N≥2,或M≥2且紧随N或M个相同逻辑值的数据位之后的第一个数据位发生逻辑值反方向跳变,则逻辑值发生反方向跳变后的第一个数据位就是使数据转换位标记信号OUT_TRANS输出逻辑高的数据位。数据转换位标记信号OUT_TRANS高电平有效,其有效时间为一个数据位周期T,在一个数据位周期T后数据转换位标记信号OUT_TRANS重新变为低电平,直到下一次触发才会重新变为高电平,然后高电平持续一个数据位周期T后,数据转换位标记信号OUT_TRANS再次变为低电平。转换数据位相位加重电路A3通过转换数据位标记信号OUT_TRANS的辅助,对驱动数据DATA_PRE中的与转换数据位标记信号OUT_TRANS逻辑高对应的数据位进行相位加重。驱动数据DATA_PRE与相位加重数据DATA_PHEMP的区别如图6所示,为了减小传输信道对信号完整性的损耗,需要将驱动数据DATA_PRE中与数据转换位标记信号OUT_TRANS逻辑高对应的数据位的有效时间延长,使其大于一个正常的数据位周期T,但小于两个正常的数据位周期T。在本发明中,增加数据位有效时间的方法是使该位数据的有效时刻提前,最终输出的相位加重数据DATA_PHEMP的效果等价于并串转换中在部分时刻使采样时钟CK的相位提前。其中,与数据转换位标记信号OUT_TRANS逻辑高对应的驱动数据DATA_PRE中的数据位就是需要被提前采样的数据位。转换数据位相位加重电路A3包含三组输入信号,分别为驱动数据DATA_PRE、数据转换位标记信号OUT_TRANS以及相位加重强度控制字PH_EMP[2:0],输出为相位加重数据DATA_PHEMP。转换数据位相位加重电路A3的内部电路如图7所示:驱动数据DATA_PRE经过第一延迟单元DLY1后产生相位延迟数据DATA_PHDLY,其中延迟时间为ΔT。相位延迟数据DATA_PHDLY接到第五触发器Q5的数据输入端D,第五触发器Q5的时钟输入端CLK由数据转换位标记信号OUT_TRANS控制,第五触发器Q5的反向输出端和数据转换位标记信号OUT_TRANS分别接到第二与门AND2的两个输入端。第三与门AND3的两个输入端分别接相位延迟数据DATA_PHDLY以及数据转换位标记信号OUT_TRANS经过第三反相器INV3后的输出。第二与门AND2的输出端和第三与门AND3的输出端分别接第一或门OR1的两个输入端,第一或门OR1的输出端接相位加重数据DATA_PHEMP。具体的,当数据转换位标记信号OUT_TRANS为逻辑高时,说明与数据转换位标记信号OUT_TRANS逻辑高对应的驱动数据DATA_PRE中的这一位数据的相位应该被加重,所以此时的相位加重数据DATA_PHEMP来自于第五触发器Q5的输出。通过第五触发器Q5采样相位延迟数据DATA_PHDLY可以使需要相位加重的数据位提前ΔT跳变。当数据转换位标记信号OUT_TRANS为逻辑低时,说明没有数据位的相位需要被加重,所以此时的相位加重数据DATA_PHEMP来自于相位延迟数据DATA_PHDLY。相位加重的强度可以通过调节驱动数据DATA_PRE与相位延迟数据DATA_PHDLY之间的延迟时间ΔT来实现。因此,引入相位加重强度控制字PH_EMP[2:0]来调节第一延迟单元DLY1的延迟时间。如图8所示,展示本申请一实施例中驱动电路A4内部的电路结构示意图。驱动电路A4用来将相位加重数据DATA_PHEMP发送到传输信道,其包含三组输入信号,分别为来自转换数据位相位加重电路A3的相位加重数据DATA_PHEMP,来自驱动匹配电路A5的匹配控制电压信号VMATCH以及驱动电路使能信号DRV_EN,输出信号为驱动信号OUT。驱动电路使能信号DRV_EN通过第四反相器INV4和第五反相器INV5产生正向使能信号EN和反向使能信号ENB。驱动电路由K个驱动单元DRV_CELL并联而成,K的具体值取决于传输协议对输出阻抗的要求以及每个驱动单元的输出阻抗。驱动单元DRV_CELL的内部电路如图9所示,每个驱动单元DRV_CELL包含四组输入,分别为正向使能信号EN,反向使能信号ENB,相位加重数据DATA_PHEMP,匹配控制电压信号VMATCH。其中,第一PMOSM1的源极和背栅连接电源AVDD,第一PMOSM1的栅极连接到反向使能信号ENB,第一PMOSM1的漏极连接第二PMOSM2的源极。第二PMOSM2的背栅连接电源AVDD,第二PMOSM2的漏极连接第一电阻R1,第一电阻R1与第二电阻R2串联,第二电阻R2与第一NMOSM3的漏极连接。第一NMOSM3的栅极与第二PMOSM2的栅极连接到一起,二者同时受相位加重数据DATA_PHEMP的控制。第一NMOSM3的背栅连接到参考地,源极连接到第二NMOSM4的漏极。第二NMOSM4的栅极连接到正向使能信号EN,源极和背栅都连接到参考地。当驱动电路开始工作时,正向使能使能EN保持为逻辑高,反向使能信号ENB保持为逻辑低,相位加重数据DATA_PHEMP控制第二PMOSM2和第一NMOSM3的导通状态,从而实现驱动信号OUT的逻辑高和逻辑低。驱动匹配电路A5的功能是使驱动单元DRV_CELL的上拉支路由第一PMOSM1、第二PMOSM2、第一电阻R1组成和下拉支路由第一NMOSM3、第二NMOSM4、第一电阻R2组成的阻抗相同。本发明中,通过调节驱动单元DRV_CELL的第一NMOSM3的背栅实现上拉之路与下拉之路的阻抗匹配,具体连接关系由图10所示。第三PMOSM5的源极和背栅连接电源AVDD,第三PMOSM5的栅极连接到参考地,第三PMOSM5的漏极连接第四PMOSM6的源极。第四PMOSM6的背栅连接电源AVDD,栅极连接到参考地,漏极连接第三电阻R3,第三电阻R3与第四电阻R4串联,第四电阻R4与第三NMOSM7的漏极连接。第三NMOSM7的栅极连接到电源AVDD,第三NMOSM7的背栅连接到第一运算放大器OP1的输出端VMATCH,源极连接到第四NMOSM8的漏极。第四NMOSM8的栅极连接到电源AVDD,源极和背栅都连接到参考地。第五电阻R5一端连接到电源AVDD,另一端与第六电阻R6相连,第六电阻R6的另一端则连接到参考地。第三电阻R3与第四电阻R4的连接点连接到第一运算放大器OP1的正输入端,第五电阻R5与第六电阻R6的连接点连接到第一运算放大器OP1的负输入端。通过第一运算放大器OP1形成的负反馈结构来调节第三NMOSM7的背栅,实现上拉支路第三PMOSM5、第四PMOSM6、第三电阻R3组成与下拉支路第三NMOSM7、第四NMOSM8、第四电阻R4组成的阻抗匹配。将匹配控制电压信号VMATCH输出给驱动单元DRV_CELL则可实现任一驱动单元DRV_CELL的上拉支路由第一PMOSM1、第二PMOSM2、第一电阻R1组成和下拉支路由第一NMOSM3、第二NMOSM4、第一电阻R2组成的阻抗相同的目的。值得注意的是,应用本发明设计的基于FDSOI工艺的采用相位预加重的高速串行发送器,可以实现低压下对所发数据的相位预加重的目的,从而抵消一部分传输信道对所传输信号的完整性的损耗。图11为本发明的电路仿真结果,电源电压为0.8V,在传输链路的接受端观察到的眼图满足USB3.1传输协议的要求。通过图11可以看出本发明的相位预加重发送器起到了预定的效果。综上所述,以上五个模块,即并串转换电路A1、转换数据位提取电路A2、转换数据位相位加重电路A3、驱动电路A4、以及驱动匹配电路A5,构成了本发明的基于FDSOI工艺的采用相位预加重的高速串行发送器。在时钟信号CK的控制下,多位并行数据通过并串转换电路A1被转换成多路具有确定时序和逻辑关系的串行数据。转换数据位提取电路A2通过对来自并串转换电路A1的四路串行数据的运算提取出需要进行相位加重的数据位,并使用数据转换位标记信号OUT_TRANS进行标记。在数据转换位标记信号OUT_TRANS的指示作用下,转换数据位相位加重电路A3对转换数据位进行相位加重后输出相位加重数据DATA_PHEMP。相位加重数据DATA_PHEMP作用于驱动电路A4,将包含相位加重信息的数据输出到传输信道。驱动匹配电路A5是为了保证驱动电路工作过程中上拉电阻与下拉电阻的阻值相同,基于FDSOI工艺背栅可调的性质,提出了一种利用负反馈调节MOS器件背栅来实现阻抗调节的模拟阻抗校准电路。本申请提供的技术方案能够实现低压下对所发数据的相位预加重的目的,从而抵消一部分传输信道对所传输信号的完整性的损耗,以此来摆脱电源电压对信号高频分量补偿的限制。同时,基于FDSOI工艺背栅可调的效应,提出一种驱动阻抗匹配电路,保证了所发送信号的边沿及幅度的对称性,避免了共模失配影响发送信号的质量。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

权利要求:1.一种基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,包括:并串转换电路A1,其输入端输入时钟信号CK和多位并行数据,用于在时钟信号CK的控制下将多位并行数据转换为多路串行数据并输出;其中,多路串行数据包括驱动数据DATA_PRE、驱动延迟数据DATA_DLY、加重数据DATA_EMP、和加重延迟数据DATA_EMP_DLY;转换数据位提取电路A2,其输入端连接并串转换电路A1的输出端,用于输入并对驱动数据DATA_PRE中需要进行相位加重的数据位使用转换数据位标记信号OUT_TRANS进行标记并输出;转换数据位相位加重电路A3,其输入端分别连接所述并串转换电路A1的输出端以及所述转换数据位提取电路A2的输出端,用于分别输入驱动数据DATA_PRE和转换数据位标记信号OUT_TRANS,以在转换数据位标记信号OUT_TRANS的辅助下对驱动数据DATA_PRE中的部分数据进行相位加重,并输出相位加重数据DATA_PHEMP;所述转换数据位相位加重电路A3的输入端还输入相位加重强度控制字PH_EMP[2:0],用于调节驱动数据DATA_PRE的延迟时间;驱动电路A4,其输入端连接转换数据位相位加重电路A3的输出端以输入相位加重数据DATA_PHEMP,其输入端还输入驱动使能信号DRV_EN,以将相位加重数据DATA_PHEMP发送至传输信道;驱动匹配电路A5,其输出端连接驱动电路A4的输入端,用于提供匹配控制电压信号VMATCH,以使驱动电路A4的上拉电阻和下拉电阻相匹配。2.根据权利要求1所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,所述并串转换电路A1包括:第一并串转换电路PS1,其输入端输入并行数据偶数位和时钟信号CK,以在时钟信号CK的上升沿控制下将并行数据偶数位转换成偶数位第一串行数据EA;第二并串转换电路PS2,其输入端输入并行数据奇数位和时钟信号CK,以在时钟信号CK的下降沿控制下将并行数据奇数位转换成奇数位第一串行数据OA;第一触发器Q1,其输入端连接第一并串转换电路PS1的输出端并接入时钟信号CK,以在时钟信号CK的下降沿的触发下产生相对于偶数位第一串行数据EA延迟1个数据位周期T的偶数位第二串行数据EB;第二触发器Q2,其输入端连接第一触发器Q1的输出端并接入时钟信号CK,以在时钟信号CK的上升沿触发下产生相对于偶数位第一串行数据EA延迟2个数据位周期T的偶数位第三串行数据EC;第三触发器Q3,其输入端连接第二并串转换电路PS2的输出端并接入时钟信号CK,以在时钟信号CK的上升沿触发下产生相对于奇数位第一串行数据OA延迟1个数据位周期T的奇数位第二位串行数据OB;第四触发器Q4,其输入端连接第三触发器Q3的输出端并接入时钟信号CK,以在时钟信号CK的下降沿触发下产生相对于奇数位第一串行数据OA延迟2个数据位周期T的奇数位第三串行数据OC。3.根据权利要求2所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,所述并串转换电路A1还包括:第一二选一选择器MUX1,其输入端分别接入偶数位第一串行数据EA、奇数位第一串行数据OA、以及时钟信号CK,其输出端输出驱动数据DATA_PRE;其中,第一二选一选择器MUX1在时钟信号CK为低电平时将偶数位第一串行数据EA输出为驱动数据DATA_PRE,并在时钟信号CK为高电平时将奇数位第一串行数据OA输出为驱动数据DATA_PRE;第二二选一选择器MUX2,其输入端分别接入偶数位第二串行数据EB、奇数位第二串行数据OB、和时钟信号CK,其输出端输出驱动延迟数据DATA_DLY;其中,第二二选一选择器MUX2在时钟信号CK为低电平时将奇数位第二串行数据OB输出为驱动延迟数据DATA_DLY,并在时钟信号CK为高电平时将偶数位第二串行数据EB输出为驱动延迟数据DATA_DLY;第一反相器INV1,其输入端连接第二二选一选择器MUX2的输出端,用于将驱动延迟数据DATA_DLY反相传输为加重数据DATA_EMP;第三二选一选择器MUX3,其输入端分别接入偶数位第三串行数据EC、奇数位第三串行数据OC、和时钟信号CK;第二反相器INV2,其输入端连接第三二选一选择器MUX3;其中,当时钟信号CK为低电平时,第三二选一选择器MUX3通过第二反相器INV2将偶数位第三串行数据EC输出为加重延迟数据DATA_EMP_DLY;当时钟信号CK为高电平时,第三二选一选择器MUX3通过第二反相器INV2将奇数位第三串行数据OC输出为加重延迟数据DATA_EMP_DLY。4.根据权利要求1所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,所述转换数据位提取电路A2包括:第一同或门XNOR1,其输入端输入驱动数据DATA_PRE与加重数据DATA_EMP;第一异或门XOR1,其输入端输入加重延迟数据DATA_EMP_DLY与驱动延迟数据DATA_DLY;第一与门AND1,其输入端分别连接第一同或门XNOR1的输出端和第一异或门XOR1的输出端,其输出端输出为所述数据转换位标记信号OUT_TRANS。5.根据权利要求1所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,所述转换数据位相位加重电路A3包括:第一延迟单元DLY1,其输入端输入驱动数据DATA_PRE,其输出端输出相位延迟数据DATA_PHDLY;第一延迟单元DLY1的输入端还输入相位加重强度控制字PH_EMP[2:0],用于调节第一延迟单元DLY1的延迟时间;第五触发器Q5,其输入端连接第一延迟单元DLY1的输出端,以输入相位延迟数据DATA_PHDLY,以使需要相位加重的数据位提前ΔT跳变;第五触发器Q5的输入端还连接转换数据位提取电路A2的输出端,以输入数据转换位标记信号OUT_TRANS;第二与门AND2,分别输入数据转换位标记信号OUT_TRANS和第五触发器Q5的输出端;第三与门AND3,分别输入相位延迟数据DATA_PHDLY以及数据转换位标记信号OUT_TRANS经过第三反相器INV3后的输出信号;第一或门OR1,其输入端分别连接第二与门AND2的输出端和第三与门AND3的输出端,其输出端输出为相位加重数据DATA_PHEMP;其中,第五触发器Q5的时钟输入端由数据转换位标记信号OUT_TRANS控制;当数据转换位标记信号OUT_TRANS为逻辑高时,相位加重数据DATA_PHEMP输出驱动数据DATA_PRE中当前被加重的数据位;当数据转换位标记信号OUT_TRANS为逻辑低时,相位加重数据DATA_PHEMP输出相位延迟数据DATA_PHDLY,以表示无数据位被加重。6.根据权利要求1所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,所述驱动电路A4包括:多个相互并联的驱动单元DRV_CELL,各驱动单元DRV_CELL的输入端输入来自转换数据位相位加重电路A3的相位加重数据DATA_PHEMP、来自驱动匹配电路A5的匹配控制电压信号VMATCH以及驱动电路使能信号DRV_EN;其中,驱动电路使能信号DRV_EN通过第四反相器INV4产生反向使能信号ENB,反向使能信号ENB通过第五反相器INV5产生正向使能信号EN。7.根据权利要求6所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,所述驱动单元DRV_CELL包括:第一PMOSM1,其源极和背栅连接电源AVDD,其栅极连接到反向使能信号ENB;第二PMOSM2,其源极连接第一PMOSM1的漏极,其背栅连接电源AVDD;第一NMOSM3,其漏极通过相互串联的第一电阻R1与第二电阻R2与第二PMOSM2的漏极连接,其栅极与第二PMOSM2的栅极连接以共同受相位加重数据DATA_PHEMP的控制,其背栅连接到匹配控制电压信号VMATCH;第二NMOSM4,其漏极连接第一NMOSM3的源极,其栅极连接到正向使能信号EN,其源极和背栅都连接到参考地。8.根据权利要求7所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,所述驱动匹配电路A5包括:第三PMOSM5,其源极和背栅连接电源AVDD,其栅极连接到参考地;第四PMOSM6,其源极连接第三PMOSM5的漏极,其背栅连接电源AVDD,其栅极连接到参考地,其漏极连接第三电阻R3;第三电阻R3与第四电阻R4串联;第三NMOSM7,其漏极连接第四电阻R4,其栅极连接到电源AVDD;第四NMOSM8,其漏极连接到第三NMOSM7的源极,其栅极连接到电源AVDD,其源极和背栅都连接到参考地;第一运算放大器OP1,其正输入端与第三电阻R3与第四电阻R4的连接点相连,其负输入端与第五电阻R5与第六电阻R6的连接点相连。9.根据权利要求8所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,包括:所述第一运算放大器OP1将匹配控制电压信号VMATCH输出给驱动单元DRV_CELL,用于实现各驱动单元DRV_CELL的上拉支路和下拉支路之间的阻抗匹配;其中,驱动单元DRV_CELL的上拉支路包括第一PMOSM1、第二PMOSM2、第一电阻R1组成;驱动单元DRV_CELL的下拉支路包括第一NMOSM3、第二NMOSM4、第一电阻R2。10.根据权利要求8所述的基于FDSOI工艺的采用相位预加重的高速串行发送器,其特征在于,包括:所述第一运算放大器OP1连接第三NMOSM7的背栅,以实现驱动匹配电路A5的上拉支路和下拉支路之间的阻抗匹配;其中,驱动匹配电路A5的上拉支路包括第三PMOSM5、第四PMOSM6、第三电阻R3,驱动匹配电路A5的下拉支路包括第三NMOSM7、第四NMOSM8、第四电阻R4。11.一种高速串行发送器,其特征在于,包括如权利要求1~10中任一项所述的基于FDSOI工艺的采用相位预加重的高速串行发送器。

百度查询: 芯原微电子(上海)股份有限公司;芯原控股有限公司 基于FDSOI工艺的采用相位预加重的高速串行发送器

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。