买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】半导体装置_株式会社半导体能源研究所_201710788148.X 

申请/专利权人:株式会社半导体能源研究所

申请日:2013-05-20

公开(公告)日:2021-06-08

公开(公告)号:CN107591316B

主分类号:H01L21/02(20060101)

分类号:H01L21/02(20060101);H01L29/24(20060101);H01L29/423(20060101);H01L29/49(20060101);H01L29/51(20060101);H01L29/66(20060101);H01L29/786(20060101)

优先权:["20120531 JP 2012-125432"]

专利状态码:有效-授权

法律状态:2021.06.08#授权;2018.02.09#实质审查的生效;2018.01.16#公开

摘要:本发明的一个方式的目的之一是提供一种在使用氧化物半导体的半导体装置中防止电特性变动的可靠性高的半导体装置。本发明的一个方式的目的之一是提供一种半导体装置,包括:接触于源电极层及漏电极层的第一氧化物半导体层;以及成为晶体管的主要电流路径沟道的第二氧化物半导体层。第一氧化物半导体层用作用来防止源电极层及漏电极层的构成元素扩散到沟道的缓冲层。通过设置第一氧化物半导体层,可以防止该构成元素扩散到第一氧化物半导体层与第二氧化物半导体层的界面及第二氧化物半导体层中。

主权项:1.一种半导体装置的制造方法,包括以下步骤:形成栅电极层;使用包含含硅气体和含氮气体的第一混合气体形成第一栅极绝缘层;使用包含含硅气体和含有一氧化二氮的气体的第二混合气体形成第二栅极绝缘层;在所述第二栅极绝缘层上形成第一氧化物半导体层;在所述第一氧化物半导体层上形成第二氧化物半导体层;在所述第二氧化物半导体层上形成源电极层;以及在所述第二氧化物半导体层上形成漏电极层,其中,所述第一氧化物半导体层包含铟、镓和锌中的一种或多种,所述第二氧化物半导体层包含铟、镓和锌中的一种或多种,并且,所述第二氧化物半导体层的能隙大于所述第一氧化物半导体层的能隙。

全文数据:半导体装置本申请是同名发明名称的中国专利申请第201380028160.0号的分案申请,原案国际申请号为PCTJP2013064555,国际申请日为2013年5月20日。技术领域[0001]在本说明书等中公开的发明涉及一种半导体装置及半导体装置的制造方法。[0002]在本说明书等中,半导体装置是指通过利用半导体特性而能够工作的所有类型的装置,因此电光装置、图像显示装置、半导体电路以及电子设备都是半导体装置。背景技术[0003]使用形成在具有绝缘表面的衬底上的半导体薄膜构成晶体管的技术受到关注。该晶体管被广泛地应用于电子装置如集成电路(IC、图像显示装置也简称为显示装置等。作为可以应用于晶体管的半导体薄膜的材料,硅类半导体材料被广泛地周知,而作为其他材料,氧化物半导体受到注目。[0004]例如,公开了作为氧化物半导体使用氧化锌或In-Ga-Zn类氧化物半导体来制造晶体管的技术参照专利文献1及专利文献2。[0005]另外,在非专利文献1中已公开有具有层叠有组成不同的氧化物半导体的结构的晶体管。[参考文献][专利文献][0006][专利文献1]日本专利申请公开2007-123861号公报[专利文献2]日本专利申请公开2007-096055号公报[非专利文献][0007][非专利文献1]MasashiOnoetal·,“NovelHighPerformanceIGZO-TFTwithHighMobilityover40cm2VsandHighPhotostabilityIncorporatedOxygenDiffusion”,IDW’IlLate-NewsPaper,pp.1689-1690发明内容[0008]在使用氧化物半导体的晶体管中,当在氧化物半导体层与接触于该氧化物半导体层的层的界面存在有陷阱能级也称为界面态时,成为晶体管的电特性例如,阈值电压或亚阈值摆幅值S值)变动的原因。[0009]例如,在底栅型晶体管中,当源电极层及漏电极层的构成元素扩散到氧化物半导体层的背沟道时,该构成元素形成陷阱能级,使晶体管的电特性变动。此外,通过在氧化物半导体层与栅极绝缘层之间的界面存在陷阱能级,也有时引起晶体管的电特性的变动。[0010]于是,本发明的一个方式的目的之一是提供一种防止电特性的变动而使可靠性得到提高的包含氧化物半导体的半导体装置。[0011]在本发明的一个方式中,在包含氧化物半导体的底栅型晶体管中,至少具有接触于源电极层及漏电极层的第一氧化物半导体层和设置在该第一氧化物半导体层与栅极绝缘层之间的第二氧化物半导体层的叠层结构。在上述结构中,通过将第二氧化物半导体层用作晶体管的主要的电流路径沟道且将第一氧化物半导体层用作用来防止源电极层及漏电极层的构成元素的扩散的缓冲层,由此可以防止晶体管的电特性变动。更具体地说,例如可以采用以下结构。[0012]本发明的一个方式是一种半导体装置,包括:栅电极层;栅电极层上的栅极绝缘层;隔着栅极绝缘层重叠于栅电极层的氧化物半导体叠层;以及电连接于氧化物半导体叠层的源电极层及漏电极层,其中,氧化物半导体叠层包括接触于源电极层及漏电极层的第一氧化物半导体层和设置在第一氧化物半导体层与栅极绝缘层之间的第二氧化物半导体层,第一氧化物半导体层至少包含铟及镓且铟的含量为镓的含量以下,第二氧化物半导体层至少包含铟及镓且铟的含量大于镓的含量,并且,第一氧化物半导体层作为杂质包含源电极层及漏电极层的构成元素。[0013]本发明的另一个方式是一种半导体装置,包括:栅电极层;栅电极层上的栅极绝缘层;隔着栅极绝缘层重叠于栅电极层的氧化物半导体叠层;以及电连接于氧化物半导体叠层的源电极层及漏电极层,其中,氧化物半导体叠层包括接触于源电极层及漏电极层的第一氧化物半导体层、接触于栅极绝缘层的第三氧化物半导体层及设置在第一氧化物半导体层与第三氧化物半导体层之间的第二氧化物半导体层,第一氧化物半导体层及第三氧化物半导体层至少包含铟及镓且铟的含量为镓的含量以下,第二氧化物半导体层至少包含铟及镓且铟的含量大于镓的含量,并且,第一氧化物半导体层作为杂质包含源电极层及漏电极层的构成元素。[0014]本发明的另一个方式是一种半导体装置,包括:栅电极层;栅电极层上的栅极绝缘层;隔着栅极绝缘层重叠于栅电极层的氧化物半导体叠层;以及电连接于氧化物半导体叠层的源电极层及漏电极层,其中,氧化物半导体叠层包括接触于源电极层及漏电极层的第一氧化物半导体层、接触于栅极绝缘层的第三氧化物半导体层及设置在第一氧化物半导体层与第三氧化物半导体层之间的第二氧化物半导体层,第一氧化物半导体层及第三氧化物半导体层至少包含铟及镓且铟的含量为镓的含量以下,第二氧化物半导体层至少包含铟及镓且铟的含量大于镓的含量,第一氧化物半导体层作为杂质包含源电极层及漏电极层的构成元素,并且,第三氧化物半导体层作为杂质包含栅极绝缘层的构成元素。[0015]在上述半导体装置中的任一个中,源电极层及漏电极层优选包含铜。[0016]在上述半导体装置中的任一个中,栅极绝缘层也可以包括氮化硅膜。[0017]根据本发明的一个方式的结构的效果可以如下所述那样说明。注意,以下说明只不过是一个考察而已。[0018]本发明的一个方式的晶体管包括:接触于源电极层及漏电极层的第一氧化物半导体层;以及成为晶体管的主要的电流路径沟道的第二氧化物半导体层。在此,第一氧化物半导体层用作用来防止源电极层及漏电极层的构成元素扩散到沟道的缓冲层。通过设置第一氧化物半导体层,可以防止该构成元素扩散到第一氧化物半导体层与第二氧化物半导体层的界面及第二氧化物半导体层中。[0019]此外,通过使应用于第一氧化物半导体层的金属氧化物的能隙(带隙)大于应用于第二氧化物半导体层的金属氧化物的能隙,可以在第二氧化物半导体层与第一氧化物半导体层之间形成导带偏移conductionbandoffset,所以是优选的。当在氧化物半导体叠层中存在有导带偏移时,在第二氧化物半导体层中载流子流过,而不使载流子流过第一氧化物半导体层及其界面,由此即使当在背沟道一侧存在有起因于金属元素的扩散的陷阱能级时,氧化物半导体叠层也不容易受到该陷阱能级的影响。由此,可以实现晶体管的电特性的稳定化。[0020]另外,本发明的一个方式的晶体管优选除了上述第一氧化物半导体层及第二氧化物半导体层之外还包括设置在第二氧化物半导体层与栅极绝缘层之间并接触于栅极绝缘层的第三氧化物半导体层。第三氧化物半导体层包含选自第二氧化物半导体层的构成元素中的一个或多个金属元素并具有与第二氧化物半导体层相同的性质。因此,通过设置第三氧化物半导体层,可以使用作沟道的第二氧化物半导体层的栅极绝缘层一侧的界面稳定化。就是说,第三氧化物半导体层用作用来防止该界面的劣化的缓冲层。尤其是,通过防止在沟道的栅极绝缘层一侧的界面载流子被捕捉,可以减少晶体管的光劣化例如,光负偏压温度应力劣化),而可以得到可靠性高的晶体管。[0021]此外,与应用于第一氧化物半导体层的金属氧化物同样,优选使应用于第三氧化物半导体层的金属氧化物的能隙大于应用于第二氧化物半导体层的金属氧化物的能隙,可以在第三氧化物半导体层与第二氧化物半导体层之间形成导带偏移,所以是优选的。在通常的MISFET中,在栅极绝缘层与半导体的界面也产生陷阱能级等,而使FET的电特性劣化。但是,通过设置第三氧化物半导体层,MISFET具有使载流子流过离栅极绝缘层远的区域的结构所谓埋入沟道),由此可以降低上述界面的影响。[0022]当作为第一氧化物半导体、第二氧化物半导体及第三氧化物半导体应用由相同构成元素构成并具有不同组成的金属氧化物时,例如,作为第一氧化物半导体、第二氧化物半导体及第三氧化物半导体可以使用至少含有铟及镓的金属氧化物。在此,相对于其他金属元素的铟的含量的比率越大,金属氧化物的场效应迀移率越高,并且对其他金属元素的镓的含量越大,金属氧化物的能隙越大。因此,作为成为沟道形成区的第二氧化物半导体,优选使用铟的含量大于镓的含量的金属氧化物,并且作为用作缓冲层的第一氧化物半导体及第三氧化物半导体,优选使用铟的含量为镓的含量以下的金属氧化物。[0023]根据本发明的一个方式,可以提供一种在包含氧化物半导体的晶体管中可以防止电特性的变动的可靠性高的半导体装置。附图说明[0024]图IA至图IC是示出半导体装置的一个方式的平面图及截面图;图2A至图2D是示出半导体装置的一个方式的平面图、截面图及能带图;图3A至图3D是示出半导体装置的制造方法的一个例子的图;图4A至图4C是说明半导体装置的一个方式的图;图5是说明半导体装置的一个方式的图;图6A和图6B是说明半导体装置的一个方式的图;图7A和图7B是说明半导体装置的一个方式的图;图8A至图8C是示出电子设备的图;图9A至图9C是示出电子设备的图;图IOA和图IOB是示出半导体装置的一个方式的截面图;图IIA至图IIC是说明半导体装置的一个方式的图;图12是示出实施例中的SSDP-S頂S的测量结果的图;图13是说明半导体装置的一个方式的图。具体实施方式[0025]下面,参照附图对本发明的实施方式及实施例进行详细说明。但是,所属技术领域的普通技术人员可以很容易地理解一个事实,就是本发明的方式及详细内容可以被变换为各种各样的形式而不局限于以下说明。因此,本发明不应该被解释为仅局限在以下所示的实施方式及实施例所记载的内容中。[0026]另外,在以下说明的本发明的结构中,在不同的附图之间共同使用相同的附图标记来表示相同的部分或具有相同功能的部分,而省略其重复说明。另外,当表示具有相同功能的部分时有时使用相同的阴影线,而不特别附加附图标记。[0027]另外,在本说明书所说明的每个附图中,每个构成要素的大小、膜的厚度或区域为了清晰可见而有时被夸大。因此,它们不一定局限于附图中所示的尺度。[0028]注意,在本说明书等中,为了方便起见,附加了“第一”、“第二”等序数词,而其并不表示工序顺序或叠层顺序。此外,其在本说明书等中不表示用来特定发明的事项的固有名称。[0029]注意,在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下,因此也包括角度为-5°以上且5°以下的情况。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下,因此也包括角度为85°以上且95°以下的情况。[0030]在本说明书中,六方晶系包括二方晶系和菱方晶系。[0031]实施方式1在本实施方式中,参照图IA至图3D对半导体装置及半导体装置的制造方法的一个方式进行说明。在本实施方式中,作为半导体装置的一个例子示出包括氧化物半导体层的底栅型晶体管。[0032]图IA至图IC示出晶体管300的结构实例。图IA是晶体管300的平面图,图IB是沿着图IA的点划线Xl-Yl的截面图,并且图IC是沿着图IA的点划线Vl-Wl的截面图。[0033]晶体管300包括:设置在具有绝缘表面的衬底400上的栅电极层402;栅电极层402上的栅极绝缘层404;在栅极绝缘层404上并与其接触的重叠于栅电极层402的氧化物半导体叠层408;以及电连接于氧化物半导体叠层408的源电极层410a及漏电极层410b。另外,晶体管300的构成要素也可以包括覆盖源电极层410a及漏电极层410b并接触于氧化物半导体叠层408的绝缘层412。[0034]在晶体管300中,氧化物半导体叠层408包括:接触于源电极层410a及漏电极层410b的氧化物半导体层408a;以及设置在氧化物半导体层408b与栅极绝缘层404之间的氧化物半导体层408b。[0035]在氧化物半导体叠层408中,氧化物半导体层408b是形成晶体管300的沟道的区域。此外,设置在氧化物半导体层408b的背沟道一侧的氧化物半导体层408a用作防止源电极层410a及漏电极层410b的构成元素扩散到氧化物半导体层408b的缓冲层。就是说,氧化物半导体层408a作为杂质包含源电极层410a及漏电极层410b的构成元素。通过设置该缓冲层,可以防止在晶体管300的沟道中形成陷阱能级,由此可以防止起因于陷阱能级的S值的增大。因此,通过防止晶体管的电特性的改变或随时间的劣化,可以提供可靠性高的半导体装置。[0036]氧化物半导体层408a及氧化物半导体层408b既可以使氧化物半导体层408a与氧化物半导体层408b的构成元素彼此不同,又可以使两者的构成元素相同但组成不同。但是,作为用作晶体管300的沟道的氧化物半导体层408b,优选应用场效应迀移率高的氧化物半导体。[0037]例如,当使氧化物半导体层408a及氧化物半导体层408b的构成元素相同并使用至少含有铟及镓的氧化物半导体时,作为氧化物半导体层408b优选使用铟的含量大于镓的含量的氧化物半导体,作为氧化物半导体层408a,优选使用铟的含量为镓的含量以下的氧化物半导体。[0038]在氧化物半导体中,重金属的s轨道主要有助于载流子传导,并通过使铟的含有率增多来呈现s轨道的重叠较多的倾向。因此,通过在氧化物半导体层408b中使铟的含量大于镓的含量,氧化物半导体层408b可以与铟的含量低于镓的含量的氧化物相比具有高场效应迀移率。[0039]另外,由于金属氧化物中相对于其他金属元素的镓的比率越大,金属氧化物的能隙越大,所以通过在氧化物半导体层408a中使铟的含量为镓的含量以下而使氧化物半导体层408a具有比氧化物半导体层408b大的能隙。因此,可以在氧化物半导体层408b与氧化物半导体层408a之间形成导带偏移,所以上述结构是优选的。此外,由于镓的氧空位的形成能量比铟大,所以与铟相比,镓不容易产生氧空位。由此,与铟的含量大于镓的含量的金属氧化物相比,铟的含量为镓的含量以下的金属氧化物具有稳定的特性。由此,可以使晶体管300的背沟道一侧进一步稳定化。[0040]例如,在将In-Ga-Zn类氧化物半导体用于氧化物半导体层408a及氧化物半导体层408b时,作为氧化物半导体层408a,可以使用具有In:Ga:Zn=1:1:1=13:13:13、In:Ga:Zn=1:3:2=16:36:26、In:Ga:Zn=2:4:3=29:49:39或In:Ga:Zn=1:5:3=19:59:39的原子数比的In-Ga-Zn类氧化物或与该原子数比相似的金属氧化物。作为氧化物半导体层408b,可以使用具有In:Ga:Zn=3:1:2=36:16:26、In:Ga:Zn=4:2:3=49:29:39、In:Ga:Zn=5:1:3=59:19:39、In:Ga:Zn=5:3:4=512:312:412、In:Ga:Zn=6:2:4=612:212:412或In:Ga:Zn=7:1:3=711:111:311的原子数比的In-Ga-Zn类氧化物或与该原子数比相似的金属氧化物。[0041]注意,例如表述“In、Ga、Zn的原子数比为Iη:Ga:Zn=a:b:ca+b+c=1的氧化物的组成近似于原子数比为In:Ga:Zn=A:B:CA+B+C=l的氧化物的组成”是指a、b、c满足式-八2+〇3-82+。-〇2^^2的关系0,且m不是整数表示的材料。注意,M表示选自Ga、Fe、Mn和Co中的一种金属元素或多种金属元素。另外,作为氧化物半导体,也可以使用以In2SnO5ZnOnn0,且η是自然数表示的材料。[0102]优选对氧化物半导体叠层408进行用来去除过剩的氢包括水及羟基)的加热处理脱水化或脱氢化)。将加热处理的温度设定为300°C以上且700°C以下或低于衬底的应变点。加热处理可以在减压下或氮气氛下等进行。通过进行该加热处理可以去除赋予η型导电性的杂质的氢。[0103]另外,用于脱水化或脱氢化的加热处理只要在形成氧化物半导体膜之后就可以在晶体管的制造工序中的任何时序进行。另外,用于脱水化或脱氢化的加热处理也可以多次进行,还可以兼作其他加热处理。[0104]在加热处理中,氮或氦、氖、氩等稀有气体优选不包含水、氢等。另外,优选将引入到加热处理装置中的氮或氦、氖、氩等稀有气体的纯度设定为6N99.9999%以上,优选设定为7N99.99999%以上即,将杂质浓度设定为Ippm以下,优选设定为0.Ippm以下)。[0105]另外,可以在通过加热处理对氧化物半导体层或氧化物半导体叠层进行加热之后,在维持该加热温度的状态下或在从该加热温度降温的过程中,对相同炉内引入高纯度的氧气体、高纯度的一氧化二氮气体或超干燥空气使用CRDSCavityRingDownlaserSpectroscopy:光腔衰荡光谱法方式的露点计进行测试时的水分量是20ppm换算为露点-55°C以下,优选的是Ippm以下,更优选的是IOppb以下的空气)。优选不使氧气体或一氧化二氮气体包含水、氢等。或者,优选将引入到加热处理装置中的氧气体或一氧化二氮气体的纯度设定为6N以上,优选为7N以上也就是说,将氧气体或一氧化二氮气体中的杂质浓度设定为Ippm以下,优选设定为0.Ippm以下)。即使在利用脱水化处理或脱氢化处理的杂质排出工序中氧化物半导体的主要构成要素的氧减少,也可以通过利用氧气体或一氧化二氮气体供给氧,来使氧化物半导体层高纯度化且电性i型本征化。[0106]另外,当进行脱水化处理或脱氢化处理时氧有可能脱离而减少,所以可以对经过脱水化处理或脱氢化处理的氧化物半导体层引入氧包括氧自由基、氧原子和氧离子中的至少一种来对该层供应氧。[0107]通过对经过脱水化处理或脱氢化处理的氧化物半导体层引入氧而供应氧,可以使氧化物半导体层高纯度化且i型本征化。包含高纯度化且i型本征化的氧化物半导体的晶体管的电特性变动被抑制,所以该晶体管在电性上稳定。[0108]当对氧化物半导体层引入氧时,既可以对氧化物半导体层直接引入氧,又可以以透过在后面形成的绝缘层的方式对氧化物半导体层引入氧。作为氧包括氧自由基、氧原子和氧离子中的至少一种)的引入方法,可以使用离子注入法、离子掺杂法、等离子体浸没式离子注入法、等离子体处理等。另外,可以使用含有氧的气体进行氧的引入处理。作为含有氧的气体,可以使用氧、一氧化二氮、二氧化氮、二氧化碳、一氧化碳等。此外,在氧的引入处理中,也可以使含有氧的气体包含稀有气体。[0109]例如当通过离子注入法对氧化物半导体层注入氧离子时,可以将剂量设定为IX1〇13;[01180112以上且5\1016;[01180112以下。[0110]另外,对氧化物半导体层供应氧的工序只要在形成氧化物半导体膜之后就可以在晶体管的制造工序中的任何时序进行。另外,向氧化物半导体层的氧的引入也可以多次进行。[0111]接着,在氧化物半导体叠层408上形成导电膜并对其进行加工来形成源电极层410a及漏电极层410b包括用与此相同的层形成的布线)(参照图3C。[0112]作为源电极层410a及漏电极层410b,例如可以使用含有选自Al、Cr、Cu、Ta、Ti、Mo和W中的元素的金属膜或以上述元素为成分的金属氮化物膜氮化钛膜、氮化钼膜、或氮化妈膜等。另外,还可以在Al、Cu等的金属膜的下侧和上侧中的一方或双方上层叠Ti、Mo、W等的高熔点金属膜或它们的金属氮化物膜氮化钛膜、氮化钼膜、或氮化钨膜)。另外,源电极层410a及漏电极层410b也可以使用导电金属氧化物形成。导电金属氧化物例如可以使用氧化铟(In2〇3、氧化锡(Sn〇2、氧化锌(ZnO、氧化铟氧化锡(In2〇3_Sn〇2、氧化铟氧化锌In2O3-ZnO或者使这些金属氧化物材料含有氧化硅的材料。[0113]另外,作为源电极层410a及漏电极层410b可以使用含有氮的In-Ga-Zn-O膜、含有氮的In-Sn-O膜、含有氮的In-Ga-O膜、含有氮的In-Zn-O膜、含有氮的Sn-O膜、含有氮的In-O膜等金属氮化物膜。由于这些膜含有与氧化物半导体叠层408相同的构成元素,所以可以使源电极层410a或漏电极层410b与氧化物半导体叠层408之间的界面稳定。[0114]此外,当作为源电极层410a及漏电极层410b应用包含铜的导电膜时可以降低布线电阻,所以是优选的。一般而言,由于铜容易扩散到半导体或氧化硅膜中,所以有可能使半导体装置的操作不稳定而使成品率明显降低。但是,由于晶体管310包括接触于源电极层410a及漏电极层410b并用作用来防止该电极层的构成元素在此,为铜扩散的缓冲层的氧化物半导体层408a,所以可以降低因铜的扩散而产生的背沟道一侧的陷阱能级的影响,优选的是完全防止背沟道一侧的陷阱能级的影响。[0115]接着,以覆盖源电极层410a、漏电极层410b以及露出的氧化物半导体叠层408的方式形成绝缘层412参照图3D。[0116]绝缘层412可以利用等离子体CVD法、或溅射法并使用氧化硅膜、氧化镓膜、氧化铝膜、氮化硅膜、氧氮化硅膜、氧氮化铝膜或者氮氧化硅膜等的单层或叠层形成。注意,当作为绝缘层412形成氧化物绝缘层时,能够利用该氧化物绝缘层将氧供应到氧化物半导体叠层408,所以是优选的。[0117]可以在形成绝缘层412之后进行加热处理。将加热处理的温度优选设定为200°C以上,例如可以设定为220°C。[0118]通过上述步骤可以形成本实施方式的晶体管310。[0119]本实施方式所示的晶体管包括:用作防止源电极层或漏电极层的构成元素扩散到沟道中的缓冲层的第一氧化物半导体层;以及用作沟道的第二氧化物半导体层。通过该结构,可以降低能够在晶体管的背沟道一侧形成的界面态的影响。另外,更优选的是,本实施方式所示的晶体管包括设置在用作沟道的氧化物半导体层与栅极绝缘层之间并用作用来防止沟道的栅极绝缘层一侧的界面的劣化的缓冲层的第三氧化物半导体层。通过包括第三氧化物半导体层,可以减少晶体管的光劣化例如,光负偏压温度应力劣化),从而可以提供可靠性高的半导体装置。[0120]本实施方式所示的结构、方法等可以与其他实施方式所示的结构、方法等适当地组合而使用。[0121]实施方式2在本实施方式中,参照图IOA和图IOB说明与实施方式1不同的半导体装置的一个方式。具体而言,说明具有与实施方式1所示的晶体管不同的栅极绝缘层的结构的晶体管。[0122]图IOA示出晶体管320的结构实例。与图2A至图2D所示的晶体管310同样,图IOA所示的晶体管320包括:设置在具有绝缘表面的衬底400上的栅电极层402;栅电极层402上的栅极绝缘层403、406;接触于栅极绝缘层406并重叠于栅电极层402的氧化物半导体叠层408;以及电连接于氧化物半导体叠层408的源电极层410a及漏电极层410b。在晶体管320中,氧化物半导体叠层408包括:接触于栅极绝缘层406的氧化物半导体层408c;在氧化物半导体层408c上并与其接触的氧化物半导体层408b;在氧化物半导体层408b上并与其接触的接触于源电极层410a及漏电极层410b的氧化物半导体层408a。另外,晶体管320的构成要素也可以包括覆盖源电极层410a及漏电极层410b并接触于氧化物半导体叠层408的绝缘层412〇[0123]晶体管320与晶体管310的不同之处是:栅极绝缘层具有第一栅极绝缘层403与第二栅极绝缘层406的叠层结构,该第一栅极绝缘层403从栅电极层402—侧包括栅极绝缘层403a、栅极绝缘层403b及栅极绝缘层403c。[0124]注意,除了栅极绝缘层之外,晶体管320的结构与晶体管310相同,而可以参照关于晶体管310的说明。[0125]在晶体管320中,作为第一栅极绝缘层403应用包含氮的硅膜。由于包含氮的硅膜的相对介电常数比氧化硅膜高而在获得与氧化硅膜相等的静电电容时包含氮的硅膜需要的厚度比氧化硅膜大,所以可以使栅极绝缘层在物理上厚膜化。由此,可以防止晶体管320的耐受电压的下降。再者,通过提高耐受电压可以防止半导体装置的静电损坏。[0126]此外,作为接触于氧化物半导体叠层408的第二栅极绝缘层406,应用包含氧的绝缘层如氧化硅膜、氧化镓膜、或氧化铝膜等。第二栅极绝缘层406优选包括包含超过化学计量组成的氧的区域氧过剩区)。这是因为如下缘故:通过与氧化物半导体叠层408接触的绝缘层包括氧过剩区域,可以向氧化物半导体叠层408供应氧,由此可以防止氧从氧化物半导体叠层408脱离并填补氧化物半导体叠层408中的氧空位。为了在第二栅极绝缘层406设置氧过剩区,例如在氧气氛下形成第二栅极绝缘层406即可。或者,也可以将氧引入到成膜后的第二栅极绝缘层406中而形成氧过剩区。[0127]虽然作为应用于第一栅极绝缘层403的含有氮的硅膜例如可以举出氮化硅膜、氮氧化硅膜、氧氮化硅膜,但是由于相对于氧的氮含量越多,相对介电常数越高,所以优选采用氮化娃膜。此外,由于与氧化娃的能隙8eV相比氮化娃的能隙低,为5.5eV,相应的氧化娃的电阻率也低,所以通过使用氮化娃膜可以提高耐ESDElectro-StaticDischarge;静电放电)性能。注意,在本说明书中,“氧氮化硅膜”是指在其组成中氧含量多于氮含量的膜,而“氮氧化硅膜”是指在其组成中氮含量多于氧含量的膜。[0128]接触于栅电极层402的栅极绝缘层403a是氨含量至少小于栅极绝缘层403b的硅膜。由于氮原子上的孤对电子的作用,氨用作金属配合物的配体。因此,例如在将铜用于栅电极层402的情况下,如果以与该栅电极层接触的方式形成氨含量多的栅极绝缘层,则通过如下式1所示的反应,铜有可能扩散到栅极绝缘层中。[0129][0130]在晶体管320中,通过以与栅电极层402接触的方式形成氨含量低至少比栅极绝缘层403b低)的栅极绝缘层403a,可以防止栅电极层402的材料例如,铜扩散到第一栅极绝缘层403中。换句话说,栅极绝缘层403a可以用作栅电极层402中包含的金属材料的阻挡膜。通过设置栅极绝缘层403a,可以进一步提高晶体管的可靠性。[0131]栅极绝缘层403b是具有比栅极绝缘层403a厚的膜厚且减少膜中缺陷数量的包含氮的娃膜。例如,将栅极绝缘层403b的厚度设定为300nm以上且400nm以下。另外,在用作栅极绝缘层403b的包含氮的娃膜中,在通过电子自旋共振;ESR:ElectronSpinResonance法测量的信号中在此中心值为2.003出现的信号的自旋密度为1\1017叩11^〇1113以下,优选为5X1016spinscm3以下。如此,通过作为栅极绝缘层403b使用减少膜中缺陷数量且厚度大(例如,300nm以上)的包含氮的硅膜,例如可以将栅极绝缘层403b的ESD耐性提高到300V以上。[0132]此外,栅极绝缘层403c使用减少氢浓度的包含氮的硅膜。将栅极绝缘层403c的氢浓度设定为至少比栅极绝缘层403b低的浓度。例如,在利用等离子体CVD法形成栅极绝缘层403c的情况下,通过使包含在供应气体中的氢浓度低于用来形成栅极绝缘层403b的供应气体中的氢浓度,可以使栅极绝缘层403c的氢浓度低于栅极绝缘层403b。具体而言,当作为栅极绝缘层403b及栅极绝缘层403c形成氮化硅膜时,使用来形成栅极绝缘层403c的供应气体中的氨流量低于用来形成栅极绝缘层403b的供应气体中的氨流量,或者在不使用氨的情况下形成栅极绝缘层403c即可。[0133]作为栅极绝缘层403c设置减少氢浓度的氮化硅膜,这样可以防止氢或氢化合物例如,水混入到第二栅极绝缘层406及氧化物半导体叠层408。由于通过使氢与氧化物半导体键合,氢的一部分成为供体,生成作为载流子的电子,而有可能成为使晶体管的阈值电压向负方向改变转移)的要因,所以通过作为栅极绝缘层403c设置减少氢浓度的氮化硅膜,可以使晶体管具有稳定的电特性。另外,通过作为栅极绝缘层403c设置减少氢浓度的氮化硅膜,栅极绝缘层403c还用作防止栅极绝缘层403b所含有的氢或氢化合物等杂质扩散到氧化物半导体叠层408中的阻挡膜。[0134]在本实施方式中,作为构成第一栅极绝缘层403的栅极绝缘层403a、栅极绝缘层403b及栅极绝缘层403c使用氮化硅膜,作为第二栅极绝缘层406使用氧氮化硅膜,各栅极绝缘层利用等离子体CVD法连续地形成。具体而言,在供应硅烷SiH4与氮N2的混合气体而形成用作栅极绝缘层403a的氮化硅膜之后,将供应气体转换为硅烷(SiH4、氮(N2及氨NH3的混合气体而形成用作栅极绝缘层403b的氮化硅膜,然后将供应气体转换为硅烷SiH4与氮N2的混合气体,形成用作栅极绝缘层403c的氮化硅膜,然后将供应气体转换为硅烷SiH4与一氧化二氮N2O的混合气体,形成用作第二栅极绝缘层406的氧氮化硅膜。[0135]优选将栅极绝缘层403a的厚度设定为30nm以上且IOOnm以下,更优选设定为30nm以上且50nm以下。另外,优选将用来防止晶体管的静电破坏而设置的栅极绝缘层403b的厚度设定为300nm以上且400nm以下,优选将用作防止氢扩散到氧化物半导体叠层408中的阻挡膜的栅极绝缘层403c的厚度设定为25nm以上且150nm以下。此外,优选将第二栅极绝缘层406的厚度设定为25nm以上且IOOnm以下。注意,优选适当地调节各栅极绝缘层的厚度,来使第一栅极绝缘层403的厚度栅极绝缘层403a、栅极绝缘层403b及栅极绝缘层403c的厚度的总和与第二栅极绝缘层406的厚度的总和为355nm以上且550nm以下。[0136]另外,如图IOB所示的晶体管330所示,也可以组合包括第一栅极绝缘层403及第二栅极绝缘层406的叠层的栅极绝缘层和包括氧化物半导体层408b及氧化物半导体层408a的叠层的氧化物半导体叠层408而使用。[0137]本实施方式所示的晶体管包括:用作防止源电极层和漏电极层的构成元素扩散到沟道中的缓冲层的第一氧化物半导体层;以及用作沟道的第二氧化物半导体层。通过该结构,可以降低能够在晶体管的背沟道一侧形成的界面态的影响。另外,更优选的是,本实施方式所示的晶体管还包括设置在用作沟道的氧化物半导体层与栅极绝缘层之间并用作用来防止沟道的栅极绝缘层一侧的界面的劣化的缓冲层的第三氧化物半导体层。通过包括第三氧化物半导体层,可以减少晶体管的光劣化例如,光负偏压温度应力劣化),而可以提供可靠性高的半导体装置。[0138]另外,本实施方式所示的晶体管作为栅极绝缘层包括具有包含氮的硅膜的第一栅极绝缘层以及包含氧的第二栅极绝缘层的叠层。该第一栅极绝缘层包括:用作对栅电极层的构成元素例如,铜)的阻挡膜的包含氮的硅膜;厚度大例如,300nm厚且减少膜中缺陷数的包含氮的硅膜;以及对氢具有阻挡性的包含氮的硅膜。因此,本实施方式的晶体管的电特性变动及静电破坏得到抑制。通过使用这种晶体管,可以以高成品率地制造高可靠性的半导体装置。[0139]本实施方式所示的结构、方法等可以与其他实施方式所示的结构、方法等适当地组合而使用。[0140]实施方式3通过使用实施方式1或2所示的晶体管可以制造具有显示功能的半导体装置也称为显示装置)。此外,通过将包括晶体管的驱动电路的一部分或全部与像素部一体地形成在相同的衬底上,可以形成系统整合型面板system-on-panel〇[0141]在图4A中,以围绕设置在衬底4001上的像素部4002的方式设置密封剂4005,像素部4002使用衬底4006进行密封。在图4A中,在衬底4001上的与由密封剂4005围绕的区域不同的区域中安装有使用单晶半导体膜或多晶半导体膜形成在IC芯片或另行准备的衬底上的扫描线驱动电路4004、信号线驱动电路4003。此外,通过信号线驱动电路4003和扫描线驱动电路4004供应到像素部4002的各种信号及电位由FPCFlexibleprintedcircuit:柔性印刷电路4018a及4018b供应。[0142]在图4B和图4C中,以围绕设置在衬底4001上的像素部4002和扫描线驱动电路4004的方式设置有密封剂4005。此外,在像素部4002和扫描线驱动电路4004上设置有衬底4006。因此,像素部4002、扫描线驱动电路4004与显示元件一起由衬底4001、密封剂4005以及衬底4006密封。在图4B和图4C中,在衬底4001上的与由密封剂4005围绕的区域不同的区域中安装有使用单晶半导体膜或多晶半导体膜形成在IC芯片或另行准备的衬底上的信号线驱动电路4003。在图4B和图4C中,通过信号线驱动电路4003和扫描线驱动电路4004供应到像素部4002的各种信号及电位由FPC4018供应。[0143]此外,图4B和图4C示出另行形成信号线驱动电路4003并且将该信号线驱动电路4003安装到衬底4001的例子,但是不局限于该结构。既可以另行形成扫描线驱动电路并进行安装,又可以仅另行形成信号线驱动电路的一部分或者扫描线驱动电路的一部分并进行安装。[0144]另外,对另行形成的驱动电路的连接方法没有特别的限制,而可以采用COGChipOnGlass:玻璃上芯片方法、引线键合方法、TABTapeAutomatedBonding:卷带式自动接合方法等。图4A是通过COG方法安装信号线驱动电路4003、扫描线驱动电路4004的例子,图4B是通过COG方法安装信号线驱动电路4003的例子,图4C是通过TAB方法安装信号线驱动电路4003的例子。[0145]此外,显示装置包括显示元件处于密封状态的面板和在该面板中安装有包括控制器的IC等状态的模块。注意,本说明书中的显示装置是指图像显示装置、显示装置或光源包括照明装置)。另外,显示装置除了密封有显示元件的面板之外还包括:安装有诸如FPC或TCP等连接器的模块;在TCP的端部设置有印刷线路板的模块;或者通过COG方法将IC集成电路直接安装到显示元件的模块。[0146]此外,设置在衬底上的像素部及扫描线驱动电路具有多个晶体管,可以应用实施方式1或2所示的晶体管。[0147]作为设置在显示装置中的显示元件,可以使用液晶元件(也称为液晶显示元件)、发光元件也称为发光显示元件)。发光元件包括由电流或电压控制亮度的元件,具体而言,包括无机ELGilectroLuminescence:电致发光)、有机EL等。此外,也可以应用电子墨水显示装置电子纸等的对比度因电作用而发生变化的显示媒介。[0148]使用图4A至图5对半导体装置的一个方式进行说明。图5相当于沿着图4B的线M-N的截面图。图5示出将液晶元件用作显示元件的液晶显示装置的例子。[0149]但是,只要显示装置以设置在像素部4002中的晶体管4010电连接到显示元件的方式构成,并且只要该显示元件能够进行显示就没有特别的限制,而可以使用各种各样的显示元件。[0150]如图4A至图5所示那样,半导体装置包括连接端子电极4015及端子电极4016,连接端子电极4015及端子电极4016通过各向异性导电层4019电连接到FPC40184018a、4018b所具有的端子。[0151]连接端子电极4015由与第一电极层4034相同的导电层形成,并且,端子电极4016由与晶体管4010、4011的源电极层及漏电极层相同的导电层形成。[0152]此外,设置在衬底4001上的像素部4002和扫描线驱动电路4004具有多个晶体管,图4A至图5例示出像素部4002所包括的晶体管4010以及扫描线驱动电路4004所包括的晶体管4011。在图5中,在晶体管40ΠΚ4011上设置有绝缘层4032。[0153]作为晶体管4010、4011,可以使用实施方式1或2所示的晶体管。在本实施方式中示出应用具有与实施方式1所示的晶体管310相同的结构的晶体管的例子。晶体管4010、4011是底栅结构的晶体管。[0154]晶体管4010、4011包括:用作用来防止源电极层和漏电极层的构成元素扩散到沟道的缓冲层的第一氧化物半导体层;用作沟道的第二氧化物半导体层;以及设置在用作沟道的氧化物半导体层与栅极绝缘层之间并用作用来防止沟道与栅极绝缘层的界面劣化的缓冲层的第三氧化物半导体层。因此,晶体管40KK4011是降低有可能形成在背沟道一侧的界面态的影响并减少晶体管的光劣化例如光负偏压温度应力劣化的可靠性高的晶体管。[0155]此外,可以在与驱动电路用的晶体管4011的氧化物半导体层的沟道形成区域重叠的位置还设置导电层。通过将导电层设置在与氧化物半导体层的沟道形成区域重叠的位置,可以进一步降低晶体管4011的阈值电压的变化量。此外,导电层的电位可以与晶体管4011的栅电极层的电位相同或不同,并且,还可以将导电层用作第二栅电极层。此外,导电层的电位可以处于浮动状态。[0156]此外,该导电层还具有遮蔽外部的电场,即不使外部的电场影响到内部包括晶体管的电路部)的功能尤其是,遮蔽静电的静电遮蔽功能)。通过利用导电层的遮蔽功能,可以防止由于静电等外部电场的影响而使晶体管的电特性变动。[0157]在图5中,液晶元件4013包括第一电极层4034、第二电极层4031以及液晶层4008。另外,以夹持液晶层4008的方式设置有用作取向膜的绝缘层4038、4033。第二电极层4031设置在衬底4006—侧,第一电极层4034和第二电极层4031隔着液晶层4008而层叠。[0158]作为第一电极层4034、第二电极层4031,可以使用含有氧化钨的铟氧化物、含有氧化钨的铟锌氧化物、含有氧化钛的铟氧化物、含有氧化钛的铟锡氧化物、铟锡氧化物、铟锌氧化物、添加有氧化硅的铟锡氧化物、石墨烯等具有透光性的导电材料。[0159]此外,第一电极层4034、第二电极层4031可以使用钨W、钼Mo、锆Zr、铪Hf、钒V、铌Nb、钽Ta、铬Cr、钴Co、镍Ni、钛Ti、铂Pt、铝Al、铜Cu、银Ag等金属、其合金或者其金属氮化物中的一种或多种来形成。[0160]此外,第一电极层4034、第二电极层4031可以使用包括导电高分子也称为导电聚合体)的导电组合物来形成。作为导电高分子,可以使用所谓的π电子共辄导电高分子。例如,可以举出聚苯胺或其衍生物、聚吡咯或其衍生物、聚噻吩或其衍生物或者由苯胺、吡咯和噻吩中的两种以上构成的共聚物或其衍生物等。[0161]此外,间隔物4035是通过对绝缘层进行选择性地蚀刻而获得的柱状间隔物,并且它是为了控制液晶层4008的厚度单元间隙(cellgap而设置的。另外,也可以使用球状间隔物。[0162]当作为显不兀件使用液晶兀件时,可以使用热致液晶、铁电液晶、反铁电液晶等。上述液晶材料既可以是低分子化合物又可以是高分子化合物。上述液晶材料液晶组合物)根据条件而呈现胆留相、近晶相、立方相、手征向列相、各向同性相等。[0163]另外,也可以作为液晶层4008使用不使用取向膜的呈现蓝相的液晶组合物。此时,液晶层4008与第一电极层4034及第二电极层4031接触。蓝相是液晶相的一种,是指当使胆甾相液晶的温度上升时即将从胆留相转变到各向同性相之前出现的相。使用混合了液晶及手性试剂的液晶组合物可以呈现蓝相。此外,为了扩大呈现蓝相的温度范围,通过对呈现蓝相的液晶组合物添加聚合性单体及聚合引发剂等,并进行高分子稳定化处理可以形成液晶层。由于呈现蓝相的液晶组合物的响应时间短,并且其具有光学各向同性,所以不需要取向处理,且视角依赖性小。另外,由于不需要设置取向膜而不需要摩擦处理,因此可以防止由于摩擦处理而引起的静电放电损伤,并可以降低制造工序中的液晶显示装置的不良、破损。因此,可以提尚液晶显不装置的生广率。[0164]此外,液晶材料的电阻率为1Χ109Ω·cm以上,优选为1Χ1〇ηΩ·cm以上,更优选为1Χ1012Ω.cm以上。另外,本说明书中的电阻率为在20°C下测量的值。[0165]考虑到配置在像素部中的晶体管的泄漏电流等而以能够在规定期间保持电荷的方式设定设置在液晶显示装置中的存储电容器的大小。根据晶体管的关态电流off-statecurrent等设定存储电容器的大小即可。通过使用具有本说明书所公开的氧化物半导体层的晶体管,设置具有各像素中的液晶电容的13以下,优选为15以下的电容的存储电容器,就足够了。[0166]使用本说明书所公开的氧化物半导体层的晶体管可以将关断状态下的电流值关态电流值控制为低。因此,可以延长图像信号等电信号的保持时间,也可以延长写入间隔。因此,可以降低刷新工作的频度,所以有抑制耗电量的效果。[0167]此外,使用本说明书所公开的氧化物半导体层的晶体管可以得到较高的场效应迀移率,所以能够高速驱动电路。例如,通过将这种晶体管用于液晶显示装置,可以在同一衬底上形成像素部的开关晶体管及用于驱动电路部的驱动晶体管。另外,在像素部中也通过使用这种晶体管,可以提供高质量的图像。[0168]液晶显示装置可以采用TNTwistedNematic:扭曲向列)模式、IPSIn-Plane-Switching:平面内转换)模式、FFSFringeFieldSwitching:边缘场转换)模式、ASMAxiallySymmetricalignedMicro-cell:轴对称排列微单元)模式、OCBOpticalCompensatedBirefringence:光学补偿弯曲)模式、FLCFerroelectricLiquidCrystal:铁电性液晶模式、AFLCAntiFerroelectricLiquidCrystal:反铁电性液晶模式等。[0169]此外,也可以使用常黑型液晶显示装置,例如采用垂直配向(VA模式的透射型液晶显示装置。作为垂直配向模式,可以举出几个例子,例如可以使用MVAMulti-DomainVerticalAlignment:多域垂直取向)模式、PVAPatternedVerticalAlignment:图案化垂直取向)模式、ASVAdvancedSuperView:高级超视觉模式等。另外,也可以用于VA型液晶显示装置。VA型液晶显示装置是一种控制液晶显示面板的液晶分子的排列的方式。VA型液晶显示装置是在不被施加电压时液晶分子朝向垂直于面板表面的方向的方式。此外,也可以使用将像素pixel分成几个区域子像素并且使分子在各自的区域内分别取向于不同方向的被称为多域化或多域设计的方法。[0170]此外,在显示装置中,适当地设置黑矩阵遮光层)、偏振构件、相位差构件、抗反射构件等的光学构件光学衬底等。例如,也可以使用利用偏振衬底以及相位差衬底而得到的圆偏振。此外,作为光源,也可以使用背光灯、侧光灯等。[0171]此外,作为像素部中的显示方式,可以采用逐行扫描方式或隔行扫描方式等。此夕卜,作为当进行彩色显示时在像素中控制的颜色因素,不局限于R、G、BR表示红色,G表示绿色,B表示蓝色)这三种颜色。例如,也可以采用R、G、B、WW表示白色)或对R、G、B追加黄色yellow、青色cyan、品红色magenta等中的一种以上的颜色。另外,各个色素的点的显示区域的大小可以不同。但是,所公开的发明一个方式不局限于彩色显示的显示装置,而也可以应用于单色显示的显示装置。[0172]图IlA至图IlC示出在图5所示的显示装置中将用来电连接于设置在衬底4006上的第二电极层4031的共同连接部焊盘部形成在衬底4001上的例子。[0173]共同连接部配置在与用来粘合衬底4001和衬底4006的密封剂重叠的位置,并且通过密封剂所包含的导电粒子与第二电极层4031电连接。或者,也可以在不与密封剂重叠的位置但是在像素部以外)设置共同连接部,并且,以与共同连接部重叠的方式将包括导电粒子的膏剂与密封剂分开设置,而使共同连接部与第二电极层4031电连接。[0174]图IIA是共同连接部的截面图,图IIA相当于沿着图11B所示的俯视图中的线GI-G2的截面。[0W5]共同电位线491设置在栅极绝缘层4020上并利用与图5所示的晶体管4010、4011的源电极层和漏电极层相同的材料及工序制造。[0176]此外,共同电位线491由绝缘层4032覆盖,并且绝缘层4032在与共同电位线491重叠的位置具有多个开口部。该开口部通过与连接晶体管4010的源电极层和漏电极层中的一方与第一电极层4034的接触孔相同的工序来形成。[0177]另外,共同电极492设置在绝缘层4032上,并利用与连接端子电极4015和像素部的第一电极层4034相同的材料及工序而形成。[0178]如此,可以利用像素部4002的开关元件的制造工序来形成共同连接部。[0179]共同电极492是与包括在密封剂中的导电粒子接触的电极,与衬底4006的第二电极层4031电连接。[0180]另外,如图lie所示,共同电位线491可以利用与晶体管4010、4011的栅电极层相同的材料及工序而形成。[0181]在图IlC所示的共同连接部中,共同电位线491设置在栅极绝缘层4020及绝缘层4032的下层中,并且栅极绝缘层4020及绝缘层4032在与共同电位线491重叠的位置具有多个开口部。该开口部在通过与连接晶体管4010的源电极层和漏电极层中的一方与第一电极层4034的接触孔相同的工序对绝缘层4032进行蚀刻之后,对栅极绝缘层4020选择性地进行蚀刻来形成。[0182]此外,作为显示装置所包括的显示元件,可以应用利用电致发光的发光元件。利用电致发光的发光元件根据发光材料是有机化合物还是无机化合物来区分,一般地,前者被称为有机EL元件,而后者被称为无机EL元件。[0183]在有机EL元件中,通过对发光元件施加电压,电子及空穴分别从一对电极注入到包括发光性有机化合物的层,于是电流流过。并且,通过这些载流子(电子及空穴)的重新结合,发光性有机化合物形成激发态,当从该激发态回到基态时发光。由于这种机理,这种发光元件被称为电流激发型发光元件。在本实施方式中,示出作为发光元件使用有机EL元件的例子。[0184]无机EL元件根据其元件结构而分类为分散型无机EL元件和薄膜型无机EL元件。分散型无机EL元件具有发光材料的粒子分散在粘合剂中的发光层,其发光机理是利用供体能级和受体能级的供体-受体重新结合型发光。薄膜型无机EL元件具有发光层夹在介电层之间且该介电层由电极夹住的结构,其发光机理是利用金属离子的内壳层电子跃迀的定域型发光(localizedtypelightemission。在此,作为发光元件使用有机EL元件进行说明。[0185]为了从发光元件取出发光,使发光元件的一对电极中的至少一个具有透光性即可。作为发光元件,有:从与衬底相反一侧的表面取出发光的顶部发射结构的发光元件;从衬底一侧的表面取出发光的底部发射结构的发光元件;以及从衬底一侧及与衬底相反一侧的表面取出发光的双面发射结构的发光元件,可以应用上述任一种发射结构的发光元件。[0186]图6A、图6B及图13示出作为显示元件使用发光元件的发光装置的例子。[0187]图6A是发光装置的截面图,图6A中的以点划线S1-T1、S2-T2及S3-T3切断的截面相当于图6B。另外,图13相当于图6A中的以点划线S4-T4切断的截面图。另外,在图6A的平面图中,省略场致发光层542及第二电极层543而未图不。[0188]图6A和图6B所示的发光装置在衬底500上具有晶体管510、电容元件520、布线层交叉部530,晶体管510与发光元件540电连接。另外,图6A和图6B示出经过衬底500从发光元件540取光的底面发射型结构的发光装置。[0189]作为晶体管510,可以使用实施方式1或2所示的晶体管。在本实施方式中示出应用具有与实施方式2所示的晶体管330相同的结构的晶体管的例子。晶体管510是底栅结构的晶体管。[0190]晶体管510包括:栅电极层51la、栅电极层51Ib;包括栅极绝缘层502a、栅极绝缘层502b及栅极绝缘层502c的栅极绝缘层502;包括氧化物半导体层512b及氧化物半导体层512a的氧化物半导体叠层512;以及用作源电极层和漏电极层的导电层513a、导电层513b。另外,在晶体管510上形成有绝缘层525。[0191]电容元件520包括:导电层521a、导电层521b;栅极绝缘层502;包括氧化物半导体层522b及氧化物半导体层522a的氧化物半导体叠层522;以及导电层523。并且,以由导电层521a、导电层521b以及导电层523夹着栅极绝缘层502及氧化物半导体叠层522的结构来形成电容器。[0192]布线层交叉部530是栅电极层511a、栅电极层511b和导电层533的交叉部,并且栅电极层511a、栅电极层511b和导电层533隔着栅极绝缘层502交叉。[0193]在本实施方式中,作为栅电极层511a及导电层521a使用30nm厚的钛膜,作为栅电极层511b及导电层521b使用200nm厚的铜膜。因此,栅电极层具有钛膜和铜膜的叠层结构。[0194]晶体管510包括:用作沟道的氧化物半导体层512b;以及用作用来防止导电层513a及导电层513b的构成元素扩散到沟道的缓冲层的氧化物半导体层512a。因此,晶体管510是降低有可能形成在背沟道一侧的界面态的影响的可靠性高的晶体管。[0195]此外,晶体管510包括:用作栅极绝缘层502c的氨的含量少的用作阻挡铜的阻挡膜的含有氮的硅膜;用作栅极绝缘层502a的厚度大(例如,300nm厚)且缺陷少的含有氮的硅膜;以及用作栅极绝缘层502b的氢浓度低的含有氮的硅膜。通过采用上述结构,可以改善晶体管510的电特性,还可以防止晶体管510的静电破坏。由此,可以以高成品率制造高可靠性的半导体装置。[0196]在晶体管510、电容元件520、布线层交叉部530上形成有层间绝缘层504,并且在层间绝缘层504上的与发光元件540重叠的区域设置有彩色滤光层505。在层间绝缘层504及彩色滤光层505上设置有用作平坦化绝缘层的绝缘层506。[0197]在绝缘层506上设置有包含依次层叠第一电极层541、场致发光层542、第二电极层543的叠层结构的发光元件540。通过在到达导电层513a且在形成在绝缘层506及层间绝缘层504的开口中第一电极层541与导电层513a彼此接触,发光元件540与晶体管510电连接。此外,以覆盖第一电极层541的一部分及该开口的方式设置有隔壁507。[0198]作为绝缘层506可以使用1500nm厚的感光性丙烯酸膜,作为隔壁507可以使用1500nm厚的感光性聚酰亚胺膜。[0199]作为彩色滤光层505,例如可以使用彩色的透光树脂。作为彩色透光树脂,可以使用感光性有机树脂、非感光性有机树脂。当使用感光性有机树脂层时,可以减少抗蚀剂掩模数量而简化工序,所以是优选的。[0200]彩色是指如黑色、灰色和白色等非彩色以外的颜色。彩色滤光层由只使彩色光透过的材料形成。至于彩色,可以使用红色、绿色、蓝色等。另外,还可以使用青色cyan、品红色magenta、黄色yellow等。“只使彩色光透过”意味着:透过彩色滤光层的光在其彩色光的波长中具有峰值。关于彩色滤光层的厚度,可以根据所包含的着色材料的浓度与光的透射率的关系适当地控制为最适合的膜厚度。例如,将彩色滤光层505的厚度设定为1500nm以上且2000nm以下即可。[0201]隔壁507可使用有机绝缘材料或无机绝缘材料形成。尤其是,隔壁507优选使用感光树脂材料形成,且在第一电极层541上形成开口部,并且将该开口部的侧壁形成为具有连续曲率的倾斜面。[0202]场致发光层542可以使用一个层构成,也可以使用多个层的叠层构成。[0203]为了防止氧、氢、水分、二氧化碳等侵入到发光元件540中,也可以在第二电极层543及隔壁507上形成保护膜。作为保护膜,可以形成氮化硅膜、氮氧化硅膜、DLC膜等。[0204]另外,为了不使氧、氢、水分、二氧化碳等侵入到发光元件540,也可以通过蒸镀法形成覆盖发光元件540的包含有机化合物的层。[0205]另外,如果需要,也可以在发光元件的射出表面上适当地设置诸如偏振片或者圆偏振片包括椭圆偏振片)、相位差板λ4板,λ2板)、彩色滤光片等的光学薄膜。此外,也可以在偏振片或圆偏振片上设置防反射膜。例如,可以进行抗眩光处理,该处理是利用表面的凹凸来扩散反射光而可以降低眩光的处理。[0206]此外,作为显示装置,也可以提供驱动电子墨水的电子纸。电子纸也称为电泳显示装置电泳显示器),并具有如下优点:与纸同样水平的易读性;其耗电量比其他显示装置的耗电量低;形状薄且轻。[0207]作为电泳显示装置,可以有各种各样的形式,它是包括多个具有正电荷的第一粒子和具有负电荷的第二粒子的微囊分散在溶剂中,并且,通过对微囊施加电场,使微囊中的粒子向彼此相反的方向移动,只显示集合在一侧的粒子的颜色的装置。另外,第一粒子和第二粒子都包括色素,当没有电场时不移动。此外,第一粒子的颜色和第二粒子的颜色不同包括无色)。[0208]分散有上述微囊的溶剂被称为电子墨水。还可以通过使用彩色滤光片、具有色素的粒子来进行彩色显示。[0209]另外,作为用作平坦化绝缘层的绝缘层506,可以使用丙烯酸树脂、聚酰亚胺树脂、苯并环丁烯类树脂、聚酰胺树脂、环氧树脂等具有耐热性的有机材料。此外,除了上述有机材料以外,还可以使用硅氧烷类树脂、PSG磷硅玻璃)、BPSG硼磷硅玻璃等低介电常数材料low-k材料)。另外,也可以通过层叠多个由上述材料形成的绝缘层形成绝缘层506。[0210]对绝缘层506的形成方法没有特别的限制,可以根据其材料利用溅射法、旋涂法、浸渍法、喷涂法、液滴喷射法喷墨法等)、印刷法丝网印刷、胶版印刷等等。[0211]作为第一电极层541、第二电极层543,可以应用与图5所示的显示装置的第一电极层4034、第二电极层4031相同的材料。[0212]在本实施方式中,图6A和图6B所示的发光装置具有底部发射型结构,所以第一电极层541具有透光性,第二电极层543具有反射性。因此,当作为第一电极层541使用金属膜时,将该金属膜的厚度优选形成得薄到具有透光性的程度。当作为第二电极层543使用具有透光性的导电层时,可以层叠具有反射性的导电层。[0213]此外,也可以设置驱动电路保护用的保护电路。保护电路优选使用非线性元件构成。[0214]如上所述,通过应用实施方式1或2所示的晶体管,可以提供具有各种各样的功能的半导体装置。[0215]本实施方式所示的结构、方法等可以与其他实施方式所示的结构、方法等适当地组合而实施。[0216]实施方式4通过使用实施方式1或2所示的晶体管,可以制造具有读取对象物的信息的图像传感器功能的半导体装置。[0217]图7A示出具有图像传感器功能的半导体装置的一个例子。图7A是光电传感器的等效电路,而图7B是示出光电传感器的一部分的截面图。[0218]光电二极管602的一个电极电连接到光电二极管复位信号线658,而光电二极管602的另一个电极电连接到晶体管640的栅极。晶体管640的源极和漏极中的一个电连接到光电传感器基准信号线672,而晶体管640的源极和漏极中的另一个电连接到晶体管656的源极和漏极中的一个。晶体管656的栅极电连接到栅极信号线659,晶体管656的源极和漏极中的另一个电连接到光电传感器输出信号线671。[0219]注意,在本说明书的电路图中,为了使使用氧化物半导体层的晶体管一目了然,将使用氧化物半导体层的晶体管的符号表示为“0S”。在图7A中,晶体管640、656可以应用实施方式1或2所示的晶体管,是使用氧化物半导体层的晶体管。在本实施方式中示出应用具有与实施方式1所示的晶体管320相同结构的晶体管的例子。晶体管640是底栅结构的晶体管。[0220]图7B是示出光电传感器中的光电二极管602和晶体管640的截面图,其中在具有绝缘表面的衬底601元件衬底上设置有用作传感器的光电二极管602和晶体管640。通过使用粘合层608,在光电二极管602和晶体管640上设置有衬底613。[0221]在晶体管640上设置有绝缘层632、层间绝缘层633以及层间绝缘层634。光电二极管602具有:形成在层间绝缘层633上的电极层641b;在电极层641b上依次层叠的第一半导体膜606a、第二半导体膜606b、第三半导体膜606c;设置在层间绝缘层634上的通过第一半导体膜至第三半导体膜与电极层641b电连接的电极层642;以及设置在与电极层641b同样的层中的与电极层642电连接的电极层641a。[0222]电极层641b与形成在层间绝缘层634中的导电层643电连接,并且电极层642通过电极层641a与导电层645电连接。导电层645与晶体管640的栅电极层电连接,并且光电二极管602与晶体管640电连接。[0223]在此,例示出一种pin型光电二极管,其中层叠用作第一半导体膜606a的具有p型导电型的半导体膜、用作第二半导体膜606b的高电阻的半导体膜(i型半导体膜)、用作第三半导体膜606c的具有η型导电型的半导体膜。[0224]第一半导体膜606a是ρ型半导体膜,可以使用包含赋予ρ型导电型的杂质元素的非晶硅膜形成。使用包含属于周期表中的第13族的杂质元素例如,硼B的半导体材料气体通过等离子体CVD法来形成第一半导体膜606a。作为半导体材料气体,可以使用硅烷SiH4。另外,可以使用3丨2!16、3川2:12、3川:13、3丨:14、3丨?4等。另外,也可以使用如下方法:在形成不包含杂质元素的非晶硅膜之后,使用扩散法或离子注入法将杂质元素导入到该非晶硅膜。优选在使用离子注入法等导入杂质元素之后进行加热等来使杂质元素扩散。在此情况下,作为形成非晶硅膜的方法,可以使用LPCVD法、化学气相沉积法或溅射法等。优选将第一半导体膜606a的厚度设定为IOnm以上且50nm以下。[0225]第二半导体膜606b是i型半导体膜本征半导体膜),使用非晶硅膜形成。为了形成第二半导体膜606b,通过等离子体CVD法使用半导体材料气体来形成非晶硅膜。作为半导体材料气体,可以使用硅烷SiH4。或者,也可以使用3丨2!16、3川2:12、3川:13、3扣14或3丨?4等。也可以通过LPCVD法、化学气相沉积法、溅射法等形成第二半导体膜606b。优选将第二半导体膜606b的厚度设定为200nm以上且IOOOnm以下。[0226]第三半导体膜606c是η型半导体膜,使用包含赋予η型导电型的杂质元素的非晶娃膜形成。使用包含属于周期表中的第15族的杂质元素例如,磷P的半导体材料气体通过等离子体CVD法形成第三半导体膜606c。作为半导体材料气体,可以使用硅烷SiH4。或者,也可以使用512116、3川2:12、3川:13、31:14或31?4等。另外,也可以使用如下方法:在形成不包含杂质元素的非晶硅膜之后,使用扩散法或离子注入法将杂质元素导入到该非晶硅膜。优选在使用离子注入法等导入杂质元素之后进行加热等来使杂质元素扩散。在此情况下,作为形成非晶硅膜的方法,可以使用LPCVD法、化学气相沉积法或溅射法等。优选将第三半导体膜606c的厚度设定为20nm以上且200nm以下。[0227]此外,第一半导体膜606a、第二半导体膜606b以及第三半导体膜606c也可以不使用非晶半导体形成,而使用多晶半导体或微晶半导体(SemiAmorphousSemiconductor:SAS形成。[0228]此外,由于通过光电效应生成的空穴的迀移率低于电子的迀移率,因此当将p型半导体膜侧的表面用作光接收面时,Pin型光电二极管具有较好的特性。在此示出将光电二极管602从形成有pin型光电二极管的衬底601的面接收的光转换为电信号的例子。此外,来自其导电型与用作光接收面的半导体膜的导电型相反的半导体膜的光是干扰光,因此,电极层优选使用具有遮光性的导电层。另外,也可以将η型半导体膜一侧的表面用作光接收面。[0229]晶体管640包括:用作用来防止源电极层和漏电极层的构成元素扩散到沟道的缓冲层的第一氧化物半导体层;用作沟道的第二氧化物半导体层;以及设置在用作沟道的氧化物半导体层与栅极绝缘层631之间并用作用来防止沟道与栅极绝缘层631的界面劣化的缓冲层的第三氧化物半导体层。因此,晶体管640是降低有可能形成在背沟道一侧的界面态的影响并减少晶体管的光劣化例如光负偏压温度应力劣化的可靠性高的晶体管。[0230]通过使用绝缘材料且根据其材料使用溅射法、等离子体CVD法、旋涂法、浸渍法、喷涂法、液滴喷射法例如喷墨法等)、印刷法例如丝网印刷、胶版印刷等,可以形成绝缘层632、层间绝缘层633、634。[0231]作为层间绝缘层633、634,优选采用用来减少表面粗糙度的用作平坦化绝缘层的绝缘层。作为层间绝缘层633、634,例如可以使用聚酰亚胺树脂、丙烯酸树脂、苯并环丁烯类树脂、聚酰胺树脂、环氧树脂等具有耐热性的有机绝缘材料。此外,除了上述有机绝缘材料以外,还可以使用低介电常数材料l〇w-k材料)、硅氧烷类树脂、PSG磷硅玻璃)、BPSG硼磷硅玻璃等的单层或叠层。[0232]通过检测入射到光电二极管602的光,可以读取检测对象的信息。另外,在读取检测对象的信息时,可以使用背光灯等的光源。[0233]本实施方式所示的结构、方法等可以与其他实施方式所示的结构、方法等适当地组合而实施。[0234]实施方式5本说明书所公开的半导体装置可以应用于各种电子设备也包括游戏机)。作为电子设备,可以举出电视装置也称为电视或电视接收机)、用于计算机等的显示器、数码相机和数码摄像机等影像拍摄装置、数码相框、移动电话机、便携式游戏机、便携式信息终端、声音再现装置、游戏机弹珠机pachinkomachine或投币机slotmachine等)、框体游戏机。图8A至图8C不出上述电子设备的具体例子。[0235]图8A示出具有显示部的桌子9000。在桌子9000中,框体9001组装有显示部9003,利用显示部9003可以显示映像。另外,示出利用四个桌腿部9002支撑框体9001的结构。另外,框体9001具有用于供应电力的电源供应线9005。[0236]可以将上述实施方式中任一个所示的半导体装置用于显示部9003,由此可以对电子设备赋予高可靠性。[0237]显示部9003具有触屏输入功能,使用者通过用手指等按触显示于桌子9000的显示部9003中的显示按钮9004可以进行屏面操作和信息输入。当桌子能够与其他家电产品进行通信的功能或能够控制其他家电产品的功能,桌子9000也可以用作控制装置,通过屏面操作控制家电产品。例如,通过使用实施方式3所示的具有图像传感器功能的半导体装置,可以使显示部9003具有触屏输入功能。[0238]另外,利用设置于框体9001的铰链也可以将显示部9003的屏面以垂直于地板的方式立起来,从而也可以将桌子9000用作电视装置。虽然当在小房间里设置大屏面的电视装置时自由使用的空间变小,但是若在桌子内安装有显示部则可以有效地利用房间的空间。[0239]图8B示出电视装置9100的一个例子。在电视装置9100中,框体9101组装有显示部9103,并且利用显示部9103可以显示映像。此外,在此示出利用支架9105支撑框体9101的结构。[0240]通过利用框体9101所具备的操作开关、另外提供的遥控操作机9110,可以进行电视装置9100的控制。通过利用遥控操作机9110所具备的操作键9109,可以进行频道及音量的控制,并可以对在显示部9103上显示的映像进行操作。此外,也可以采用在遥控操作机9110中设置用于显示从该遥控操作机9110输出的信息的显示部9107的结构。[0241]图8B所示的电视装置9100具备接收机及调制解调器等。电视装置9100可以利用接收机接收一般的电视广播。再者,电视装置9100通过调制解调器连接到有线或无线方式的通信网络,也可以进行单向(从发送者到接收者或双向(发送者和接收者之间或接收者之间等的信息通信。[0242]可以将上述实施方式中任一个所示的半导体装置用于显示部9103、9107,而能够对电视装置及遥控操作机赋予高可靠性。[0243]图8C示出计算机,该计算机包括主体9201、框体9202、显示部9203、键盘9204、外部连接端口9205、指向装置9206等。[0244]可以将上述实施方式中任一个所示的半导体装置用于显示部9203,而能够对计算机赋予高可靠性。[0245]图9A和图9B是能够折叠的平板终端。图9A是平板终端打开的状态,并且平板终端包括框体9630、显示部9631a、显示部9631b、显示模式切换开关9034、电源开关9035、省电模式切换开关9036、扣环9033以及操作开关9038。[0246]可以将上述实施方式中任一个所示的半导体装置用于显示部9631a、9631b,而能够实现可靠性高的平板终端。[0247]在显示部9631a中,可以将其一部分用作触摸屏的区域9632a,并且可以通过按触所显示的操作键9638来输入数据。此外,作为一个例子,图9A示出:显示部9631a的一半区域只具有显示的功能,并且另一半区域具有触摸屏的功能,但是显示部9631a不局限于该结构。也可以采用显示部9631a的全部区域具有触摸屏的功能的结构。例如,可以使显示部9631a的整个面显示键盘按钮来将其用作触摸屏,并且将显示部9631b用作显示屏面。[0248]此外,显示部9631b也与显示部9631a同样,可以将其一部分用作触摸屏的区域9632b。此外,通过使用手指或触屏笔等按触触摸屏的显示键盘显示切换按钮9639的位置,可以在显示部9631b上显示键盘按钮。[0249]此外,也可以对触摸屏的区域9632a和触摸屏的区域9632b同时进行按触输入。[0250]另外,显示模式切换开关9034能够进行竖屏显示和横屏显示等显示方向的切换以及黑白显示和彩色显示等的切换等。根据内置于平板终端中的光传感器所检测的使用平板终端时的外部光量,省电模式切换开关9036可以将显示的亮度设定为最适合的亮度。平板终端除了光传感器以外还可以内置陀螺仪和加速度传感器等检测倾斜度的传感器等其他检测装置。[0251]此外,图9A示出显示部9631b的显示面积与显示部9631a的显示面积相同的例子,但是不局限于此,一方的尺寸和另一方的尺寸可以不同,并且它们的显示质量也可以不同。例如显不部963Ia和显不部963Ib中的一方可以进彳丁比另一方更尚精细的显不。[0252]图9B是平板终端合上的状态,并且平板终端包括框体9630、太阳能电池9633、充放电控制电路9634。此外,在图9B中,作为充放电控制电路9634的一个例子示出具有电池9635和D⑶C转换器9636的结构。[0253]此外,平板终端可以折叠,因此不使用时可以合上框体9630。因此,可以保护显示部9631a和显示部9631b,而可以提供一种具有良好的耐久性且从长期使用的观点来看具有良好的可靠性的平板终端。[0254]此外,图9A和图9B所示的平板终端还可以具有如下功能:显示各种各样的信息静态图像、动态图像、文字图像等);将日历、日期或时刻等显示在显示部上;对显示在显示部上的信息进行操作或编辑的触摸输入;通过各种各样的软件程序控制处理等。[0255]通过利用安装在平板终端的表面上的太阳能电池9633,可以将电力供应到触摸屏、显示部或图像信号处理部等。注意,太阳能电池9633可以设置在框体9630的一面或两面,因此可以进行高效的电池9635的充电。另外,当作为电池9635使用锂离子电池时,有可以实现小型化等的优点。[0256]另外,参照图9C所示的方框图对图9B所示的充放电控制电路9634的结构和工作进行说明。图9C示出太阳能电池9633、电池9635、D⑶C转换器9636、转换器9637、开关SWl至SW3以及显示部9631,电池9635、D⑶C转换器9636、转换器9637、开关SWl至SW3对应于图9B所示的充放电控制电路9634。[0257]首先,说明在利用外部光使太阳能电池9633发电时的工作的例子。使用DCDC转换器9636对太阳能电池9633所产生的电力进行升压或降压以使它成为用来对电池9635进行充电的电压。并且,当利用来自太阳能电池9633的电力使显示部9631工作时使开关SWl开启,并且,利用转换器9637将其升压或降压到显示部9631所需要的电压。另外,当不进行显示部9631中的显示时,可以使SWl关闭而SW2开启来对电池9635进行充电的结构。[0258]注意,作为发电单元的一个例子示出太阳能电池9633,但是电池9635的充电方式不局限于此,也可以使用压电元件piezoelectricelement或热电转换元件¾耳帖元件Peltierelement等其他发电单元进行电池9635的充电。例如,也可以使用能够以无线不接触)的方式收发电力来进行充电的不接触电力传输模块或组合其他充电方法进行充电。[0259]本实施方式所示的结构、方法等可以与其他实施方式所示的结构、方法等适当地组合而实施。实施例[0260]在本实施例中,示出在层叠有氧化物半导体层的晶体管中对各氧化物半导体层所含有的源电极层或漏电极层的构成元素的浓度进行测量的结果。具体而言,示出作为源电极层及漏电极层形成包括铜膜的电极层并对各氧化物半导体层中的铜的浓度进行测量的结果。利用SSDP-SIMSSubstrateSideDepthProfileSecondaryIonMassSpectrometry:衬底侧深度分布的二次离子质谱测量铜浓度。[0261]以下说明在本实施例中用于测量的晶体管的制造方法。在本实施例中,制造具有与实施方式1的晶体管300相同的结构的晶体管。以下,使用与晶体管300相同的符号进行说明。[0262]首先,在衬底400上作为栅电极层402形成厚度为IOOnm的钨膜。[0263]接着,作为覆盖栅电极层402的栅极绝缘层404,利用等离子体CVD法连续地形成50nm厚的氮化娃膜和200nm厚的氧氮化娃膜。[0264]通过将等离子体CVD装置的处理室的压力控制为60Pa,用27.12MHz的高频电源供应150W的功率,将衬底温度设定为350°C,供应硅烷和氮的混合气体(SiH4:N2=5〇SCCm:5000SCCm,来形成氮化硅膜。另外,该等离子体CVD装置是电极面积为6000cm2的平行平板型等离子体CVD装置。另外,通过在相同的处理室内将压力设定为40Pa,在维持高频电源的功率及衬底温度的状态下供应硅烷和一氧化二氮的混合气体(SiH4:N2O=2〇SCCm:3000sccm,来形成氧氮化娃膜。[0265]接着,通过利用使用In:Ga:Zn=I:1:1[原子数比]的金属氧化物靶材的溅射法,在栅极绝缘层404上形成厚度为IOnm的氧化物半导体层408b。成膜条件为如下:含氧50%的气氛下;压力为〇·6Pa;功率为5kW;衬底温度为170°C。[0266]然后,通过利用使用In:Ga:Zn=3:1:2[原子数比]的金属氧化物靶材的溅射法,在氧化物半导体层408b上形成厚度为30nm的氧化物半导体层408a。成膜条件为如下:含氧50%的气氛下;压力为0·6Pa;功率为5kW;衬底温度为170°C。[0267]在将氧化物半导体层408a及氧化物半导体层408b加工为岛状的氧化物半导体叠层408之后,在氮气氛下以450°C的温度对氧化物半导体叠层408进行1小时的加热处理,然后在含有氮及氧的气氛下以450°C的温度对氧化物半导体叠层408进行1小时的加热处理。[0268]接着,形成接触于氧化物半导体叠层408的源电极层410a及漏电极层410b。[0269]在本实施例中,通过在栅极绝缘层404及氧化物半导体叠层408上层叠厚度为35nm的钛膜和厚度为200nm的铜膜并对该钛膜的一部分及铜膜的一部分选择性地进行蚀刻,来形成源电极层410a及漏电极层410b。[0270]然后,作为覆盖氧化物半导体叠层408、源电极层410a及漏电极层410b的绝缘层412,通过等离子体CVD法形成厚度为400nm的氧氮化硅膜。[0271]通过将等离子体CVD装置的处理室的压力控制为200Pa,用27.12MHz的高频电源供应1500W的功率,将衬底温度设定为220°C,供应硅烷和一氧化二氮的混合气体SiH4:N2O=160sccm:4000sccm,来形成氧氮化娃膜。[0272]在含有氮及氧的气氛下以300°C的温度进行1小时的加热处理,然后作为平坦化膜形成厚度为1.5μπι的丙烯酸树脂膜。此后,在氮气氛下以250°C的温度进行1小时的加热处理。[0273]通过上述步骤制造本实施例的晶体管。[0274]使用SSDP-SIMS测量包含在所制造的晶体管中的氧化物半导体叠层408的铜的浓度。图12示出SSDP-S頂S的测量结果。注意,对源电极层41Oa与漏电极层41Ob之间的区域形成沟道的区域进行测量。[0275]由图12可知,虽然观察到源电极层410a及漏电极层410b的构成元素的铜扩散到氧化物半导体叠层408内,但是该铜没有扩散到氧化物半导体层408a外部,由此确认该铜没有到达用作晶体管的电流路径沟道的氧化物半导体层408b。[0276]如上所述,通过在氧化物半导体叠层408中的成为电流路径的氧化物半导体层408b的背沟道一侧设置氧化物半导体层408a,可以将该氧化物半导体层408a用作用来防止源电极层410a及漏电极层410b的构成元素扩散的缓冲层。由此可知,可以防止包括氧化物半导体叠层408的晶体管的电特性变动。符号说明[0277]300:晶体管;310:晶体管;320:晶体管;330:晶体管;400:衬底;402:概电极层;403:栅极绝缘层;403a:栅极绝缘层;403b:栅极绝缘层;403c:栅极绝缘层;404:栅极绝缘层;406:栅极绝缘层;408:氧化物半导体叠层;408a:氧化物半导体层;408b:氧化物半导体层;408c:氧化物半导体层;410a:源电极层;410b:漏电极层;412:绝缘层;491:共同电位线;492:共同电极;500:衬底;502:栅极绝缘层;502a:栅极绝缘层;502b:栅极绝缘层;502c:栅极绝缘层;504:层间绝缘层;505:彩色滤光层;506:绝缘层;507:隔壁;510:晶体管;51Ia:栅电极层;511b:栅电极层;512:氧化物半导体叠层;512a:氧化物半导体层;512b:氧化物半导体层;513a:导电层;513b:导电层;520:电容元件;521a:导电层;521b:导电层;522:氧化物半导体叠层;522a:氧化物半导体层;522b:氧化物半导体层;523:导电层;525:绝缘层;530:布线层交叉部;533:导电层;540:发光元件;541:电极层;542:场致发光层;543:电极层;601:衬底;602:光电二极管;606a:半导体膜;606b:半导体膜;606c:半导体膜;608:粘合层;613:衬底;631:栅极绝缘层;632:绝缘层;633:层间绝缘层;634:层间绝缘层;640:晶体管;641a:电极层;641b:电极层;642:电极层;643:导电层;645:导电层;656:晶体管;658:光电二极管复位信号线;659:栅极信号线;671:光电传感器输出信号线;672:光电传感器基准信号线;4001:衬底;4002:像素部;4003:信号线驱动电路;4004:扫描线驱动电路;4005:密封剂;4006:衬底;4008:液晶层;4010:晶体管;4011:晶体管;4013:液晶兀件;4015:连接端子电极;4016:端子电极;4018:FPC;4019:各向异性导电层;4020:栅极绝缘层;4031:电极层;4032:绝缘层;4033:绝缘层;4034:电极层;4035:间隔物;4038:绝缘层;9000:桌子;9001:框体;9002:桌腿部;9003:显示部;9004:显示按钮;9005:电源供应线;9033:扣环;9034:开关;9035:电源开关;9036:开关;9038:操作开关;9100:电视装置;9101:框体;9103:显示部;9105:支架;9107:显示部;9109:操作键;9110:遥控操作机;9201:主体;9202:框体;9203:显示部;9204:键盘;9205:外部连接端口;9206:指向装置;9630:框体;9631:显示部;9631a:显示部;963Ib:显示部;9632a:区域;9632b:区域;9633:太阳能电池;9634:充放电控制电路;9635:电池;9636:DCDC转换器;9637:转换器;9638:操作键;9639:按钮。本申请基于2012年5月31日提交到日本专利局的日本专利申请No.2012-125432,通过引用将其完整内容并入在此。

权利要求:1.一种半导体装置的制造方法,包括以下步骤:形成栅电极层;使用包含含硅气体和含氮气体的第一混合气体形成第一栅极绝缘层;使用包含含硅气体和含有一氧化二氮的气体的第二混合气体形成第二栅极绝缘层;在所述第二栅极绝缘层上形成第一氧化物半导体层;在所述第一氧化物半导体层上形成第二氧化物半导体层;在所述第二氧化物半导体层上形成源电极层;以及在所述第二氧化物半导体层上形成漏电极层,其中,所述第一氧化物半导体层包含铟、镓和锌中的一种或多种,所述第二氧化物半导体层包含铟、镓和锌中的一种或多种,并且,所述第二氧化物半导体层的能隙大于所述第一氧化物半导体层的能隙。2.—种半导体装置的制造方法,包括以下步骤:形成栅电极层;使用包含含硅气体和含氮气体的第一混合气体形成第一栅极绝缘层;使用包含含硅气体和含有一氧化二氮的气体的第二混合气体形成第二栅极绝缘层;在所述第二栅极绝缘层上形成第一氧化物半导体层;在所述第一氧化物半导体层上形成第二氧化物半导体层;在所述第二氧化物半导体层上形成源电极层;以及在所述第二氧化物半导体层上形成漏电极层,其中,所述第一氧化物半导体层包含铟、镓和锌中的一种或多种,所述第二氧化物半导体层包含铟、镓和锌中的一种或多种,所述第二氧化物半导体层的能隙大于所述第一氧化物半导体层的能隙,并且,所述源电极层及所述漏电极层的每一个包含铜。3.—种半导体装置的制造方法,包括以下步骤:形成栅电极层;使用包含含硅气体和含氮气体的第一混合气体形成第一栅极绝缘层;使用包含含硅气体和含有一氧化二氮的气体的第二混合气体形成第二栅极绝缘层;在所述第二栅极绝缘层上形成第一氧化物半导体层;在所述第一氧化物半导体层上形成第二氧化物半导体层;在所述第二氧化物半导体层上形成源电极层;以及在所述第二氧化物半导体层上形成漏电极层,其中,所述第二氧化物半导体层是结晶氧化物半导体层,所述第一氧化物半导体层包含铟、镓和锌中的一种或多种,并且,所述第二氧化物半导体层包含铟、镓和锌中的一种或多种。4.一种半导体装置的制造方法,包括以下步骤:形成栅电极层;使用包含含硅气体和含氮气体的第一混合气体形成第一栅极绝缘层;使用包含含硅气体和含有一氧化二氮的气体的第二混合气体形成第二栅极绝缘层;在所述第二栅极绝缘层上形成第一氧化物半导体层;在所述第一氧化物半导体层上形成第二氧化物半导体层;在所述第一氧化物半导体层上形成第三氧化物半导体层;在所述第二氧化物半导体层上形成源电极层;以及在所述第二氧化物半导体层上形成漏电极层,其中,所述第三氧化物半导体层是结晶氧化物半导体层,所述第一氧化物半导体层包含铟、镓和锌中的一种或多种,所述第二氧化物半导体层包含铟、镓和锌中的一种或多种,并且,所述第三氧化物半导体层包含铟、镓和锌中的一种或多种。5.根据权利要求1至4任一项所述的半导体装置的制造方法,还包括在供应所述第一混合气体之后,供应包含含硅气体、含氮气体和含氨气体的第三混合气体,以形成所述第一栅极绝缘层的步骤。6.根据权利要求5所述的半导体装置的制造方法,还包括在供应所述第三混合气体之后,供应包含含硅气体和含氮气体的第四混合气体,以形成所述第一栅极绝缘层的步骤。7.根据权利要求1至4任一项所述的半导体装置的制造方法,其中,所述第一栅极绝缘层和所述第二栅极绝缘层的每一个通过等离子体CVD法形成。8.根据权利要求1至4任一项所述的半导体装置的制造方法,其中,所述第一栅极绝缘层包括氮化硅膜。9.根据权利要求1至4任一项所述的半导体装置的制造方法,其中,所述第二栅极绝缘层包含超过化学计量组成的氧。10.根据权利要求1、2和4任一项所述的半导体装置的制造方法,其中,所述第二氧化物半导体层是结晶氧化物半导体层。11.根据权利要求1至3任一项所述的半导体装置的制造方法,其中,在所述第一氧化物半导体层中所述铟的含量大于所述镓的含量,并且,在所述第二氧化物半导体层中所述铟的含量为所述镓的含量以下。12.根据权利要求3或4所述的半导体装置的制造方法,其中,所述第一氧化物半导体层是结晶氧化物半导体层。13.根据权利要求3所述的半导体装置的制造方法,其中,所述第二氧化物半导体层的能隙大于所述第一氧化物半导体层的能隙。14.根据权利要求4所述的半导体装置的制造方法,其中,所述第一氧化物半导体层是结晶氧化物半导体层,并且,所述第二氧化物半导体层是结晶氧化物半导体层。15.根据权利要求4所述的半导体装置的制造方法,其中,所述第一氧化物半导体层的能隙和所述第三氧化物半导体层的能隙分别大于所述第二氧化物半导体层的能隙。16.根据权利要求4所述的半导体装置的制造方法,其中,在所述第一氧化物半导体层中所述铟的含量为所述镓的含量以下,在所述第二氧化物半导体层中所述铟的含量大于所述镓的含量,并且,在所述第三氧化物半导体层中所述铟的含量为所述镓的含量以下。

百度查询: 株式会社半导体能源研究所 半导体装置

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。