买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】用于低功率雷达检测模块的独特频率计划和基带设计_英特尔公司_201711214818.3 

申请/专利权人:英特尔公司

申请日:2017-11-28

公开(公告)日:2021-09-21

公开(公告)号:CN108259051B

主分类号:H04B1/16(20060101)

分类号:H04B1/16(20060101);H04B17/382(20150101)

优先权:["20161228 US 15/392,064"]

专利状态码:有效-授权

法律状态:2021.09.21#授权;2020.01.24#实质审查的生效;2018.07.06#公开

摘要:本公开涉及用于低功率雷达检测模块的独特频率计划和基带设计。在本公开中提出了一种用于低功率雷达检测LPRD接收器的装置。LPRD接收器包括被配置为接收与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号以生成数字DFS信号的模数转换器ADC电路。ADC电路包括有限脉冲响应FIR滤波器电路,其被配置为以基于与DFS频带相关联的预定频率计划确定的FIR采样率对模拟DFS信号进行采样以生成经采样的DFS信号;以及ADC转换电路,其被配置为以低于FIR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号。

主权项:1.一种低功率雷达检测接收器,包括:模数转换器ADC电路,被配置为接收与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号并生成数字DFS信号,其中,所述ADC电路包括:有限脉冲响应FIR滤波器电路,被配置为以基于与所述DFS频带相关联的预定频率计划确定的FIR采样率对所述模拟DFS信号进行采样,以生成经采样的DFS信号;以及ADC转换电路,被配置为以低于所述FIR采样率的ADC转换速率将所述经采样的DFS信号转换为所述数字DFS信号。

全文数据:用于低功率雷达检测模块的独特频率计划和基带设计技术领域[0001]本发明涉及WiFi接收器,更具体地涉及用于实现低功率雷达检测LPRDWiFi接收器的装置和方法。背景技术[0002]动态频率选择DFS是允许无线LANWLAN与雷达系统共存的频谱共享机制。WiFi的大部分非许可的5GHz频带与雷达共享这些信道被称为DFS信道)。只有在不干扰雷达信号的情况下,才允许DFS信道的使用。因此,使用DFS信道的设备必须在它们正在使用的信道上检测雷达信号的存在,并且如果雷达信号的电平被识别为高于某个阈值,则该设备必须腾出该信道并选择替代信道。为了检测雷达信号,必须在这些设备内实现能够连续监测DFS信道的雷达检测接收器。为了连续监测DFS信道,雷达检测接收器必须始终处于开启状态,因此这种接收器的功耗是重要的考虑因素。发明内容[0003]在本公开的一个实施例中,公开了一种雷达检测接收器。该雷达检测接收器包括模数转换器ADC电路,其被配置为接收与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号以生成数字DFS信号。该ADC电路包括有限脉冲响应FIR滤波器电路,其被配置为以基于与DFS频带相关联的预定频率计划确定的FIR采样率对模拟DFS信号进行采样,以生成经采样的DFS信号;以及ADC转换电路,其被配置为以低于FIR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号。[0004]在本公开的一个实施例中,公开了一种雷达检测接收器。该雷达检测接收器包括被配置为接收与动态频率选择DFS频带中的DFS信道相关联的DFS信号并将该模拟DFS信号从射频RF范围下变频到基带频率范围以生成经下变频的DFS信号的混频器电路,以及被配置为对经下变频的DFS信号进行滤波以生成经滤波的DFS信号滤波器电路。该雷达检测接收器还包括模数转换器ADC电路,该ADC电路包括:有限脉冲响应FIR滤波器电路,其被配置为以基于与DFS频带相关联的预定频率计划确定的FIR采样率对经滤波的DFS信号进行采样以生成经采样的DFS信号;以及ADC转换电路,其被配置为以低于HR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号。[GGOS]在本公开的一个实施例中,公开了一种用于雷达检测接收器的方法。该方法包括在与模数转换器ADC电路相关联的有限脉冲响应FIR滤波器电路处,接收与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号并且以基于与DFS频带相关联的预定频率计划确定的FIR采样率对该模拟DFS信号进行采样以生成经采样的DFS信号;以及在与ADC电路相关联的ADC转换电路处,以低于FIR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号。附图说明[0006]以下将仅以举例的方式来描述电路、装置和或方法的一些示例。在此上下文中,将参考附图。[0007]图1示出了根据本公开的一个实施例的低功率雷达检测接收器的简化框图。[0008]图2示出了根据本公开的一个实施例的DFS频带。[0009]图3示出了根据本公开的另一实施例的低功率雷达检测接收器的框图。[0010]图4示出了根据本公开的一个实施例的低功率雷达检测接收器的示例实现方式。[0011]图5a示出了根据本公开的一个实施例的ADC电路的示例实现方式。[0012]图5b示出了根据本公开的一个实施例的图5a中的ADC电路的时序图。[0013]图6示出了根据本公开的一个实施例的用于低功率雷达检测接收器的方法的流程图。具体实施方式[0014]现在将参考附图来描述本公开,其中相同的参考标号始终用于指代相同的元件,并且其中所示的结构和设备不一定是按比例绘制的。本文所使用的术语“组件”、“系统”、“接口”、“电路”等旨在表示与计算机相关的实体、硬件、软件例如,在运行中)、和或固件。例如,组件可以是处理器例如,微处理器、控制器、或其他处理设备)、在处理器上运行的处理、控制器、对象、可执行文件、程序、存储设备、计算机、平板电脑PC、和或具有处理设备的用户设备(例如,移动电话等)。举例来说,在服务器上运行的应用和服务器也可以是组件。一个或多个组件可以驻留在处理中,并且组件可以位于一台计算机上和或分布在两台或更多台计算机之间。本文可以描述一组元件或一组其他组件,其中术语“一组”可以被解释为“一个或多个”。[0015]此外,例如,这些组件可以从在其上存储有各种数据结构例如,利用模块的各种计算机可读存储介质来执行。这些组件可以根据例如具有一个或多个数据分组例如,来自与本地系统、分布式系统中的另一组件进行交互和或通过信号跨网络例如,互联网、局域网、广域网、或类似的网络与其他系统进行交互的一个组件的数据的信号通过本地和或远程处理进行通信。[0016]作为另一不例,组件可以是具有由电气或电子电路操作的机械部件提供的特定功能的装置,其中,电气或电子电路可以由一个或多个处理器所执行的软件应用或固件应用来操作。该一个或多个处理器可以在装置的内部或外部,并且可以执行软件或固件应用的至少一部分。作为又一示例,组件可以是通过电子组件提供特定功能而无需机械部件的装置;电子组件可以在其中包括一个或多个处理器以执行至少部分地赋予电子组件的功能的软件和或固件。[0017]词语“示例性”的使用旨在以具体的方式呈现概念。本申请中所使用的术语“或”旨在表示,含性的“或”而非排他性的“或”。也就是说,除非另有规定,或者从上下文中看出,否则“X采用A或B”意在表示任何自然的包含性排列。也就是说,如果X采用A;X采用B;或者X采用A和B两者,则在上述任何情况下都满足“x采用A或B”。另外,除非另有说明,或者从上下文中看出指^单数形式,否则本申请和所附权利要求书中使用的冠词“一”和“一个”通常应被解释为表示“一个或多个”,或者根据上下文清楚地。此外,就具体实施方式和权利要求中使用的术语“包括”、“包含”、“具有”、“有”、“带有”或其变形而言,这样的术语旨在以类似于术语“包括”的方式作为包含性的。[0018]以下详细描述参照了附图。可以在不同的图中使用相同的附图标记来标识相同或相似的元件。在以下描述中,出于解释而非限制的目的,阐述了诸如特定结构、架构、接口、技术之类的具体细节以提供对各种实施例的各个方面的透彻理解。然而,受益于本公开,本领域技术人员将清楚可以在脱离这些具体细节的其他示例中实践各个实施例的各个方面。在某些情况下,省略了对众所周知的设备、电路和方法的描述,以免不必要的细节混淆对各个实施例的描述。[0019]如上所述,大部分非许可的5GHzWiFi频带与雷达共享(这些信道被称为DFS信道)。只有在不干扰雷达信号的情况下,才允许DFS信道的使用。在一些实施例中,主设备即,能够利用DFS信道进行传输的设备)需要包括雷达检测能力。因此,在主设备被授权使用DFS信道之前,主设备需要符合一套雷达检测标准。对主设备的监管要求是“侦听”信道即“信道可用性检查”)至少达一分钟,以便确定是雷达的存在。只有那时,假设未检测到雷达,DFS信道上的传输才被允许。然而,为了有效地实现雷达检测标准,可能的选择是实现被配置为“始终开启always-ON”(g卩,在100%的时间内执行检测)的雷达检测接收器。这种“始终开启”的接收器将允许用户(即,主设备立即在DFS信道上开始其特定活动不需要等待一分钟,这是非常糟糕的用户体验)。然而,对于具有用作主设备的能力的电池供电的移动设备例如,系链tethering、WiFi直连),这种“始终开启”的接收器可能极大地影响电池寿命。[0020]在模拟RF接收器领域,基带BB和模数转换器ADC电路消耗了大部分接收器功率。主要原因是需要避免邻近信道的混叠效应(即避免邻近信号的副本落在我们感兴趣的信号上)。特别是,在雷达检测接收器的情况下,为了有效地检测雷达信号,需要避免由于其他邻近WiFi信号的混叠而导致的整个5GHz非许可的频带(5170〜5915MHz上的灵敏度降低。为了避免来自邻近信道的混叠效应,RF接收器的典型实现方式采用两种不同的架构,其中包括模拟滤波器,之后是ADC电路。例如,第一架构包括用作抗混叠滤波器的高阶模拟滤波器大多数情况下为三阶),其之后是低采样率ADC例如,奈奎斯特Nyquist速率ADC。然而,这样的高阶滤波器需要宽增益带宽以及高DC增益的放大器。而且,这种放大器设计复杂,并且显著增加了RF接收器的功耗。在一些实施例中,奈奎斯特速率ADC包括采样率至少是待采样的信号的带宽的两倍的ADC。此外,RF接收器的第二架构包括低阶滤波器例如,一阶滤波器),之后是高速率ADC例如,高采样率ADC。然而,这种ADC的功耗随采样率的增加而超过线性增大,因此对于“始终开启”的接收器而言它不具吸引力。此外,数字位域其速率的数目也增加,并且相应地DSP功率也增大。[0021]因此,为了克服上述两种架构的缺点,本公开提出了用于低功率雷达检测器LPRD接收器的装置和方法。具体地,在一个实施例中,为了避免DFS频带中的DFS信号的混叠,在本公开中提出利用了与DFS频带相关联的独特频率计划的LPRD接收器。其基本原理是通过使用根据独特频率计划确定的采样率大约700MSPS以上)来以有效的方式避免WiFiHB5-6GHz阻塞blocker的混叠。然而,在该实施例中,为了避免使用高采样率ADC,通过使用离散低功率有限脉冲响应FIR滤波器来实现高采样率大约700MSPS以上),而ADC以低速率例如,低转换速率工作并且消耗较低的功率。[0022]在具有xMsps采样率的ADC的典型实现方式中,ADC包括ADC采样电路,该ADC采样电路在xMsps时钟的每个周期对单个电容器上ADC输入进行采样,ADC采样电路之后是ADC转换电路,ADC转换电路将经采样的ADC输入以与采样率成比例的xMsps转换速率(BP,xMsps时钟的每个周期生成N位数字数据转换成数字信号。在一些实施例中,采样率对应于输入信号被采样的速率,并且转换速率对应于生成ADC的输出数字数据的速率。因此,在高速率ADC的典型实现方式中,ADC包括具有高采样率的ADC采样电路,之后是具有与该高采样率成比例的高转换速率的ADC转换电路。[0023]在一些实施例中,本文提出的FIR滤波器代替ADC的典型实现方式中的ADC采样电路。在一些实施例中,FIR滤波器被配置为以根据独特频率计划确定的采样率对ADC输入进行采样。在一些实施例中,用(如本公开中所提出的FIR滤波器替换ADC采样器电路使得能够使用转换速率远低于FIR滤波器的采样率的低速率例如,对应于奈奎斯特速率ADC转换电路来代替在高采样率ADC的典型实现方式中使用的高速率ADC转换电路。[0024]图1示出了根据本公开的一个实施例的低功率雷达检测器LPRD接收器100的简化框图。在一些实施例中,LPRD接收器100被配置为在使用DFS信道之前监测5GHzWiFi频带中的动态频率选择DFS信道中的雷达信号的存在。在一些实施例中,DFS信道包括与5GHzffiFi频带(例如,5170fflz-5925fflz内的DFS频带(例如,5260MHz-5720MHz相关联的信道。在本文所描述的实施例中,与DFS信道相关联的信号被称为DFS信号。在一些实施例中,LPRD接收器100包括射频RF前端电路1〇2、滤波器电路104、模数转换器ADC电路106和数字信号处理器DSP108。在一些实施例中,LPRD接收器100还包括被配置为分别向RF前端电路102和ADC电路106提供本地振荡器L0信号例如,112或114的L0电路110。[0025]为了检测DFS信道中的雷达信号的存在,在一些实施例中,RF前端电路102被配置为接收并处理与DFS信道相关联的模拟DFS信号103以生成经下变频的DFS信号105。在一些实施例中,RF前端电路102可以包括被配置为对模拟DFS信号103进行放大的低功率RF放大器未示出)和被配置为将模拟DFS信号103从RF频率下变频到基带频率以生成经下变频的DFS信号1〇5的混频器电路(未示出)。在一些实施例中,RF频率包括与DFS频带(例如,5260MHz-572〇MHz相关联的频率。在一些实施例中,混频器电路被配置为基于将处于RF频率的模拟DFS信号1〇3与L0信号112混频来将模拟DFS信号103下变频到基带频率。在一些实施例中,L0信号112具有在5•26GHz至5•72GHzg卩,DFS频带之间的频率。在一些实施例中,L0电路110可以包括被配置为基于参考时钟未示出)生成LO信号112或114的锁相环PLL。[0026]在一些实施例中,滤波器电路104被配置为接收并滤波经下变频的DFS信号105以生成经滤波的DFS信号107。在一些实施例中,滤波器电路104包括被配置为滤除邻近WiFi频率的阻塞信号的抗混叠滤波器,以确保阻塞信号或干扰信号)的副本不落在我们感兴趣的信号(即,DFS信号10¾上。在一些实施例中,由滤波器电路104滤除阻塞信号使得能够有效地检测DFS信道中的雷达信号。在一些实施例中,为了保持滤波器电路104的低功耗,滤波器电路104被实现为仅包括单个实极点的一阶滤波器。然而,滤波器电路1〇4的其他实现方式例如,更高阶滤波器也是可能的,尽管不是最佳的。[0027]在一些实施例中,ADC电路1〇6被配置为接收经滤波的DFS信号107并将经滤波的DFS信号107转换为数字DFS信号109。在滤波器电路104包括低阶滤波器的实施例中,为了避免来自邻近WiFi频率的阻塞信号的混叠效应,必须在ADC电路106中使用高采样率(g卩,远高于奈奎斯特速率)。在一些实施例中,为了有效地消除DFS信号上的来自邻近WiFi信号的混叠效应,ADC电路1〇6的米样率包括基于与DFS频带相关联的预定频率计划确定的FIR采样在一些实施例中,考虑以下两个因素来导出与DFS频带相关联的预定频率计划,即:DFS信号的频率范围(即,526〇-572〇MHz和可能存在WiFi阻塞的频率范围(g卩,5170-5925MHZ,其细节在下面的实施例中给出。_8]在一些实施例中,ADC电路可以包括有限脉冲响应FIR滤波器电路未示出),该FIR滤波器电路包括被配置为以FIR采样率对经滤波的DFS信号107进行采样的多个电容器级,该FIR滤波器电路之后是用于生成数字DFS信号10g的低速率(即低转换速率ADC转换电路在ADC电路1〇6内),在下面的实施例中给出其细节。在一些实施例中,ADC转换电路的转换速率低于FIR采样率。在一些实施例中,FIR滤波器电路代替在ADC的典型实现方式中的包括单个电容器的ADC采样电路。在一些实施例中,FIR滤波器电路的多个电容器的大小与在ADC的典型实现方式中的ADC采样电路的单个电容器的大小相同。在一些实施例中,通过将LO频率除所需频率来从LO信号114中导出ADC电路106的FIR采样率和转换速率。在一些实施例中,DSP1〇8被配置为接收数字DFS信号109并处理数字DFS信号以确定雷达信号的存在。[0029]图2示出了根据本公开的一个实施例的与DFS频带相关联的独特频率计划200。在一些实施例中,独特频率计划200定义以上关于图1所示的预定频率计划。在一些实施例中,独特频率计划2〇〇使得能够确定以上图1中的ADC电路106的FIR采样率。在一些实施例中,基于独特频率计划2〇〇来选择ADC电路1〇6的FIR采样率使得能够消除由5GHzWiFi频带中的WiFi干扰引起的对DFS信号的混叠。独特频率计划200是基于5GHzWiFi频带202和DFS频带204导出的。在一些实施例中,ADC电路106的FIR采样率被选择为使得WiFi阻塞不会混叠到我们感兴趣的DFS彳目号上。通常,如果信号被以fs=XMsps的采样频率采样,则从该信号起在采样频率fs的倍数g卩2fs、3fs等处的信号副本会落在该信号上从而引起混叠。[0030]再次参考图2,DFS信号卿,我们感兴趣的信号)可以在DFS频带(即,5260MHz至5720MHz中的任何地方。假设我们感兴趣的信号是在DFS频带204的最低DFS信道处(比方说,在5260MHz的DFS信号206。如果DFS信号206被以例如200Msps采样,则5GHzWiFi频带202的5460MHz、5660MHz、5860MHz等处的信号的副本会落在DFS信号206上,引起混叠。因此,为了避免WiFi干扰对DFS信号206的混叠,FIR采样率或采样频率被选择以使得从DFS信号206起在FIR采样率的倍数处的信号(g卩,WiFi阻塞信号,其副本能够落在DFS信号206上被设计为落在5GHzWiFi频带202之外。例如,如果FIR采样率fs被选择为例如700Msps,则在5960MHz即,526〇MHz+700MHz、6660MHz即,5260MHZ+2x700MHz等处的信号副本落在DFS信号206上。然而,频率5960MHz、6660MHz等在5GHzWiFi频带202之外,且不包含任何与之相关联的能量。因此,在频率5960MHz、6660fflz等处的信号副本不会引起对DFS信号206的混叠效应。因此,根据独特频率计划200,如果FIR采样率被选择高于665Msps即5925MHz-5260MHz,则可以避免由5GHzWiFi频带202中的WiFi干扰引起的对DFS信号206的混叠。[0031]类似地,如果我们考虑在5720MHz处的DFS信号208,以高于550Msps卿,5720MHz-5170MHZ的FIR采样率例如,600Msps对DFS信号208进行采样,使得从DFS信号208起在FIR采样率的倍数处例如,在5120MHz、4520MHz等处)的信号(S卩,WiFi阻塞信号,这些信号的副本能够落在DFS信号206上落在5GHzWiFi频带202之外,因此不引起DFS信号208上的混叠效应。然而,考虑到DFS信号206和DFS信号208以及其间的任何DFS信号,要选择高于665Msps的最佳FIR采样率以避免由5GHzWiFi频带5170-5925MHZ的整个频率范围上的WiFi干扰引起的混叠。在一些实施例中,选择大约700Msps的FIR采样率作为图1中的LPRD接收器的ADC电路106的最佳采样率。也就是说,大约700Msps的FIR采样率能够将引起对DFS信号206或208或其间的任何DFS信号的混叠的WiFi阻塞移到5GHzWiFi频带之外。然而,在其他实施例中,可以选择高于665Msps的其他FIR采样率。[0032]图3示出了根据本公开的一个实施例的低功率雷达检测器LPRD接收器300。在一些实施例中,LPRD接收器3〇0类似于图1中的LPRD接收器100,并且被配置为在使用动态频率选择DFS信道之前监测与5GHzWiFi频带中的DFS频带相关联的DFS信道中的雷达信号的存在。在一些实施例中,LPRD接收器3〇0包括射频RF前端电路302、滤波器电路304、模数转换器ADC电路306、以及数字信号处理器DSP308。在一些实施例中,LPRD接收器300还包括被配置为分别向RF前端电路302和ADC电路306提供本地振荡器LO信号例如,314的LO电路310。[0033]在一些实施例中,为了检测DFS信道中的雷达信号的存在,RF前端电路302被配置为接收并处理与DFS信道相关联的模拟DFS信号303以生成经下变频的DFS信号305。在一些实施例中,RF前端电路3〇2包括被配置为对模拟DFS信号303进行放大的低功率RF放大器302a,以及被配置为将模拟DFS信号303从RF频率例如,5260MHz-5720MHz下变频到基带频率以生成经下变频的DFS信号305的混频器电路302b。在一些实施例中,混频器电路302b被配置为基于将处于RF频率的模拟DFS信号303与LO信号314混频来将模拟DFS信号303下变频到基带频率。在一些实施例中,L0信号314具有在5•26GHz到5•72GHz之间(S卩,DFS频带的频率。[0034]在一些实施例中,滤波器电路304被配置为接收并滤波经下变频的DFS信号305以生成经滤波的DFS信号307。在一些实施例中,滤波器电路304包括抗混叠滤波器,其被配置为滤除邻近WiFi频率的阻塞信号以确保阻塞信号或千扰信号)的副本不会落在我们感兴趣的信号(即,DFS信号3〇3上。在一些实施例中,滤波器电路304滤除阻塞信号使得能够有效地检测DFS信道中的雷达信号。在一些实施例中,为了保持滤波器电路304的低功耗,滤波器电路3〇4被实现为仅包括单个实极点的一阶滤波器。然而,滤波器电路304的其他实现方式例如,更高阶滤波器也是可能的,尽管不是最佳的。[0035]ADC电路306包括FIR滤波器电路306a,其被配置为对经滤波的DFS信号307进行采样以生成经采样的DFS信号306c。在一些实施例中,FIR滤波器电路306a替换ADC的典型实现方式中的ADC采样器电路。在一些实施例中,FIR滤波器电路306a可以包括多个采样电容器级,这些采样电容器级被配置为以基于如上参考图2所解释的独特频率计划而确定的FIR采样率对经滤波的DFS信号307进行采样。在这样的实施例中,跨FIR滤波器电路306a的每个采样电容器在具有相对于彼此的相移的情况下以FIR采样率对经滤波的DFS信号307进行采样,来以FIR采样率生成多个相应的DFS样本。例如,多个电容器中的第一电容器被配置为在第一采样周期期间对经滤波的DFS信号307进行采样以生成第一DFS样本,接下来是多个电容器中的下一个电容器,以此类推。[0036]在一些实施例中,FIR滤波器电路306a还被配置为在与多个采样电容器中的每个采样电容器相关联的相应DFS样本都被生成时,即对多个DFS样本进行平均以生成经采样的DFS信号3〇6c。例如,如果FIR滤波器电路306a包括4个采样电容器,则对在相应4个采样电容器上生成的4个DFS样本进行平均以生成经采样的DFS信号306c。因此,实际上,经采样的DFS信号306c的频率小于FIR采样率。在该具体示例中,经采样的DFS信号306c的频率仅是FIR采样率的四分之一。在一些实施例中,FIR滤波器电路306a的多个采样电容器级被分成形成第一FIR级(未示出)的第一多个采样电容器和形成第二FIR级未示出)的第二多个采样电容器,在下面的实施例中给出了这种实现方式的细节。在这样的实施例中,第一FIR级被配置为在第一间隔期间对经滤波的DFS信号307进行采样,并且第二FIR级被配置为在不同的第二间隔期间对经滤波的DFS信号307进行采样。[0037]在一些实施例中,对DFS样本的平均还具有一些滤波效果,还有助于抑制WiFi阻塞信号。例如,在一些实施例中,FIR滤波器电路306a和滤波器电路304—起提供对于混叠感兴趣的DFS信号的相邻的和替代的WiFi干扰信号的足够的抑制。在一些实施例中,来自FIR滤波器电路306a和滤波器电路304的组合抑制防止了ADC削波clippingADC电路306还包括ADC转换电路3〇6b,ADC转换电路3〇6b被配置为以低于FIR采样率的ADC转换速率将经采样的DFS信号306c转换为数字DFS信号3〇9。在一些实施例中,ADC转换速率与经采样的DFS信号3〇6c的频率相对应,以有效地处理经采样的DFS信号306c。在一些实施例中,对FIR滤波器电路3〇6a的DFS样本进行平均从而以比FIR采样率低的采样率生成经采样的DFS信号306c,使得能够利用ADC电路3〇6中的低速率ADC转换电路306b。在一些实施例中,对ADC转换电路306b中的较低ADC转换速率的使用使得能够减少LPRD接收器300的功耗,同时仍然实现所需的阻塞抑制。在一些实施例中,ADC转换电路3〇6b包括过采样ADC,并且ADC转换速率被选择为高于由经下变频的DFS信号305的带宽例如,40MHz定义的奈奎斯特速率。通常,DFS信号带宽高达80MHzRF带宽或40MHz基带带宽。[0038]在一些实施例中,FIR滤波器电路306a中的采样电容器的数目是基于FIR采样率和ADC转换速率确定的。例如,在一些实施例中,如果基于奈奎斯特速率或过采样率将ADC转换速率选择为xMsps,并且基于独特频率计划确定的FIR采样率大约为ADC转换速率的4倍,S卩4xMsps,则FIR滤波器电路306a被配置为包括4个电容器。然而,也可以使用确定采样电容器的数目的其他可能的方式。在一些实施例中,通过将LO频率除所需频率来从LO信号314导出ADC电路306的FIR采样率和ADC转换速率。在一些实施例中,DSP308被配置为接收数字DFS信号309并处理数字DFS信号309以确定雷达信号的存在。在一些实施例中,FIR电路306a的多个采样电容器的大小与ADC采样电路的典型实现方式中的单个电容器的大小相同例如,如果单个电容器的大小是C,则多个采样电容器中的每个采样电容器的大小是CN,其中N是FIR电路306a中的采样电容器的数目)。因此,除了在FIR电路306a中的较高时钟分配所消耗的功率即,用于在具有相对于彼此的相移的情况下跨多个采样电容器进行采样)之外,与ADC的典型实现方式中的使用高转换速率ADC转换电路相比这种消耗的功率是可以忽略的,FIR电路306a的功耗与ADC的典型实现方式中的ADC采样电路相当。[0039]图4示出了根据本公开的一个实施例的低功率雷达检测器LPRD接收器400的示例实现方式。在一些实施例中,LPRD接收器400示出了图3中的LPRD接收器300的一种可能的实现方式。然而,LPRD接收器300的其他可能的实现方式也被预期在本公开的范围内。LPRD接收器400包括射频RF前端电路402、滤波器电路304、模数转换器ADC电路406、以及数字信号处理器DSP408。在一些实施例中,LPRD接收器400还包括被配置为分别向RF前端电路402和ADC电路406提供LO信号例如,414的本地振荡器L0电路410。[0040]RF前端电路402包括被配置为对处于与DFS频带相关联的RF频率范围(例如,5260MHz-5720MHz的模拟DFS信号403进行放大的低功率RF放大器4〇2a,以及被配置为将模拟DFS信号403从RF频率下变频到基带频率以生成经下变频的DFS信号405的混频器电路402b。在一些实施例中,混频器电路402b被配置为基于将处于RF频率的模拟DFS信号403与LO信号414混频来将模拟DFS信号403下变频到基带频率。在一些实施例中,LO信号414具有在5.26GHz至5.72GHz之间卿,DFS频带)的频率。在一些实施例中,模拟DFS信号403具有高达80MHz的带宽,并且经下变频的DFS信号405具有高达40MHz的带宽。由于双边带调幅AM,信号的RF带宽通常是基带带宽的两倍。[0041]滤波器电路404包括仅包括单个实极点的一阶滤波器,其被配置为接收并滤波经下变频的DFS信号405以生成经滤波的DFS信号407。ADC电路406包括FIR滤波器电路406a,其被配置为以FIR采样率对经滤波的DFS信号407进行采样以生成经采样的DFS信号406c。在一些实施例中,FIR采样率基于如上面关于图2所解释的独特频率计划来确定。如上面关于图2所解释的,根据独特频率计划,为了避免由5GHzWiFi频带中的WiFi阻塞或干扰信号引起对DFS信号403即,我们感兴趣的信号)的混叠,对于ADC电路406必须使用高于665Msps的FIR采样率。因此,在该实施例中,为FIR滤波器电路406a选择大约700Msps的FIR采样率,但是在其他实施例中也可以选择高于665Msps的其他值来作为FIR采样率。[0042]在该实施例中,通过将L0频率(S卩,L0信号414除以N二7的分频比获得大约700Msps即5.26GHz7的FIR时钟412a,来向FIR滤波器电路406提供700Msps的时钟。然而,在其他实施例中,只要满足根据独特频率计划的非混叠要求,也可以针对其他FIR采样率采用其他分频比。此外,在该实施例中,FIR滤波器电路406a被选择为包括4个采样电容器415a、415b、415c和415d,它们被配置为以700Msps对经滤波的DFS信号407进行采样。然而,在其他实施例中,FIR滤波器电路406a可以包括不止4个采样电容器。在该实施例中,基于分别切换开关〇1A、〇2A、®3A、和〇4A来跨四个采样电容器中的每一者在具有相对于彼此的相移的情况下对经滤波的DFS信号进行采样,来以FIR采样率生成4个相应的DFS样本。在一些实施例中,基于切换开关〇5A,还对4个DFS样本进行平均以生成经采样的DFS信号406a,在下面的实施例中给出了其详细实现方式。因此,在该实施例中,经采样的DFS信号406a的采样率或频率是700Msps的FIR采样率的四分之一,大约为175Msps。在一些实施例中,根据图5b中的时序图550的开关控制信号558、560、562和564,跨HR滤波器电路406a的4个采样电容器中的每一者对经滤波的DFS信号407进行采样,并且根据图5b中的时序图550的开关控制信号566对4个DFS样本进行平均。在一些实施例中,FIR滤波器电路406a被实现为包括:包含了4个采样电容器的第一FIR级和包含了4个采样电容器的第二HR级,其细节在下面的实施例中给出。[0043]ADC电路406还包括ADC转换电路406b,ADC转换电路406b被配置为以低于FIR采样率的ADC转换速率将经采样的DFS信号406a转换为数字DFS信号409。在一些实施例中,ADC转换电路406b的ADC转换速率由经采样的DFS信号406c的采样率来定义,该采样率在该实施例中大约为175Msps即,低于700Msps的FIR采样率)。此外,在一些实施例中,基于奈奎斯特速率或过采样率来选择ADC转换速率。在该实施例中,ADC转换速率具有近似为2的过采样比。也就是说,对于具有40MHz的基带带宽的DFS信号,奈奎斯特速率是8〇MHz2X40MHz,并且针对175Msps的过采样率是2.18175S0。通常在这样的接收器中,ADC转换速率被选择为高于奈奎斯特速率(例如,过采样率)以允许过滤混叠的信号。因此,在该实施例中,175Msps的最佳ADC转换速率满足上述两个标准。然而,在其他实施例中,可以不同地选择ADC转换速率。例如,通过考虑经采样的DFS信号406c的采样率或者通过奈奎斯特Nyquist标准或两者。在该实施例中,通过将FIR时钟412a除以N=4的分频比获得大约175Msps即700Msps4的ADC时钟412b,来向ADC转换电路406b提供175Msps的时钟。在一些实施例中,DSP408被配置为接收数字DFS信号409并处理数字DFS信号409以确定雷达信号的存在。[0044]图5a示出了根据本公开的一个实施例的ADC电路500的示例实现方式。在一些实施例中,ADC电路500示出了图3中的ADC电路306或者图4中的ADC电路406的一种可能的实现方式。这里参考图3中的ADC电路306来解释ADC电路500OADC电路500包括被配置为以FIR采样率FIRc1k对DFS信号503例如,图3中的经下变频的DFS信号307进行采样以生成经采样的DFS信号505例如,经采样的DFS信号306c的FIR滤波器电路502。在一些实施例中,基于图2的预定频率计划来确定FIR采样率。ADC电路500还包括ADC转换电路504,其被配置为以低于FIR采样率FIRclk的ADC转换速率ADCclk将经采样的DFS信号507转换为数字DFS信号509。[0045]在一些实施例中,FIR滤波器电路502包括:包含多个采样电容器的第一FIR级502a以及包含多个采样电容器的不同的第二FIR级502b。在一些实施例中,第一FIR级502a和第二FIR级502b是相同的。在该示例实施例中,第一FIR级502a包括4个采样电容器(515a、515b、515c和515d,并且第二HR级502b包括4个采样电容器516a、516b、516c和516d,并且FIR采样率是ADC转换速率的4倍,如图5b所示。在一些实施例中,第一FIR级502a被配置为在ADCclk的一个实例期间生成经采样的DFS信号505,并且第二FIR级502b被配置为在ADCc1k的另一实例期间生成经采样的DFS信号505。例如,参考图5b,在第一实例期间,当ADCclk555为低(比方说,S1时,第一FIR级502a被配置为分别基于幵关控制信号558、560、562和564跨4个采样电容器515a、515b、515c和515d以FIR采样率FIRclk557对DFS信号503进行采样。开关控制信号558、560、562和564分别控制第一FIR级502a的开关①1A、®2A、03A和①4A。在一些实施例中,开关控制信号558、560、562和564相对于彼此被相移,从而跨第一FIR级502a的4个采样电容器在具有相对于彼此的相移的情况下对DFS信号503进行采样。在第二实例期间,当ADCclk555为高(比方说,S2时,基于开关控制信号566对跨第一FIR级502a的4个采样电容器中的每一者的DFS样本进行平均以生成经采样的DFS信号505。开关控制信号566控制第一FIR级502a的开关①5A。[0046]此外,在第二实例期间,当ADCclk555为高(比方说,图5b中的S2时,第二FIR级502b被配置为分别基于开关控制信号568、570、572和574跨4个采样电容器(516a、516b、516c和516d以FIR采样率HRclk557对DFS信号503进行采样。开关控制信号568、570、572和574分别控制第二FIR级502b的开关①1B、®2B、®3B和〇4B。在一些实施例中,开关控制信号568、570、572和574相对于彼此被相移,以跨第二FIR级502b的4个采样电容器在具有相对于彼此的相移的情况下对DFS信号503进行采样。并且在第三实例期间,当ADCclk555为低(比方说,S3时,基于切换控制信号576对跨第二FIR级502b的4个采样电容器中的每一者的DFS样本进行平均以生成经采样的DFS信号5〇5。开关控制信号576控制图5a中的第二FIR级502b的开关®5B。因此,在该实施例中,FIR滤波器电路5〇2的第一FIR级502a被配置为当ADCclk555为高(例如,在S2时生成经采样的DFS信号5〇5,并且FIR滤波器电路5〇2的第二FIR级502b被配置为当ADCclk555为低例如,在S3时生成经采样的DFS信号5〇5。在一些实施例中,与经采样的DFS信号505相关联的采样率对应于ADC转换速率ADCclk555。[OO47]图6示出了根据本公开的一个实施例的用于低功率雷达检测器LPRD接收器的方法600的流程图。这里关于图3中的LPRD接收器300来解释方法600。在602处,在混频器电路例如,图3中的混频器电路302b处,将与DFS频带中的DFS信道相关联的模拟动态频率选择DFS信号(例如,图3中的DFS信号3〇3从射频RF范围下变频到基带频率范围,以生成经下变频的DFS信号(例如,图3中的经下变频的DFS信号305。在一些实施例中,在混频器电路处,基于将模拟DFS信号与本地振荡器信号例如,图3中的LO信号314向下混频,生成经下变频的DFS信号。在604处,在滤波器电路例如,滤波器电路304处,对经下变频的DFS信号进行滤波以生成经滤波的DFS信号(例如,经滤波的DFS信号307。在一些实施例中,滤波器电路包括具有单个实极点的一阶滤波器。[0048]在606处,在与模数转换器ADC电路例如,ADC电路306相关联的FIR滤波器电路例如,FIR滤波器电路306a处,以基于与DFS频带相关联的预定频率计划如图2中所解释的确定的有限脉冲响应FIR采样率对经滤波的DFS信号进行采样,以生成经采样的DFS信号例如,经采样的DFS信号306c。在一些实施例中,FIR滤波器电路包括多个采样电容器,这些采样电容器被配置为在具有相对于彼此的相移的情况下对经滤波的DFS信号进行采样。在6〇8处,在与ADC电路相关联的ADC转换电路例如,ADC转换电路306b处,以低于FIR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号(例如,数字DFS信号309。在一些实施例中,ADC转换速率被选择为基于奈奎斯特速率的过采样率。[0049]虽然上面将这些方法示出和描述为一系列动作或事件,但应理解的是,所示出的这些动作或事件的排序不应被解释为限制性的。例如,一些动作可以以不同的顺序发生和或与除本文所示和或描述的那些动作或事件之外的其他动作或事件同时发生。另外,实现本公开的一个或多个方面或实施例可能并不需要所有示出的动作。而且,本文描绘的这些动作中的一个或多个可以在一个或多个单独的动作和或阶段中实现。[0050]虽然已关于一个或多个实现方式说明和描述了该装置,但是在不脱离所附权利要求的精神和范围的情况下,可以对所示出的示例进行改变和或修改。特别是关于由上述组件或结构装配、设备、电路、系统等执行的各种功能,除非另有指出,否则用于描述这样的组件的术语包括对“装置”的提及)旨在对应于执行所描述的组件的指定功能的(例如,功能上等同的)任何组件或结构,即使其在结构上不等同于所公开的执行本文所示的本发明的示例性实现方式中的功能的结构。[0051]特别地,关于由上述组件装配、设备、电路、系统等执行的各种功能,除非另有指出,否则用于描述这样的组件的术语包括对“装置”的提及)旨在对应于执行所描述的组件的指定功能例如,功能上等同的)的任何组件或结构,即使其在结构上不等同于执行本文所示的本公开的示例性实现方式中的功能的所公开的结构。另外,虽然可能已经仅关于若干实现方式中的一个公开了特定特征,但是这样的特征可以与其他实现方式的一个或多个其他特征相组合,这对于任何给定的或特定的应用可能是期望的且有利的。[0052]示例可以包括诸如方法、用于执行方法的动作或块的装置、包括指令的至少一个机器可读介质其中指令在被机器执行时使得机器执行方法或装置的动作)、或者用于根据本文所描述的实施例和示例使用多种通信技术的并发通信的系统之类的主题。[0053]示例1是一种低功率雷达检测接收器,包括:模数转换器ADC电路,该ADC电路被配置为接收与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号并生成数字DFS信号,其中,该ADC电路包括:有限脉冲响应FIR滤波器电路,其被配置为以基于与DFS频带相关联的预定频率计划确定的FIR采样率对模拟DFS信号进行采样,以生成经采样的DFS信号;以及ADC转换电路,其被配置为以低于FIR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号。[0054]示例2是包括示例1的主题的接收器,还包括滤波器电路,其被配置为在将模拟DFS信号提供给ADC电路之前对模拟DFS信号进行滤波。[0055]示例3是包括示例1_2的主题的包括或省略了元件的接收器,还包括混频器电路,其被配置为在将模拟DFS信号提供给滤波器电路之前将模拟DFS信号从射频RF范围下变频到基带频率范围。[0056]示例4是包括示例1-3的主题的包括或省略了元件的接收器,其中,FIR滤波器电路包括多个采样电容器,并且其中跨多个采样电容器中的每一者对模拟DFS信号进行采样,来以FIR采样率生成多个相应的DFS样本。[0057]示例5是包括示例1-4的主题的包括或省略了元件的接收器,其中,每个采样电容器被配置为在具有相对于彼此的相移的情况下对模拟DFS信号进行采样。[0058]示例6是包括示例1-5的主题的包括或省略了元件的接收器,其中,对多个DFS样本进行平均以形成处于比FIR采样率低的频率的经采样的DFS信号。[0059]示例7是包括示例1-6的主题的包括或省略了元件的接收器,其中,ADC转换电路包括过采样ADC,并且其中ADC转换速率被选择为高于由模拟DFS信号的带宽定义的奈奎斯特速率。[0060]示例8是包括示例1-7的主题的包括或省略了元件的接收器,其中,基于FIR采样率和ADC转换速率来确定多个采样电容器中的采样电容器的数目。[0061]示例9是包括示例1-8的主题的包括或省略了元件的接收器,其中,基于5GHzWiFi频带和DFS频带的频率范围来导出确定FIR采样率的预定频率计划。[0062]示例10是包括示例1-9的主题的包括或省略了元件的接收器,其中,FIR采样率包括这样的采样率:以该采样率对模拟DFS信号进行采样使得在以FIR采样率进行采样时混叠模拟DFS信号的WiFi干扰信号被设计在5GHZWiFi频带之外。[0063]示例11是一种低功率雷达检测接收器,包括混频器电路,其被配置为将与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号从射频RF范围下变频到基带频率范围,以生成经下变频的DFS信号;滤波器电路,其被配置为对经下变频的DFS信号进行滤波以生成经滤波的DFS信号;以及模数转换器ADC电路,其包括:被配置为以基于与DFS频带相关联的预定频率计划确定的FIR采样率对经滤波的DFS信号进行采样以生成经采样的DFS信号的有限脉冲响应FIR滤波器电路;以及被配置为以低于FIR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号的ADC转换电路。[0064]示例12是包括示例11的主题的接收器,其中,滤波器电路包括包含了单个实极点的一阶滤波器电路。[0065]示例13是包括示例11-12的主题的包括或省略了元件的接收器,其中,ADC转换电路包括过采样ADC,并且其中ADC转换速率被选择为高于由经下变频的模拟DFS信号的带宽定义的奈奎斯特速率。[0066]示例14是包括示例11-13的主题的包括或省略了元件的接收器,其中,FIR滤波器电路包括多个采样电容器,并且其中跨多个采样电容器中的每一者对模拟DFS信号进行采样,来以FIR采样率生成多个相应的DFS样本。[0067]示例15是包括示例11-14的主题的包括或省略了元件的接收器,其中,多个采样电容器中的每个采样电容器被配置为在具有相对于彼此的相移的情况下对模拟DFS信号进行采样。[0068]示例16是包括示例11-15的主题的包括或省略了元件的接收器,其中,对多个DFS样本进行平均以形成处于比FIR采样率低的频率的经采样的DFS信号。[0069]示例17是包括示例11-16的主题的包括或省略了元件的接收器,其中,多个采样电容器被分成第一多个采样电容器和第二多个采样电容器,第一多个采样电容器包括被配置为在第一间隔对经滤波的DFS信号进行采样的第一FIR级,第二多个采样电容器包括被配置为在不同的第二间隔对经滤波的DFS信号进行采样的第二FIR级,其中第一间隔和第二间隔由ADC转换速率来定义。[0070]示例18是一种用于低功率雷达检测接收器的方法,包括在与模数转换器ADC电路相关联的有限脉冲响应FIR滤波器电路处以基于与动态频率选择DFS频带相关联的预定频率计划确定的FIR采样率对与DFS频带中的DFS信道相关联的模拟DFS信号进行采样以生成经采样的DFS信号;以及在与ADC电路相关联的ADC转换电路处以低于FIR采样率的ADC转换速率将经采样的DFS信号转换为数字DFS信号。[0071]示例19是包括示例18的主题的方法,还包括:在将模拟DFS信号提供给FIR滤波器电路之前在滤波器电路处对模拟DFS信号进行滤波。[0072]示例20是包括示例18_19的主题的包括或省略了元件的方法,还包括:在将模拟DFS信号提供给滤波器电路之前,在混频器电路处将模拟DFS信号从射频范围下变频到基带频率范围。[0073]结合本文所公开的方面描述的各种说明性逻辑、逻辑块、模块和电路可以用被设计为执行本文所描述的功能的通用处理器、数字信号处理器DSP、专用集成电路ASIC、现场可编程门阵列FPGA或其他可编程逻辑器件、分立的门或晶体管逻辑、分立的硬件组件、或其任意组合来实现或执行。通用处理器可以是微处理器,但是替代地,处理器可以是任何传统的处理器、控制器、微控制器或状态机。[0074]以上对包括摘要中所描述的内容的主题公开的所示实施例的描述不旨在是穷举性的或将所公开的实施例限制为所公开的精确形式。虽然为了说明性目的在本文中描述了具体的实施例和示例,但如相关领域的技术人员可以认识到的,被认为在这样的实施例和示例的范围内的各种修改是可能的。[0075]就此而言,虽然己经结合各种实施例和相应附图在适用的情况下对所公开的主题进行了描述,但在适当的情况下,应理解的是,可以使用其他类似的实施例,或者可以在不脱离所公开的主题的情况下对所描述的实施例进行修改和添加以执行相同的、相似的、替代的、或代替的功能。因此,所公开的主题不应局限于本文所描述的任何单个实施例,而是在宽度和范围上应根据以下所附权利要求进行解释。

权利要求:1.一种低功率雷达检测接收器,包括:模数转换器ADC电路,被配置为接收与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号并生成数字DFS信号,其中,所述ADC电路包括:有限脉冲响应FIR滤波器电路,被配置为以基于与所述DFS频带相关联的预定频率计划确定的FIR采样率对所述模拟DFS信号进行采样,以生成经采样的DFS信号;以及ADC转换电路,被配置为以低于所述FIR采样率的ADC转换速率将所述经采样的DFS信号转换为所述数字DFS信号。2.根据权利要求1所述的接收器,还包括滤波器电路,被配置为在将所述模拟DFS信号提供给所述ADC电路之前,对所述模拟DFS信号进行滤波。3.根据权利要求2所述的接收器,还包括混频器电路,被配置为在将所述模拟DFS信号提供给所述滤波器电路之前将所述模拟DFS信号从射频RF范围下变频到基带频率范围。4.根据权利要求1所述的接收器,其中,所述FIR滤波器电路包括多个采样电容器,并且其中所述模拟信号跨所述多个采样电容器中的每个采样电容器被采样,来以所述FIR采样率生成多个相应的DFS样本。5.根据权利要求4所述的接收器,其中,每个采样电容器被配置为在具有相对于彼此的相移的情况下对所述模拟DFS信号进行采样。6.根据权利要求4所述的接收器,其中,所述多个DFS样本被平均以形成处于比所述FIR采样率低的频率的所述经采样的DFS信号。7.根据权利要求4所述的接收器,其中,所述ADC转换电路包括过采样ADC,并且其中所述ADC转换速率被选择为高于由所述模拟DFS信号的带宽定义的奈奎斯特速率。8.根据权利要求7所述的接收器,其中,所述多个采样电容器中的采样电容器的数目是基于所述FIR采样率和所述ADC转换速率来确定的。9.根据权利要求1所述的接收器,其中,确定所述FIR采样率的所述预定频率计划是基于5GHzWiFi频带和所述DFS频带的频率范围来导出的。10.根据权利要求9所述的接收器,其中,所述FIR采样率包括这样的采样率:所述模拟DFS信号被以该采样率进行采样使得在以所述FIR采样率进行采样时混叠所述模拟DFS信号的WiFi干扰信号被设计在所述5GHzWiFi频带之外。11.一种低功率雷达检测接收器,包括:混频器电路,被配置为将与动态频率选择DFS频带中的DFS信道相关联的模拟DFS信号从射频RF范围下变频到基带频率范围,以生成经下变频的DFS信号;滤波器电路,被配置为对所述经下变频的DFS信号进行滤波以生成经滤波的DFS信号;以及模数转换器ADC电路,包括:有限脉冲响应FIR滤波器电路,被配置为以基于与所述DFS频带相关联的预定频率计划确定的FIR采样率对所述经滤波的DFS信号进行采样,以生成经采样的DFS信号;以及ADC转换电路,被配置为以低于所述FIR采样率的ADC转换速率将所述经采样的DFS信号转换为数字DFS信号。12.根据权利要求11所述的接收器,其中,所述滤波器电路包括一阶滤波器电路,所述一阶滤波器电路包括单个实极点。13.根据权利要求11所述的接收器,其中,所述ADC转换电路包括过采样ADC,并且其中所述ADC转换速率被选择为高于由所述经下变频的模拟DFS信号的带宽定义的奈奎斯特速率。14.根据权利要求11所述的接收器,其中,所述FIR滤波器电路包括多个采样电容器,并且其中所述经滤波的DFS信号跨所述多个采样电容器中的每个采样电容器被采样,来以所述FIR采样率生成多个相应的DFS样本。^15.根据权利要求14所述的接收器,其中,所述多个采样电容器中的每个采样电容器被配置为在具有相对于彼此的相移的情况下对所述模拟DFS信号进行采样。16.根据权利要求14所述的接收器,其中,所述多个DFS样本被平均以形成处于比所述FIR采样率低的频率的所述经采样的DFS信号。17.根据权利要求14所述的接收器,其中,所述多个采样电容器被分成第一多个采样电容器和第二多个采样电容器,所述第一多个采样电容器包括被配置为在第一间隔对所述经滤波的DFS信号进行采样的第一FIR级,所述第二多个采样电容器包括被配置为在不同的第二间隔对所述经滤波的DFS信号进行采样的第二FIR级,其中所述第一间隔和所述第二间隔由所述ADC转换速率来定义。18.—种用于低功率雷达检测接收器的方法,包括:在与模数转换器ADC电路相关联的有限脉冲响应FIR滤波器电路处,以基于与动态频率选择DFS频带相关联的预定频率计划确定的FIR采样率对与所述DFS频带中的DFS信道相关联的模拟DFS信号进行采样以生成经采样的DFS信号;以及在与所述ADC电路相关联的ADC转换电路处,以低于所述FIR采样率的ADC转换速率将所述经采样的DFS信号转换为数字DFS信号。19.根据权利要求18所述的方法,还包括:在将所述模拟DFS信号提供给所述FIR滤波器电路之前,在滤波器电路处对所述模拟DFS信号进行滤波。20.根据权利要求19所述的方法,还包括:在将所述模拟DFS信号提供给所述滤波器电路之前,在混频器电路处将所述模拟DFS信号从射频范围下变频到基带频率范围。

百度查询: 英特尔公司 用于低功率雷达检测模块的独特频率计划和基带设计

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。