申请/专利权人:京东方科技集团股份有限公司
申请日:2020-05-27
公开(公告)日:2022-11-25
公开(公告)号:CN111477159B
主分类号:G09G3/20
分类号:G09G3/20;G09G3/32;G09G3/3266;G09G3/36;G09F9/30
优先权:
专利状态码:有效-授权
法律状态:2022.11.25#授权;2020.08.25#实质审查的生效;2020.07.31#公开
摘要:本公开提供了一种显示基板,包括:显示区域和位于显示区域周边的周边区域,显示区域内设置有多条栅线、多条数据线以及像素阵列,像素阵列包括多个像素单元,每个像素单元与对应行栅线、对应列数据线耦接;像素阵列包括多个混色像素列,混色像素列包括发出不同颜色光的像素单元,混色像素列中的像素单元按周期结构沿列方向排列,不同混色像素列内周期结构所包含的像素单元数量相等;周边区域内设置有栅极驱动电路,栅极驱动电路包括级联的多个移位寄存器,移位寄存器配置有1个级联信号输出端和多个扫描信号输出端,每个扫描信号端与对应行的栅线耦接,移位寄存器所配置的扫描信号输出端的数量与混色像素列内周期结构所包含的像素单元的数量相等。
主权项:1.一种显示基板,其特征在于,包括:显示区域和位于所述显示区域周边的周边区域,所述显示区域内设置有多条栅线、多条数据线以及由所述栅线和所述数据线限定出的像素阵列,所述像素阵列包括多个像素单元,每个所述像素单元与对应行栅线、对应列数据线耦接;所述像素阵列包括多个混色像素列,所述混色像素列包括发出不同颜色光的像素单元,所述混色像素列中的像素单元按周期结构沿列方向排列,不同所述混色像素列内周期结构所包含的像素单元数量相等;所述周边区域内设置有栅极驱动电路,所述栅极驱动电路包括级联的多个移位寄存器,所述移位寄存器配置有1个级联信号输出端和多个扫描信号输出端,每个扫描信号端与对应行的栅线耦接,除位于最后一级的移位寄存器外,位于其他级的移位寄存器的级联信号输出端与各自下一级的移位寄存器的信号输入端耦接,所述移位寄存器所配置的扫描信号输出端的数量与所述混色像素列内周期结构所包含的像素单元的数量均为N,N≥2且为整数;一帧时间划分N个驱动阶段,所述栅极驱动电路配置为:在一帧时间内的第i个驱动阶段,所述栅极驱动电路对所述混色像素列所包括各所述周期结构内发出相同颜色光的第i个像素单元进行连续驱动,所述栅极驱动电路中各级所述移位寄存器的级联信号输出端依次输出级联信号,且对于任意一个所述移位寄存器,在该移位寄存器输出级联信号的过程中该移位寄存器的第i个扫描信号输出端输出扫描信号,1≤i≤N且i为整数。
全文数据:
权利要求:
百度查询: 京东方科技集团股份有限公司 显示基板、显示面板、显示装置和显示驱动方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。