申请/专利权人:合肥博雅半导体有限公司
申请日:2022-08-02
公开(公告)日:2022-11-29
公开(公告)号:CN115410624A
主分类号:G11C16/04
分类号:G11C16/04;G11C16/26
优先权:
专利状态码:在审-实质审查的生效
法律状态:2022.12.16#实质审查的生效;2022.11.29#公开
摘要:本申请公开了一种非易失存储器读操作优化系统、方法和装置,本申请的所述系统包括:存储单元、实时频率检测电路、读指令单元、系统控制模块;所述系统控制模块接收所述实时频率检测电路发送的实时时钟频率,得到当前的时钟频率范围,根据所述当前的时钟频率范围调整所述非易失存储器的内部电路;所述读指令单元用于识别读取内存的指令信息,给所述存储单元gate加高压。本申请通过内部的实时频率检测电路对读指令的时钟频率进行实时检测,得到当前的时钟频率范围,然后调整内部相关电路来降低功耗,提高可靠性,提高存储单元电流与参考电流区分精度,提高芯片在低频下使用的可靠性。
主权项:1.一种非易失存储器读操作优化系统,其特征在于,所述系统包括:存储单元、实时频率检测电路、读指令单元、系统控制模块;所述系统控制模块接收所述实时频率检测电路发送的实时时钟频率,得到当前的时钟频率范围,根据所述当前的时钟频率范围调整所述非易失存储器的内部电路;所述读指令单元用于识别读取内存的指令信息,给所述存储单元gate加高压。
全文数据:
权利要求:
百度查询: 合肥博雅半导体有限公司 一种非易失存储器读操作优化系统、方法和装置
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。