申请/专利权人:北京睿芯众核科技有限公司
申请日:2021-09-03
公开(公告)日:2022-12-20
公开(公告)号:CN114546495B
主分类号:G06F9/38
分类号:G06F9/38
优先权:
专利状态码:有效-授权
法律状态:2022.12.20#授权;2022.06.14#实质审查的生效;2022.05.27#公开
摘要:本发明涉及一种适用于RISC‑V架构处理器的地址属性检查的方法及系统。本发明的方法包括如下步骤:步骤S1:PMA寄存器实现步骤,通过定义一组PMA寄存器,包括地址寄存器和控制寄存器,根据实现的需要,选择寄存器组的具体数目;步骤S2:进行PMA地址属性检查。经过本发明的PMA检查模块,可以对任意PA快速的进行检查并得到其地址属性。供处理器后续的地址访问等环节使用。
主权项:1.一种适用于RISC-V架构处理器的地址属性检查的方法,其特征在于,包括如下步骤:步骤S1:PMA寄存器实现步骤,通过定义一组PMA寄存器,包括地址寄存器和控制寄存器,根据实现的需要,选择寄存器组的具体数目;以及步骤S2:进行PMA地址属性检查,所述步骤S2包括如下子步骤:步骤S21:进行PMA项匹配检查,n个PMA项匹配检查模块并行工作,分别判断每个PMA的项是否与输入地址匹配,输入信号包括:待检查的物理地址PA,CFGn.A和PADDRn,PADDRn+1,输出结果是hitn,代表此PMA项地址是否与PA匹配;以及步骤S22:执行地址属性结果选择模块,若0个PMA项匹配,则输出默认的SH和MemAttr属性;若只有1个PMA项匹配,则输出对应的CFG寄存器的SH和MemAttr值;若有多个entry匹配,则根据CFG0.P中P字段的配置情况,选择输出的结果,P字段与输出的结果之间的关系如下:(1)P=2’b00,结果输出默认值(2)P=2’b01,则选择项号低的地址区间对应的CFG中的结果(3)P=2’b10,则选择项号高的地址区间对应的CFG中的结果(4)P=2’b11,保留字段。
全文数据:
权利要求:
百度查询: 北京睿芯众核科技有限公司 适用于RISC-V架构处理器的地址属性检查的方法及系统
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。