申请/专利权人:东莞记忆存储科技有限公司
申请日:2022-10-27
公开(公告)日:2023-01-20
公开(公告)号:CN115630011A
主分类号:G06F13/42
分类号:G06F13/42
优先权:
专利状态码:在审-实质审查的生效
法律状态:2023.02.14#实质审查的生效;2023.01.20#公开
摘要:本发明实施例公开了一种利用CPLD实现主从设备I2C总线通信的方法及装置,方法包括:配置I2C时钟;利用CPLD选择主设备与从设备的I2C通信通道;将主设备的I2C时钟线赋值给对应通道的从设备;获取主设备的I2C时钟线下降沿;同时拉低主设备和从设备的I2C时钟线直至满足配置的时钟周期低电平时间;将从设备的I2C时钟线释放;判断释放的从设备的I2C时钟线是否为低电平;若为高电平,则释放主设备的I2C时钟线;若为低电平,则继续拉低主设备的I2C时钟线。本发明实现了CPLD来模拟I2CSwitch的功能,节省了硬件成本的开支。
主权项:1.利用CPLD实现主从设备I2C总线通信的方法,其特征在于,包括:配置I2C时钟;利用CPLD选择主设备与从设备的I2C通信通道;将主设备的I2C时钟线赋值给对应通道的从设备;获取主设备的I2C时钟线下降沿;同时拉低主设备和从设备的I2C时钟线直至满足配置的时钟周期低电平时间;将从设备的I2C时钟线释放;判断释放的从设备的I2C时钟线是否为低电平;若为高电平,则释放主设备的I2C时钟线;若为低电平,则继续拉低主设备的I2C时钟线。
全文数据:
权利要求:
百度查询: 东莞记忆存储科技有限公司 利用CPLD实现主从设备I2C总线通信的方法及装置
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。