申请/专利权人:电子科技大学
申请日:2022-11-15
公开(公告)日:2023-03-14
公开(公告)号:CN115793767A
主分类号:G05F1/567
分类号:G05F1/567
优先权:
专利状态码:在审-实质审查的生效
法律状态:2023.03.31#实质审查的生效;2023.03.14#公开
摘要:本发明公开了一种用于低电压电路的高精度带隙基准电路,在现有Banba的低压基准源电路结构的基础上,通过设置反馈控制回路和采用NPN晶体管,实现了整个带隙基准电路对箝位放大器OP1失调电压VOS1不敏感。这个特性的意义在于,它极大地降低了带隙基准源电路对于箝位放大器OP1失调电压VOS1的要求,使得箝位放大器OP1不需要为了极低的输入失调电压而维持较大的功耗。在相同制造工艺下,输出基准电压精度处于同一水平的情况下,本发明方案中的OP1的功耗仅为现有技术的方案[3]中的OP1功耗的约19。同时,本发明整体电路的功耗仅为方案[3]中的40%。
主权项:1.一种用于低电压电路的高精度带隙基准电路,包括第一电流镜支路,与第一电流镜支路相连的箝位放大器OP1,与第一电流镜支路相连的基准电压输出电路,以及与箝位放大器OP1的两个输入端相连的晶体管支路,其特征在于,还包括与箝位放大器OP1、基准电压输出电路和第一电流镜支路均相连的分流支路,以及与晶体管支路相连的反馈控制回路。
全文数据:
权利要求:
百度查询: 电子科技大学 一种用于低电压电路的高精度带隙基准电路
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。