申请/专利权人:惠科股份有限公司
申请日:2022-06-28
公开(公告)日:2023-05-26
公开(公告)号:CN114974163B
主分类号:G09G3/36
分类号:G09G3/36
优先权:
专利状态码:有效-授权
法律状态:2023.05.26#授权;2022.09.16#实质审查的生效;2022.08.30#公开
摘要:本申请提供一种扫描驱动电路、阵列基板和显示面板,涉及显示技术领域,包括级联的N个GDL电路,第n个GDL电路包括:上拉控制模块、输出模块、第一下拉控制模块、第二下拉控制模块、下拉模块和第一节点;输出模块用于在第一节点的电位为第一电位的情况下,根据输入的时钟信号输出第n级级传信号和第n级扫描信号;在第一节点的电位为第二电位的情况下,停止输出第n级级传信号和第n级扫描信号;时钟信号的高电位持续时段包括第一时段和第二时段,时钟信号在第一时段保持第一高电位,在第二时段保持第二高电位,第二高电位高于第一高电位。本申请提供的技术方案能够提升GDL电路的稳定性。
主权项:1.一种扫描驱动电路,其特征在于,包括:级联的N个GDL电路,第n个GDL电路包括:上拉控制模块、输出模块、第一下拉控制模块、第二下拉控制模块、下拉模块、第一节点和第二节点,N为正整数,n∈[1,N];所述上拉控制模块、所述第一下拉控制模块和所述输出模块均与所述第一节点电连接,所述上拉控制模块用于根据接收的第一目标级传信号,上拉所述第一节点的电位至第一电位;所述第一下拉控制模块用于根据接收的第二目标级传信号,下拉所述第一节点至第二电位;所述输出模块用于在所述第一节点的电位为第一电位的情况下,根据输入的时钟信号输出第n级级传信号和第n级扫描信号;在所述第一节点的电位为第二电位的情况下,停止输出所述第n级级传信号和所述第n级扫描信号;所述时钟信号的高电位持续时段包括第一时段和第二时段,所述时钟信号在所述第一时段保持第一高电位,在所述第二时段保持第二高电位,所述第二高电位高于所述第一高电位;所述第二下拉控制模块和所述下拉模块均与所述第二节点电连接,所述第二下拉控制模块用于上拉所述第二节点的电位至第一电位;所述下拉模块用于在所述第二节点的电位为第一电位的情况下,下拉所述输出模块输出端的电位。
全文数据:
权利要求:
百度查询: 惠科股份有限公司 扫描驱动电路、阵列基板和显示面板
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。