申请/专利权人:惠科股份有限公司
申请日:2022-11-09
公开(公告)日:2023-05-26
公开(公告)号:CN115662343B
主分类号:G09G3/32
分类号:G09G3/32
优先权:
专利状态码:有效-授权
法律状态:2023.05.26#授权;2023.02.17#实质审查的生效;2023.01.31#公开
摘要:本申请公开了一种像素驱动电路及其驱动方法、显示面板,其中,像素驱动电路包括:发光元件;电源线,包括高电位电源和低电位电源,与所述发光元件连接;脉冲幅度调制单元,包括连接所述发光元件和所述电源线的第一驱动晶体管,根据施加在所述第一驱动晶体管栅极的电压向所述发光元件提供具有不同幅度的驱动电流;脉冲幅宽调制单元,包括连接所述发光元件与所述幅度调制单元的第二驱动晶体管,根据施加在所述第二驱动晶体管栅极的电压控制所述发光元件的驱动电流的持续时间。通过上述结构,保持发光元件始终工作在效率较高的区间。
主权项:1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:发光元件;电源线,包括高电位电源和低电位电源,与所述发光元件连接;脉冲幅度调制单元,包括连接所述发光元件和所述电源线的第一驱动晶体管,根据施加在所述第一驱动晶体管栅极的电压向所述发光元件提供具有不同幅度的驱动电流;脉冲幅宽调制单元,包括连接所述发光元件与所述幅度调制单元的第二驱动晶体管,根据施加在所述第二驱动晶体管栅极的电压控制所述发光元件的驱动电流的持续时间;其中,所述脉冲幅宽调制单元还包括第一晶体管、第二晶体管、第三晶体管、第四晶体管以及第一电容和第二电容;所述第一电容的第一极板与所述第二驱动晶体管的栅极连接,第二极板与电源线连接;所述第一晶体管的源极与第一信号线连接,漏极与所述第二驱动晶体管的栅极连接,栅极与第一扫描控制线连接;所述第二晶体管的源极与第二信号线连接,漏极与第二驱动晶体管的栅极连接,栅极与所述第三晶体管的漏极以及所述第二电容的第一极板连接;所述第三晶体管的源极与第三信号线连接,漏极与所述第二晶体管的栅极以及第二电容的第一极板连接,栅极与第二扫描控制线连接;所述第四晶体管的源极与控制信号线连接,漏极与所述第二电容的第二极板连接,栅极与第三扫描控制线连接。
全文数据:
权利要求:
百度查询: 惠科股份有限公司 像素驱动电路及其驱动方法、显示面板
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。