上海安路信息科技股份有限公司袁丰磊获国家专利权
买专利卖专利找龙图腾,真高效! 查专利查商标用IPTOP,全免费!专利年费监控用IP管家,真方便!
龙图腾网获悉上海安路信息科技股份有限公司申请的专利基于FPGA监测DDR信号的系统、方法、FPGA和介质获国家发明授权专利权,本发明授权专利权由国家知识产权局授予,授权公告号为:CN113961490B 。
龙图腾网通过国家知识产权局官网在2023-09-26发布的发明授权授权公告中获悉:该发明授权的专利申请号/专利号为:202111301327.9,技术领域涉及:G06F13/16;该发明授权基于FPGA监测DDR信号的系统、方法、FPGA和介质是由袁丰磊设计研发完成,并于2021-11-04向国家知识产权局提交的专利申请。
本基于FPGA监测DDR信号的系统、方法、FPGA和介质在说明书摘要公布了:本发明提供了一种基于FPGA监测DDR信号的系统、方法、FPGA和介质,该方法可以应用于FPGA,FPGA外接DDR目标控制器和DDR颗粒,FPGA包括DDR信号分析监测模块和IO模式控制模块;在读模式下,IO模式控制模块,用于控制DDR目标控制器对应的IO处于输入状态,控制DDR颗粒对应的IO处于输出状态;在写模式下,IO模式控制模块,用于控制DDR目标控制器对应的IO处于输出状态,控制DDR颗粒对应的IO处于输入状态;IO模式控制模块,还用于在监测模式下将FPGA的IO配置成输入状态;DDR信号分析监测模块,用于在监测模式下,获取被监测的各个DDRDRAM信号,上述系统用以监测和分析DDRDRAM信号。
本发明授权基于FPGA监测DDR信号的系统、方法、FPGA和介质在权利要求书中公布了:1.一种基于FPGA监测DDR信号的系统,其特征在于,应用于现场可编程门阵列FPGA,所述FPGA外接双倍速率同步DDR颗粒和DDR目标控制器,所述FPGA包括DDR信号分析监测模块和输入输出IO模式控制模块;所述IO模式控制模块,用于在读模式下,控制所述DDR目标控制器对应的IO处于输入状态,控制所述DDR颗粒对应的IO处于输出状态,以使所述DDR目标控制器在读模式下从所述DDR颗粒中读取数据;所述IO模式控制模块,还用于在写模式下,控制DDR目标控制器对应的IO处于输出状态,控制所述DDR颗粒对应的IO处于输入状态,以使所述DDR目标控制器在写模式下将所述DDR目标控制器对应的写数据驱动至所述DDR颗粒;所述IO模式控制模块,还用于在监测模式下将FPGA的IO配置成输入状态;所述DDR信号分析监测模块,用于在监测模式下,获取被监测的各个DDR动态随机存储器DRAM信号。
如需购买、转让、实施、许可或投资类似专利技术,可联系本专利的申请人或专利权人上海安路信息科技股份有限公司,其通讯地址为:200434 上海市虹口区纪念路500号5幢202室;或者联系龙图腾网官方客服,联系龙图腾网可拨打电话0551-65771310或微信搜索“龙图腾网”。
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。