申请/专利权人:南京威翔科技有限公司
申请日:2023-12-27
公开(公告)日:2024-03-22
公开(公告)号:CN117741613A
主分类号:G01S7/41
分类号:G01S7/41;G01S13/88
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.09#实质审查的生效;2024.03.22#公开
摘要:本发明涉及恒虚警检测技术领域,尤其涉及一种FPGA快速滑窗排序恒虚警检测方法,依附循环数据序列、顺序排列序列及记忆序列实现,利用循环数据序列的地址循环覆盖实现数据滑窗覆盖,顺序排列序列按从小到大排列循环数据的地址,记忆序列则是通过循环数据序列和顺序排列序列的关系记忆了循环数据序列数据按从小到大地址对应的排列序号,数据滑窗覆盖后循环数据序列利用地址覆盖特性将原有数据剔除并在剔除的地址上填充入新的数据,根据填充入数据的排列顺序来调整顺序排列序列及记忆序列,最终根据记忆序列获取到恒虚警结果。
主权项:1.FPGA快速滑窗排序恒虚警检测方法,其特征在于:所述的检测方法依附循环数据序列、顺序排列序列及记忆序列实现,利用循环数据序列的地址循环覆盖实现数据滑窗覆盖,顺序排列序列按从小到大排列循环数据的地址,记忆序列则是通过循环数据序列和顺序排列序列的关系记忆了循环数据序列数据按从小到大地址对应的排列序号,数据滑窗覆盖后循环数据序列利用地址覆盖特性将原有数据剔除并在剔除的地址上填充入新的数据,根据填充入数据的排列顺序来调整顺序排列序列及记忆序列,最终根据记忆序列获取到恒虚警结果。
全文数据:
权利要求:
百度查询: 南京威翔科技有限公司 FPGA快速滑窗排序恒虚警检测方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。