买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】一种模拟预失真电路及模拟预失真时分对消方法_京信网络系统股份有限公司_201811341049.8 

申请/专利权人:京信网络系统股份有限公司

申请日:2018-11-12

公开(公告)日:2024-03-22

公开(公告)号:CN109217828B

主分类号:H03F1/32

分类号:H03F1/32;H03F3/195;H03F3/213

优先权:

专利状态码:有效-授权

法律状态:2024.03.22#授权;2021.08.17#著录事项变更;2020.01.24#专利申请权的转移;2019.02.12#实质审查的生效;2019.01.15#公开

摘要:本申请提供一种模拟预失真电路及模拟预失真时分对消方法。该模拟预失真电路包括:模块控制单元、模拟预失真芯片、射频功率放大器和N个可调延时单元,N为大于1的整数,其中,模块控制单元与N个可调延时单元分别相连,模块控制单元与模拟预失真芯片相连,模拟预失真芯片的输出端与N个可调延时单元的输入端分别相连,N个可调延时单元输出端分别与射频功率放大器的输入端相连,射频功率放大器的输出端与模拟预失真芯片的输入端相连。由模块控制单元控制整个模拟预失真电路,使得该模拟预失真电路可以对输入信号进行时分处理,使模拟预失真芯片在一个时刻处理一个与自身工作频段对应的信号,从而提高了模拟预失真电路对超宽带信号的对消效果。

主权项:1.一种模拟预失真电路,其特征在于,包括模块控制单元、模拟预失真芯片、射频功率放大器和N个可调延时单元,N为大于1的整数;所述模块控制单元与所述N个可调延时单元分别相连,所述模块控制单元与所述模拟预失真芯片相连,所述模拟预失真芯片的输出端与所述N个可调延时单元的输入端分别相连,所述N个可调延时单元输出端分别与所述射频功率放大器的输入端相连,所述射频功率放大器的输出端与所述模拟预失真芯片的输入端相连;所述模块控制单元,用于根据输入信号的频段,调整所述模拟预失真芯片在Ti时刻的工作频段,以及用于调整所述N个可调延时单元中的M个可调延时单元的工作状态,其中,i取遍1至M,M为不大于N且大于1的整数;所述模拟预失真芯片,用于在所述Ti时刻,根据所述输入信号以及所述模拟预失真芯片在所述Ti时刻的工作频段确定所述输入信号的第i段信号;根据反馈信号以及所述模拟预失真芯片在所述Ti时刻的工作频段确定所述反馈信号的第i段信号;然后根据所述输入信号的第i段信号和所述反馈信号的第i段信号,确定第i个模拟预失真系数;根据所述输入信号的第i段信号以及所述第i个模拟预失真系数,确定所述第i个模拟预失真信号,以及,发送所述第i个模拟预失真信号,其中,所述第i个模拟预失真信号的频段与所述模拟预失真芯片在所述Ti时刻的工作频段对应,所述反馈信号是根据所述射频功率放大器的输出信号确定的;所述M个可调延时单元中的第i个可调延时单元,用于接收所述第i个模拟预失真信号,并根据所述第i个可调延时单元的工作状态,延时第i时长后,发送所述第i个模拟预失真信号;所述射频功率放大器,用于对对消信号进行功率放大后输出,所述对消信号是根据所述输入信号和M个模拟预失真信号生成的。

全文数据:一种模拟预失真电路及模拟预失真时分对消方法技术领域本申请涉及电路技术领域,尤其涉及一种模拟预失真电路及模拟预失真时分对消方法。背景技术为了提高系统射频功率放大器的线性度,通常会采用线性化技术。目前,线性化技术有多种实现方式,其中一种实现方式为使用模拟预失真技术实现。上述模拟预失真技术在对信号进行预失真对消时,存在如下问题:由于受到模拟预失真芯片的最大工作带宽的限制,当需要进行预失真对消的信号的频段大于模拟预失真芯片的最大工作带宽时,该模拟预失真技术无法实现对该信号的对消,或者对消的效果会远远不如预期的效果。发明内容本申请提供一种模拟预失真电路及模拟预失真时分对消方法,用以提高对频段大于模拟预失真芯片的最大工作带宽的信号进行对消时的对消效果。第一方面,本申请提供一种模拟预失真电路,该模拟预失真电路包括:模块控制单元、模拟预失真芯片、射频功率放大器和N个可调延时单元,N为大于1的整数,其中,模块控制单元与N个可调延时单元分别相连,模块控制单元与模拟预失真芯片相连,模拟预失真芯片的输出端与N个可调延时单元的输入端分别相连,N个可调延时单元输出端分别与射频功率放大器的输入端相连,射频功率放大器的输出端与模拟预失真芯片的输入端相连。模块控制单元,用于根据输入信号的频段,调整模拟预失真芯片在Ti时刻的工作频段,以及用于调整N个可调延时单元中的M个可调延时单元的工作状态,其中,i取遍1至M,M为不大于N且大于1的整数。模拟预失真芯片,用于在上述Ti时刻,根据输入信号、反馈信号以及模拟预失真芯片在Ti时刻的工作频段,确定第i个模拟预失真信号,以及,发送第i个模拟预失真信号,其中,第i个模拟预失真信号的频段与模拟预失真芯片在Ti时刻的工作频段对应,反馈信号是根据射频功率放大器的输出信号确定的。M个可调延时单元中的第i个可调延时单元,用于接收第i个模拟预失真信号,并根据第i个可调延时单元的工作状态,延时第i时长后,发送第i个模拟预失真信号。射频功率放大器,用于对对消信号进行功率放大后输出,其中,对消信号是根据所述输入信号和M个模拟预失真信号生成的。通过该模拟预失真电路,由于模拟预失真芯片在一个时刻处理一个与自身工作频段对应的信号,并输出一个与自身工作频段对应的模拟预失真信号,因此该模拟预失真电路的模拟预失真芯片不会再因为信号的频段过大而导致生成的模拟预失真信号无法达到预期的效果,从而提高了模拟预失真电路对超宽带信号的对消效果。在一种可能的实现方式中,上述M个可调延时单元中的第i个可调延时单元的工作状态为在Ti时刻处于打开状态且延时第i时长后发送第i个模拟预失真信号,上述M个可调延时单元中的第i个可调延时单元,具体可以用于,在Ti时刻接收模拟预失真芯片发送的第i个模拟预失真信号,在延时第i时长后的第一时刻发送所述模拟预失真信号。该方案中,针对M个可调延时单元中的每一个,都是在延时与自身工作状态对应的时间后,在同一个时刻即均在第一时刻发送模拟预失真信号,因此,可以实现每一个模拟预失真信号在同一时刻被发送,既接收模拟预失真信号的单元如合路器可以在同一时刻接收到M个模拟预失真信号。在一种可能的实现方式中,上述电路还可以包括合路器,上述N个可调延时单元的输出端分别与该合路器的输入端相连,该合路器的输出端与上述射频功率放大器的输入端相连,该合路器用于接收M个可调延时单元分别发送的M个模拟预失真信号,然后根据M个模拟预失真信号确定模拟预失真合成信号,并将所述模拟预失真合成信号发送至射频功率放大器,其中,模拟预失真合成信号的频段与输入信号的频段相同。该方案,通过合路器将频段各不相同的模拟预失真信号合成为模拟预失真合成信号,有助于对输入信号进行对消。在一种可能的实现方式中,上述模块控制单元还可以用于,根据输入信号的频段和模拟预失真芯片的最大工作带宽,确定M的取值。在一种可能的实现方式中,上述电路还可以包括信号频段检测单元,该信号频段检测单元的输出端与上述模块控制单元的输入端相连,该信号频段检测单元,用于接收输入信号,并对输入信号进行检测得到输入信号的频段,然后将输入信号的频段发送至所述模块控制单元。该方案中,通过频段检测单元对输入信号的频段进行检测,并将检测得到的输入信号的频段发送至模块控制单元,以使得模块控制单元根据输入信号的频段对模拟预失真芯片和N个可调延时单元进行控制。在一种可能的实现方式中,上述模拟预失真芯片具体可以用于,在Ti时刻,根据输入信号以及模拟预失真芯片在Ti时刻的工作频段确定输入信号的第i段信号;根据反馈信号以及模拟预失真芯片在Ti时刻的工作频段确定反馈信号的第i段信号,然后根据输入信号的第i段信号和反馈信号的第i段信号,确定第i个模拟预失真系数,根据输入信号的第i段信号以及第i个模拟预失真系数,确定第i个模拟预失真信号,然后发送第i个模拟预失真信号。基于该方案,实现了对输入信号的时分对消。在一种可能的实现方式中,上述电路还可以包括N个存储器,N个存储器分别与所述模拟预失真芯片相连,N个存储器中的第i个存储器,用于存储上述第i个模拟预失真系数。通过该方案,模拟预失真系数进行了存储,在对之后的信号进行处理时,可以根据存储器中存储的模拟预失真系数,更快的得到对后续信号进行处理时需要的模拟预失真系数,提高了信号的对消速度。在一种可能的实现方式中,上述可调延时单元可以包括可调延时线和开关,其中可调延时线用于调整可调延时单元的延时时长,开关用于改变可调延时单元的工作状态。第二方面,本申请提供了一种模拟预失真时分对消方法,该方法可以应用于模拟预失真电路,该模拟预失真电路包括模块控制单元、模拟预失真芯片、射频功率放大器和N个可调延时单元,N为大于1的整数,该方法包括:模块控制单元根据输入信号的频段,调整模拟预失真芯片在Ti时刻的工作频段,模块控制单元根据输入信号的频段调整N个可调延时单元中的M个可调延时单元的工作状态,其中,i取遍1至M,M为不大于N且大于1的整数。模拟预失真芯片在上述Ti时刻,根据输入信号、反馈信号以及模拟预失真芯片在Ti时刻的工作频段,确定第i个模拟预失真信号,并发送第i个模拟预失真信号,其中,第i个模拟预失真信号的频段与模拟预失真芯片在Ti时刻的工作频段对应,反馈信号是根据射频功率放大器的输出信号确定的。M个可调延时单元中的第i个可调延时单元接收第i个模拟预失真信号,并根据第i个可调延时单元的工作状态,延时第i时长后,发送第i个模拟预失真信号。射频功率放大器对对消信号进行功率放大后输出,其中,对消信号是根据输入信号和M个模拟预失真信号生成的。通过该模拟预失真时分对消方法,由于模拟预失真芯片在一个时刻处理一个与自身工作频段对应的信号,并输出一个与自身工作频段对应的模拟预失真信号,因此该模拟预失真电路的模拟预失真芯片不会再因为信号的频段过大而导致生成的模拟预失真信号无法达到预期的效果,从而提高了模拟预失真电路对超宽带信号的对消效果。在一种可能的实现方式中,上述M个可调延时单元中的第i个可调延时单元的工作状态为在Ti时刻处于打开状态且延时第i时长后发送第i个模拟预失真信号,上述方法具体可以包括:M个可调延时单元中的第i个可调延时单元在Ti时刻接收模拟预失真芯片发送的第i个模拟预失真信号,在延时第i时长后的第一时刻发送所述模拟预失真信号。该方案中,针对M个可调延时单元中的每一个,都是在延时与自身工作状态对应的时间后,在同一个时刻发送模拟预失真信号,因此,可以实现每一个模拟预失真信号在同一时刻被发送。在一种可能的实现方式中,上述电路还可以包括合路器,上述方法还可以包括:合路器接收M个可调延时单元分别发送的M个模拟预失真信号,并根据M个模拟预失真信号确定模拟预失真合成信号,其中,模拟预失真合成信号的频段与输入信号的频段相同。该方案,通过合路器将频段各不相同的模拟预失真信号合成为模拟预失真合成信号,有助于对输入信号进行对消。在一种可能的实现方式中,上述方法还可以包括:模块控制单元根据输入信号的频段和模拟预失真芯片的最大工作带宽,确定M的取值。在一种可能的实现方式中,上述电路还可以包括信号频段检测单元,上述方法还可以包括:信号频段检测单元接收输入信号,并对输入信号进行检测得到输入信号的频段,然后将输入信号的频段发送至所述模块控制单元。该方案中,通过频段检测单元对输入信号的频段进行检测,并将检测得到的输入信号的频段发送至模块控制单元,以使得模块控制单元根据输入信号的频段对模拟预失真芯片和N个可调延时单元进行控制。在一种可能的实现方式中,上述模拟预失真芯片在所述Ti时刻,根据所述输入信号、反馈信号以及所述模拟预失真芯片在所述Ti时刻的工作频段,确定第i个模拟预失真信号,具体可以包括:模拟预失真芯片在Ti时刻,根据输入信号以及模拟预失真芯片在Ti时刻的工作频段确定输入信号的第i段信号;根据反馈信号以及模拟预失真芯片在Ti时刻的工作频段确定反馈信号的第i段信号,然后根据输入信号的第i段信号和反馈信号的第i段信号,确定第i个模拟预失真系数,根据输入信号的第i段信号以及第i个模拟预失真系数,确定第i个模拟预失真信号。基于该方案,实现了对输入信号的时分对消。在一种可能的实现方式中,上述电路还可以包括N个存储器,上述方法还可以包括:N个存储器中的第i个存储器存储第i个模拟预失真系数。通过该方案,模拟预失真系数进行了存储,在对之后的信号进行处理时,可以根据存储器中存储的模拟预失真系数,更快的得到对后续信号进行处理时需要的模拟预失真系数,提高了信号的对消速度。附图说明图1为本申请提供的一种模拟预失真电路示意图;图2为本申请提供的一种可调延时单元内部结构示意图;图3为本申请提供的一种模拟预失真时分对消方法流程示意图。具体实施方式为了使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请作进一步地详细描述。图1为本申请提供的一种模拟预失真电路示意图,如图1所示,该模拟预失真电路包括:模块控制单元、模拟预失真芯片、射频功率放大器和N个可调延时单元,N为大于1的整数,其中,模块控制单元与N个可调延时单元分别相连,模块控制单元与模拟预失真芯片相连,模拟预失真芯片的输出端与N个可调延时单元的输入端分别相连,N个可调延时单元输出端分别与射频功率放大器的输入端相连,射频功率放大器的输出端与模拟预失真芯片的输入端相连。模块控制单元,用于根据输入信号的频段,调整模拟预失真芯片在Ti时刻的工作频段,以及用于调整N个可调延时单元中的M个可调延时单元的工作状态,其中,i取遍1至M,M为不大于N且大于1的整数。模拟预失真芯片,用于在上述Ti时刻,根据输入信号、反馈信号以及模拟预失真芯片在Ti时刻的工作频段,确定第i个模拟预失真信号,以及,发送第i个模拟预失真信号,其中,第i个模拟预失真信号的频段与模拟预失真芯片在Ti时刻的工作频段对应,反馈信号是根据射频功率放大器的输出信号确定的。M个可调延时单元中的第i个可调延时单元,用于接收第i个模拟预失真信号,并根据第i个可调延时单元的工作状态,延时第i时长后,发送第i个模拟预失真信号。射频功率放大器,用于对对消信号进行功率放大后输出,其中,对消信号是根据所述输入信号和M个模拟预失真信号生成的。通过该模拟预失真电路,由于模拟预失真芯片在一个时刻处理一个与自身工作频段对应的信号,并输出一个与自身工作频段对应的模拟预失真信号,因此,该模拟预失真电路的模拟预失真芯片不会再因为信号的频段过大而导致生成的模拟预失真信号无法达到预期的效果,从而提高了模拟预失真电路对超宽带信号的对消效果。在一种可能的实现方式中,上述M个可调延时单元中的第i个可调延时单元的工作状态为:在Ti时刻处于打开状态且延时第i时长后发送第i个模拟预失真信号,且在Ti时刻以外的时刻处于关闭状态。当一个可调延时单元的工作状态处于关闭状态时,该可调延时单元不会接受模拟预失真信号。上述N个可调延时单元中的除上述M个可调延时单元之外的其他N减M个可调延时单元未被调整工作状态,且该N减M个可调延时单元一直处于关闭状态。也可以理解为,使用了N个可调延时单元中的M个可调延时单元对分别接收到的模拟预失真信号进行延时发送。对于M的取值,是根据输入信号的频段与模拟预失真芯片的最大工作带宽之间的关系确定,后续会具体说明。上述M个可调延时单元中的第i个可调延时单元,具体可以用于,在Ti时刻接收模拟预失真芯片发送的第i个模拟预失真信号,在延时第i时长后的第一时刻发送所述模拟预失真信号。下面对上述方案进行举例说明,比如,当M取值为2时,此时,模块控制单元对N个可调延时单元中的2个可调延时单元的工作状态进行了调整,假设被调整工作状态的可调延时单元为可调延时单元1和可调延时单元2,在T1时刻,可调延时单元1处于打开状态,可调延时单元2处于关闭状态可调延时单元2处于关闭状态,因此,不会接收第1个模拟预失真信号,此时,可调延时单元1接收第1个模拟预失真信号,在延时第一时长后的T时刻也可以称为第一时刻,可调延时单元1发送第1个模拟预失真信号。在T2时刻,可调延时单元2处于打开状态,可调延时单元1处于关闭状态可调延时单元1处于关闭状态,因此,不会接收第2个模拟预失真信号,此时,可调延时单元2接收第2个模拟预失真信号,在延时第二时长后的T时刻,可调延时单元2发送第2个模拟预失真信号,其中,第一时长的时间长度与第二时长的时间长度的差值第一时长大于第二时长,与T1时刻至T2时刻的时间长度相同,因此,可调延时单元1延时第一时长后和可调延时单元2延时第二时长后,可以在同一时刻即T时刻,或称为第一时刻发送相应的模拟预失真信号。上述方案,针对M个可调延时单元中的每一个,都是在延时与自身工作状态对应的时长后,在同一个时刻发送模拟预失真信号,因此,可以实现每一个模拟预失真信号在同一时刻被发送。在一种可能的实现方式中,上述电路还可以包括合路器,上述N个可调延时单元的输出端分别与该合路器的输入端相连,该合路器的输出端与上述射频功率放大器的输入端相连,该合路器用于接收M个可调延时单元分别发送的M个模拟预失真信号,然后根据M个模拟预失真信号确定模拟预失真合成信号,并将所述模拟预失真合成信号发送至射频功率放大器,其中,M个模拟预失真信号的频段互不相同,模拟预失真合成信号的频段与输入信号的频段相同。比如,当输入信号的频段为1600MHz-2000MHz时,假设此时M等于4,则共有4个模拟预失真信号,假设四个模拟预失真信号分别为模拟预失真信号1、模拟预失真信号2、模拟预失真信号3、模拟预失真信号4,那么模拟预失真信号1的频段可以为1600MHz-1700MHz、模拟预失真信号2的频段可以为1700MHz-1800MHz、模拟预失真信号3的频段可以为1800MHz-1900MHz、模拟预失真信号4的频段可以为1900MHz-2000MHz,4个模拟预失真信号通过合路器,生成的模拟预失真合成信号的频段为1600MHz-2000MHz,当然,对于每一个模拟预失真信号的频段可按实际需要进行划分,本申请对此不作限制。该方案,通过合路器将频段各不相同的模拟预失真信号合成为模拟预失真合成信号,有助于对输入信号进行对消。在一种可能的实现方式中,上述模块控制单元还可以用于,根据输入信号的频段和模拟预失真芯片的最大工作带宽,确定M的取值。可以通过以下公式确定M的取值:即M的取值为输入信号的频段与模拟预失真芯片的最大工作带宽的比值的向上取整的结果。比如,当输入信号的频段为1600MHz-2040MHz,模拟预失真芯片的最大工作带宽为100MHz时,此时可以确定在又一种实现方式中,还可以通过以下公式确定M的取值:K为小于模拟预失真芯片的最大工作带宽的某个预设值,即M的取值为输入信号的频段与K的比值的向上取整的结果。比如当输入信号的频段为1600MHz-2040MHz,模拟预失真芯片的最大工作带宽为100MHz,预设的K的值为80MHz,此时可以确定在一种可能的实现方式中,上述电路还可以包括信号频段检测单元,该信号频段检测单元的输出端与上述模块控制单元的输入端相连,该信号频段检测单元,用于接收输入信号,并对输入信号进行检测得到输入信号的频段,然后将输入信号的频段发送至所述模块控制单元。该方案中,通过频段检测单元对输入信号的频段进行检测,并将检测得到的输入信号的频段发送至模块控制单元,以使得模块控制单元根据输入信号的频段对模拟预失真芯片和N个可调延时单元进行控制。在一种可能的实现方式中,上述模拟预失真芯片具体可以通过以下方式确定Ti时刻的模拟预失真信号:在Ti时刻,根据输入信号以及模拟预失真芯片在Ti时刻的工作频段确定输入信号的第i段信号;根据反馈信号以及模拟预失真芯片在Ti时刻的工作频段确定反馈信号的第i段信号,然后根据输入信号的第i段信号和反馈信号的第i段信号,确定第i个模拟预失真系数;根据输入信号的第i段信号以及第i个模拟预失真系数,确定第i个模拟预失真信号。其中,输入信号的第i段信号的频段与反馈信号的第i段信号的频段相同。比如,当输入信号的频段为1800MHz-2000MHz,反馈信号的频段为1800MHz-2000MHz,模拟预失真芯片的最大工作带宽为100MHz,此时M为2,则:在T1时刻,模块控制单元调整模拟预失真芯片的工作频段为1800MHz-1900MHz,模拟预失真芯片确定输入信号的第1段信号的频段为1800MHz-1900MHz,模拟预失真芯片确定反馈信号的第1段信号的频段为1800MHz-1900MHz,然后模拟预失真芯片根据输入信号的第1段信号和反馈信号的第1段信号,确定第1个模拟预失真系数,根据输入信号的第1段信号以及第1个模拟预失真系数,确定第1个模拟预失真信号。第1个模拟预失真信号的频段为1800MHz-1900MHz。在T2时刻,模块控制单元调整模拟预失真芯片的工作频段为1900MHz-2000MHz,模拟预失真芯片确定输入信号的第2段信号的频段为1900MHz-2000MHz,模拟预失真芯片确定反馈信号的第2段信号的频段为1900MHz-2000MHz,然后模拟预失真芯片根据输入信号的第2段信号和反馈信号的第2段信号,确定第2个模拟预失真系数,根据输入信号的第2段信号以及第2个模拟预失真系数,确定第2个模拟预失真信号。第2个模拟预失真信号的频段为1900MHz-2000MHz。在一种可能的实现方式中,上述电路还可以包括N个存储器,N个存储器分别与所述模拟预失真芯片相连,N个存储器中的第i个存储器,用于存储上述第i个模拟预失真系数。通过该方案,模拟预失真系数进行了存储,在对之后的信号进行处理时,可以根据存储器中存储的模拟预失真系数,更快的得到对后续信号进行处理时需要的模拟预失真系数,提高了信号的对消速度。在一种可能的实现方式中,上述可调延时单元的内部结构可以如图2所示,包括可调延时线和开关,可调延时线与开关的位置可互换。线201用于接收模拟预失真芯片发送的模拟预失真信号,线202用于发送模拟预失真信号,线203用于接收模块控制单元的信号,根据模块控制单元的信号,可以调整可调延时线的延时时长和开关的工作状态闭合或者断开。当开关处于闭合状态时,可调延时单元处于打开状态,此时可以接收模拟预失真芯片发送的模拟预失真信号。当开关处于断开状态时,可调延时单元处于关闭状态,此时不会接收模拟预失真芯片发送的模拟预失真信号。在一种可能的实现方式中,上述模拟预失真电路,还可以包括分路器,模拟预失真芯片发送的模拟预失真信号经过分路器发送至对应的可调延时单元。在一种可能的实现方式中,上述模拟预失真电路,还可以包括延时线,该延时线用于延长输入信号传输至射频功率放大器所需要的时间,以实现输入信号可以与模拟预失真芯片输出的模拟预失真信号进行对消。在一种可能的实现方式中,上述模拟预失真电路,还可以包括一个或多个耦合器,耦合器可以处于如图1中所示的位置,耦合器用于将信号进行分路或者合并。下面以一个具体实施例,对图1所示的模拟预失真电路的具体实现过程进行举例说明。假设图1中,输入信号的频段为1800MHz-2040MHz,反馈信号的频段为1800MHz-2040MHz,模拟预失真芯片的最大工作带宽为100MHz,N取值为5即电路包括5个可调时延单元,例如分别称为可调时延单元1、可调时延单元2、可调时延单元3、可调时延单元4、可调时延单元5,电路包括5个存储器,例如分别称为存储器1、存储器2、存储器3、存储器4、存储器5,输入信号经耦合器1进入信号频段检测单元,信号频段检测单元接收到输入信号后,检测得到输入信号的频段为1800MHz-2040MHz,并将该频段发送至模块控制单元。模块控制单元接收到输入信号的频段后,根据输入信号的频段和模拟预失真信号的最大工作带宽,确定M取值为3根据公式得到因此模块控制单元对N个可调延时单元中的3个可调延时单元的工作状态进行调整,假设被调整的可调延时单元为可调延时单元1、可调延时单元2、可调延时单元3,此时可调时延单元4和可调时延单元5处于关闭状态,即针对该输入信号不启用可调时延单元4和可调时延单元5。模块控制单元还根据输入信号的频段,调整模拟预失真芯片在T1时刻的工作频段为1800MHz-1880MHz,在T2时刻的频段为1880MHz-1960MHz,在T3时刻的频段为1960MHz-2040MHz该例子中,对输入信号的频段均分进行处理,对模拟预失真芯片在各个时刻的工作频段的具体划分方法可按实际需要进行调整。模拟预失真芯片接收到输入信号和反馈信号,在T1时刻,模拟预失真芯片的工作频段为1800MHz-1880MHz,因此确定输入信号的第1段信号的频段为1800MHz-1880MHz,确定反馈信号的第1段信号的频段为1800MHz-1880MHz,根据输入信号的第1段信号和反馈信号的第1段信号确定第1个模拟预失真系数,并根据输入信号的第1段信号和第1个模拟预失真系数确定第1个模拟预失真信号,同时将第1个模拟预失真系数存储至存储器1中,然后发送第1个模拟预失真信号至可调延时单元1,第1个模拟预失真信号的频段为1800MHz-1880MHz。并且此时,可调延时单元1处于打开状态,其他可调延时单元处于关闭状态。在T2时刻,模拟预失真芯片的工作频段为1880MHz-1960MHz,因此确定输入信号的第2段信号的频段为1880MHz-1960MHz,确定反馈信号的第2段信号的频段为1880MHz-1960MHz,根据输入信号的第2段信号和反馈信号的第2段信号确定第2个模拟预失真系数,并根据输入信号的第2段信号和第2个模拟预失真系数确定第2个模拟预失真信号,同时将第2个模拟预失真系数存储至存储器2中,然后发送第2个模拟预失真信号至可调延时单元2,第2个模拟预失真信号的频段为1880MHz-1960MHz。并且此时,可调延时单元2处于打开状态,其他可调延时单元处于关闭状态。在T3时刻,模拟预失真芯片的工作频段为1960MHz-2040MHz,因此确定输入信号的第3段信号的频段为1960MHz-2040MHz,确定反馈信号的第3段信号的频段为1960MHz-2040MHz,根据输入信号的第3段信号和反馈信号的第3段信号确定第3个模拟预失真系数,并根据输入信号的第3段信号和第3个模拟预失真系数确定第3个模拟预失真信号,同时将第3个模拟预失真系数存储至存储器3中,然后发送第3个模拟预失真信号至可调延时单元3,第2个模拟预失真信号的频段为1960MHz-2040MHz。并且此时,可调延时单元3处于打开状态,其他可调延时单元处于关闭状态。假设T1时刻与T2时刻间隔为0.01秒、T2时刻与T3时刻间隔为0.01秒,那么当可调延时单元1接收到第1个模拟预失真信号后,在延时0.02秒后发送第1个模拟预失真信号至合路器,可调延时单元2接收到第2个模拟预失真信号后,在延时0.01秒后发送第2个模拟预失真信号至合路器,可调延时单元3接收到第3个模拟预失真信号后,不进行延时直接发送第3个模拟预失真信号至合路器,当然,可调延时单元3进行了延时,那么相应的,可调延时单元1和可调延时单元2也要相应的进行同样时长的延时。合路器在同一时刻接收到了第1个模拟预失真信号、第2个模拟预失真信号以及第3个模拟预失真信号,并根据第1个模拟预失真信号、第2个模拟预失真信号以及第3个模拟预失真信号生产模拟预失真合成信号,模拟预失真合成信号的频段为1800MHz-2040MHz,然后合路器发送模拟预失真合成信号至耦合器2。模拟预失真合成信号在耦合器2中与经延时线传输的输入信号进行对消,生成对消信号,对消信号的频段为1800MHz-2040MHz,对消信号进入射频功率放大器。射频功率放大器对对消信号进行功率放大后输出。上述模拟预失真电路,由于模拟预失真芯片在一个时刻处理一个与自身工作频段对应的信号,并输出一个与自身工作频段对应的模拟预失真信号,因此该模拟预失真电路的模拟预失真芯片不会再因为信号的频段过大而导致生成的模拟预失真信号无法达到预期的效果,从而提高了模拟预失真电路对超宽带信号的对消效果。基于同样的构思,本申请提供了一种模拟预失真时分对消方法,该方法可以应用于模拟预失真电路,该模拟预失真电路包括模块控制单元、射频功率放大器、N个模拟预失真芯片,N为大于1的整数。图3为本申请提供的一种模拟预失真线时分对消方法流程示意图,如图3所示,该方法包括:步骤301,模块控制单元根据输入信号的频段,分别调整N个可调延时单元中的M个可调延时单元的工作状态,以及调整模拟预失真芯片在Ti时刻的工作频段。其中,i取遍1至M,M为不大于N且大于1的整数。步骤302,模拟预失真芯片在上述Ti时刻,根据输入信号、反馈信号以及模拟预失真芯片在Ti时刻的工作频段,确定第i个模拟预失真信号。其中,第i个模拟预失真信号的频段与模拟预失真芯片在Ti时刻的工作频段对应,反馈信号是根据射频功率放大器的输出信号确定的。步骤303,模拟预失真芯片在上述Ti时刻,发送第i个模拟预失真信号。步骤304,M个可调延时单元中的第i个可调延时单元接收第i个模拟预失真信号,并根据第i个可调延时单元的工作状态,延时第i时长后,发送第i个模拟预失真信号。步骤305,射频功率放大器对对消信号进行功率放大后输出。其中,对消信号是根据输入信号和M个模拟预失真信号生成的。在一种可能的实现方式中,上述M个可调延时单元中的第i个可调延时单元的工作状态为:在Ti时刻处于打开状态且延时第i时长后发送第i个模拟预失真信号。上述步骤304具体可以包括:M个可调延时单元中的第i个可调延时单元在Ti时刻接收模拟预失真芯片发送的第i个模拟预失真信号,在延时第i时长后的第一时刻发送所述模拟预失真信号。在一种可能的实现方式中,在上述步骤301之前,模块控制单元根据输入信号的频段和模拟预失真芯片的最大工作带宽,确定M的取值。在一种可能的实现方式中,上述电路还可以包括信号频段检测单元,在上述步骤301之前,信号频段检测单元接收输入信号,并对输入信号进行检测得到输入信号的频段,然后将输入信号的频段发送至所述模块控制单元。在一种可能的实现方式中,上述步骤302,具体可以包括:模拟预失真芯片在Ti时刻,根据输入信号以及模拟预失真芯片在Ti时刻的工作频段确定输入信号的第i段信号;根据反馈信号以及模拟预失真芯片在Ti时刻的工作频段确定反馈信号的第i段信号,然后根据输入信号的第i段信号和反馈信号的第i段信号,确定第i个模拟预失真系数,根据输入信号的第i段信号以及第i个模拟预失真系数,确定第i个模拟预失真信号。在一种可能的实现方式中,上述电路还可以包括N个存储器,在上述步骤302之后,上述步骤304之前,还可以包括:N个存储器中的第i个存储器存储第i个模拟预失真系数。图3所示的模拟预失真时分对消方法的具体实施过程和有益效果,与前述模拟预失真电路实施例中的实施过程和有益效果相同,可参考前述描述,这里不再赘述。显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

权利要求:1.一种模拟预失真电路,其特征在于,包括模块控制单元、模拟预失真芯片、射频功率放大器和N个可调延时单元,N为大于1的整数;所述模块控制单元与所述N个可调延时单元分别相连,所述模块控制单元与所述模拟预失真芯片相连,所述模拟预失真芯片的输出端与所述N个可调延时单元的输入端分别相连,所述N个可调延时单元输出端分别与所述射频功率放大器的输入端相连,所述射频功率放大器的输出端与所述模拟预失真芯片的输入端相连;所述模块控制单元,用于根据输入信号的频段,调整所述模拟预失真芯片在Ti时刻的工作频段,以及用于调整所述N个可调延时单元中的M个可调延时单元的工作状态,其中,i取遍1至M,M为不大于N且大于1的整数;所述模拟预失真芯片,用于在所述Ti时刻,根据所述输入信号、反馈信号以及所述模拟预失真芯片在所述Ti时刻的工作频段,确定第i个模拟预失真信号,以及,发送所述第i个模拟预失真信号,其中,所述第i个模拟预失真信号的频段与所述模拟预失真芯片在所述Ti时刻的工作频段对应,所述反馈信号是根据所述射频功率放大器的输出信号确定的;所述M个可调延时单元中的第i个可调延时单元,用于接收所述第i个模拟预失真信号,并根据所述第i个可调延时单元的工作状态,延时第i时长后,发送所述第i个模拟预失真信号;所述射频功率放大器,用于对对消信号进行功率放大后输出,所述对消信号是根据所述输入信号和M个模拟预失真信号生成的。2.如权利要求1所述的电路,其特征在于,所述M个可调延时单元中的第i个可调延时单元的工作状态为在所述Ti时刻处于打开状态且延时所述第i时长后发送所述第i个模拟预失真信号;所述M个可调延时单元中的第i个可调延时单元,具体用于,在所述Ti时刻接收所述模拟预失真芯片发送的所述第i个模拟预失真信号,在延时所述第i时长后的第一时刻发送所述模拟预失真信号。3.如权利要求1或2所述的电路,其特征在于,所述电路还包括合路器,所述N个可调延时单元的输出端分别与所述合路器的输入端相连,所述合路器的输出端与所述射频功率放大器的输入端相连;所述合路器,用于接收所述M个可调延时单元分别发送的M个模拟预失真信号,根据所述M个模拟预失真信号确定模拟预失真合成信号,并将所述模拟预失真合成信号发送至所述射频功率放大器,所述模拟预失真合成信号的频段与所述输入信号的频段相同。4.如权利要求1或2所述的电路,其特征在于,所述模块控制单元还用于,根据所述输入信号的频段和所述模拟预失真芯片的最大工作带宽,确定所述M的取值。5.如权利要求1或2所述的电路,其特征在于,所述电路还包括信号频段检测单元,所述信号频段检测单元的输出端与所述模块控制单元的输入端相连;所述信号频段检测单元,用于接收所述输入信号,检测得到所述输入信号的频段,并将所述输入信号的频段发送至所述模块控制单元。6.如权利要求1或2所述的电路,其特征在于,所述模拟预失真芯片,用于在所述Ti时刻,根据所述输入信号、反馈信号以及所述模拟预失真芯片在所述Ti时刻的工作频段,确定第i个模拟预失真信号,包括:所述模拟预失真芯片在所述Ti时刻,根据所述输入信号以及所述模拟预失真芯片在所述Ti时刻的工作频段确定所述输入信号的第i段信号;根据所述反馈信号以及所述模拟预失真芯片在所述Ti时刻的工作频段确定所述反馈信号的第i段信号,然后根据所述输入信号的第i段信号和所述反馈信号的第i段信号,确定第i个模拟预失真系数;根据所述输入信号的第i段信号以及所述第i个模拟预失真系数,确定所述第i个模拟预失真信号。7.如权利要求6所述的电路,其特征在于,所述电路还包括N个存储器,所述N个存储器分别与所述模拟预失真芯片相连;所述N个存储器中的第i个存储器,用于存储所述第i个模拟预失真系数。8.一种模拟预失真时分对消方法,其特征在于,应用于模拟预失真电路,所述模拟预失真电路包括模块控制单元、模拟预失真芯片、射频功率放大器和N个可调延时单元,N为大于1的整数,所述方法包括:所述模块控制单元根据输入信号的频段,调整所述模拟预失真芯片在Ti时刻的工作频段,所述模块控制单元根据输入信号的频段调整所述N个可调延时单元中的M个可调延时单元的工作状态,其中,i取遍1至M,M为不大于N且大于1的整数;所述模拟预失真芯片在所述Ti时刻,根据所述输入信号、反馈信号以及所述模拟预失真芯片在所述Ti时刻的工作频段,确定第i个模拟预失真信号,并发送所述第i个模拟预失真信号,其中,所述第i个模拟预失真信号的频段与所述模拟预失真芯片在所述Ti时刻的工作频段对应,所述反馈信号是根据所述射频功率放大器的输出信号确定的;所述M个可调延时单元中的第i个可调延时单元接收所述第i个模拟预失真信号,并根据所述第i个可调延时单元的工作状态,延时第i时长后,发送所述第i个模拟预失真信号;所述射频功率放大器对对消信号进行功率放大后输出,所述对消信号是根据所述输入信号和M个模拟预失真信号生成的。9.如权利要求8所述的方法,其特征在于,所述M个可调延时单元中的第i个可调延时单元的工作状态为在所述Ti时刻处于打开状态且延时所述第i时长后发送所述第i个模拟预失真信号;所述M个可调延时单元中的第i个可调延时单元接收所述第i个模拟预失真信号,并根据所述第i个可调延时单元的工作状态,延时第i时长后,发送所述第i个模拟预失真信号,包括:所述M个可调延时单元中的第i个可调延时单元在所述Ti时刻接收所述模拟预失真芯片发送的所述第i个模拟预失真信号,在延时所述第i时长后的第一时刻发送所述模拟预失真信号。10.如权利要求8或9所述的方法,其特征在于,所述方法还包括:所述模块控制单元根据所述输入信号的频段和所述模拟预失真芯片的最大工作带宽,确定所述M的取值。

百度查询: 京信网络系统股份有限公司 一种模拟预失真电路及模拟预失真时分对消方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。