申请/专利权人:中国电子科技集团公司第二十四研究所
申请日:2022-05-24
公开(公告)日:2024-03-26
公开(公告)号:CN114967808B
主分类号:G05F1/56
分类号:G05F1/56
优先权:
专利状态码:有效-授权
法律状态:2024.03.26#授权;2022.09.16#实质审查的生效;2022.08.30#公开
摘要:本发明属于模拟集成电路中的开关电源芯片领域,具体涉及一种用于DCDC自举驱动电路的压差限制电路,该电路结构由一个电流源、8个N型MOS功率管、6个P型MOS功率管、6个电阻以及一个二极管D1组成,各个器件按照电路图的结构进行连接,构成了压差限制电路;本发明设计的压差限制电路中,当自举端电压和开关端电压压差较低时,所有MOS管工作在截止区,电路不工作,当压差上升到电路开启阈值时,电路开始工作,使自举端电压和开关端电压压差稳定在固定值,从而保证开关电源芯片的高边功率管有足够的过驱动电压,进而保证开关电源芯片的大功率输出应用。
主权项:1.一种用于DCDC自举驱动电路的压差限制电路,其特征在于,包括:一个电流源IB1、8个N型MOS功率管MN1-MN8、6个P型MOS功率管MP1-MP6、6个电阻R1~R6以及一个二极管D1;MN1的源极与MN2的漏极连接,MN1的栅极分别与电流源IB1的输出端、MN1的漏极以及MN3的栅极连接;IB1的输入端连接BOOST端;MN2的漏极分别与MN1的源极、MN2栅极以及MN4的栅极连接,MN2的源极连接功率管输出端;MN3的漏极分别与MP1的漏极、MP1的栅极、MP2的栅极、MP5的栅极以及MP6的栅极连接,MN3的源极连接MN4的漏极;MN4的源极连接功率管输出端;MP1的源极与电阻R1的一端连接;MP2的源极连接电阻R2的一端,MP2的漏极与MP3的源极连接;MP3的栅极与MP4的栅极连接,MP3的漏极分别与MN5的漏极、MN5的栅极以及MN6的栅极连接,其中将MP3的栅极作为使能信号的输入端,通过使能信号输入端为电路输入EN信号;MP4的源极与MP5的漏极连接,MP4的漏极与MN6的漏极、MN7的漏极、MN7的栅极以及MN8的栅极连接;MP5的源极连接电阻R3的一端;MP6的源极连接电阻R4的一端,MP6的漏极分别与MN7的源极、MN8的漏极连接,且MP6的漏极作为压差限制电路的信号输出端;MN5的源极与电阻R5的一端连接;MN6的源极分别连接电阻R6的一端和二极管D1的正极;二极管D1的负极连接BOOST端;MN8的源极、电阻R5以及电阻R6的另一端均连接功率管输出端;电阻R1、电阻R2、电阻R3以及电阻R4的另一端与BOOST端连接,构成压差限制电路。
全文数据:
权利要求:
百度查询: 中国电子科技集团公司第二十四研究所 一种用于DCDC自举驱动电路的压差限制电路
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。