申请/专利权人:深圳鸿芯微纳技术有限公司
申请日:2024-03-20
公开(公告)日:2024-04-26
公开(公告)号:CN117931093A
主分类号:G06F3/06
分类号:G06F3/06;G06F12/0877
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.05.14#实质审查的生效;2024.04.26#公开
摘要:本申请提供了一种全局IO分配方法、装置及电子设备,基于芯片中的多个缓存器与多个焊盘建立网络有向图;缓存器为输入输出缓存器;基于网络有向图进行最小费用最大流模型求解,得到缓存器与焊盘之间的连接关系;对于连接关系为多对多的情况,对多对多的连接关系进行拆分,得到缓存器与焊盘的一对一关系,以便进行缓存器分配。本申请能够全局优化IO缓存器分配,最大程度提升最终绕线质量,且考虑绕线资源,提高绕线成功率,减少整体绕线长度和绕道。
主权项:1.一种全局IO分配方法,其特征在于,所述方法包括:基于芯片中的多个缓存器与多个焊盘建立网络有向图;所述缓存器为IO输入输出缓存器;基于所述网络有向图进行最小费用最大流模型求解,得到缓存器与焊盘之间的连接关系;对于连接关系为多对多的情况,对多对多的连接关系进行拆分,得到缓存器与焊盘的一对一关系,以便进行缓存器分配。
全文数据:
权利要求:
百度查询: 深圳鸿芯微纳技术有限公司 全局I/O分配方法、装置及电子设备
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。