买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明公布】基于SCA的波形数字化时间测量方法及系统_中国科学技术大学_201811606234.5 

申请/专利权人:中国科学技术大学

申请日:2018-12-26

公开(公告)日:2020-07-03

公开(公告)号:CN111367158A

主分类号:G04F10/00(20060101)

分类号:G04F10/00(20060101)

优先权:

专利状态码:有效-授权

法律状态:2021.04.23#授权;2020.07.28#实质审查的生效;2020.07.03#公开

摘要:本发明公开了基于SCA的波形数字化时间测量方法及系统,测量方法包括:进行粗时间的测量,该粗时间作为SCA所采集波形的大量程时间单元,进行粗时间的测量的方法包括:在现场可编程门阵列FPGA中引入与SCA的参考时钟同步的一路时钟信号,并以此在FPGA中生成两路时钟信号,用于提供给FPGA中的一双计数器进行粗时间计数,这两路时钟信号的周期与SCA采样循环时间相同,且设置两路时钟信号相位的相位差以保证每个计数器的亚稳态时间错开;以及在FPGA中设置SCA采样控制逻辑,利用SCA芯片的采样停止信号锁存双计数器的输出结果,并根据采样停止位置编号选择双计数器其中一个计数器的结果来计算得到粗时间。该方法及系统实现了精确、大量程的时间测量。

主权项:1.一种基于SCA的波形数字化时间测量方法,其特征在于,包括:进行粗时间的测量,该粗时间作为SCA所采集波形的大量程时间单元,所述进行粗时间的测量的方法包括:在FPGA中引入与SCA的参考时钟同步的一路时钟信号,并以此在FPGA中生成两路时钟信号,所述两路时钟信号用于提供给FPGA中的一双计数器进行粗时间计数,所述两路时钟信号的周期与SCA采样循环时间相同,且设置两路时钟信号的相位差以保证每个计数器的亚稳态时间错开;以及在FPGA中设置SCA采样控制逻辑,利用SCA的采样停止信号锁存双计数器的输出结果,并根据采样停止位置编号选择双计数器其中一个计数器的结果来计算得到粗时间。

全文数据:

权利要求:

百度查询: 中国科学技术大学 基于SCA的波形数字化时间测量方法及系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。