买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】应用于电荷泵系统的两相动态同步时钟产生电路_华润微集成电路(无锡)有限公司_201711083315.7 

申请/专利权人:华润微集成电路(无锡)有限公司

申请日:2017-11-07

公开(公告)日:2024-03-22

公开(公告)号:CN109756104B

主分类号:H02M3/07

分类号:H02M3/07

优先权:

专利状态码:有效-授权

法律状态:2024.03.22#授权;2021.05.07#著录事项变更;2019.06.07#实质审查的生效;2019.05.14#公开

摘要:本发明涉及一种应用于电荷泵系统的两相动态同步时钟产生电路,包括第一路环形振荡器和第二路环形振荡器。采用了该发明中的应用于电荷泵系统的两相动态同步时钟产生电路,通过两路互相作用的环形振荡器结构,实现了当输出时钟信号发生相位不同步的变化时通过互相推动加速达到动态同步的效果,能够适用于对频率以及相位同步要求较高的场合,具有更好的应用价值。

主权项:1.一种应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述的两相动态同步时钟产生电路包括:第一路环形振荡器,由振荡模块首尾相连而构成,用于产生同步时钟信号;第二路环形振荡器,由振荡模块首尾相连而构成,并与所述的第一路环形振荡器相互作用,用于产生同步时钟信号;至少两个反相器,所述至少两个反相器的输入端分别连接所述两相动态同步时钟产生电路的同一级振荡模块的输出端,用于对所述两相动态同步时钟产生电路的输出信号进行滤波,且所述至少两个反相器的输出端通过输出端口输出所述两相动态同步时钟产生电路的信号;所述的第一路环形振荡器的振荡模块的输出端分别与相对应的所述的第二路环形振荡器的振荡模块的输入端相连接,所述的第二路环形振荡器的振荡模块的输出端分别与相对应的所述的第一路环形振荡器的振荡模块的输入端相连接,所述的第一路环形振荡器的振荡模块和所述的第二路环形振荡器的振荡模块均包括起振子模块和振荡子模块;所述的第一路环形振荡器包括第一起振子模块、第一振荡子模块、第二振荡子模块、第三振荡子模块、第四振荡子模块,所述第二路环形振荡器包括第二起振子模块、第五振荡子模块、第六振荡子模块、第七振荡子模块、第八振荡子模块;所述第一起振子模块的第一输入端输入一使能信号,所述第一起振子模块的第二输入端输入所述第四振荡子模块的输出信号,所述第一起振子模块的第三输入端输入所述第五振荡子模块的输出信号,所述第一振荡子模块的第一输入端输入所述第一起振子模块的输出信号,所述第一振荡子模块的第二输入端输入所述第二起振子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第一输入端分别输入所述第一振荡子模块至第三振荡子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第二输入端分别输入所述第六振荡子模块至第八振荡子模块的输出信号,所述第五振荡子模块的第一输入端输入所述第八振荡子模块的输出信号,所述第五振荡子模块的第二输入端输入所述第一起振子模块的输出信号,所述第二起振子模块的第一输入端输入一使能信号,所述第二起振子模块的第二输入端输入所述第五振荡子模块的输出信号,所述第二起振子模块的第三输入端输入所述第一振荡子模块的输出信号,所述第六振荡子模块的第一输入端输入所述第二起振子模块的输出信号,所述第六振荡子模块的第二输入端输入所述第二振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第一输入端分别输入所述第六振荡子模块和第七振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第二输入端分别输入所述第四振荡子模块和第五振荡子模块的输出信号。

全文数据:应用于电荷泵系统的两相动态同步时钟产生电路技术领域本发明涉及数字芯片技术领域,尤其涉及时钟同步技术领域,具体是指一种应用于电荷泵系统的两相动态同步时钟产生电路。背景技术在数字芯片系统中,时钟信号占据着非常重要的位置。比如数模转换器ADC、数据接口电路、电荷泵电路等,都需要一个精确的时钟信号。时钟信号一般是由外部时钟源或晶振产生,但当外部时钟源无法提供所需要的频率和相位时,就需要在芯片内部设计一个时钟产生电路来产生时钟信号。在标准CMOS工艺中,通常采用环形振荡器产生振荡频率。请参阅图1所示,其为现有技术中环形振荡器的电路结构示意图,这种电路结构相对简单,集成度高,其振荡频率由反相器的延迟时间、电容大小及反相器的级数共同决定,电容通常采用MOS电容。请参阅图2所示,其为现有技术中两相动态同步时钟产生电路的电路结构示意图,这种两相动态同步时钟产生电路中,通过加RS触发器,使一路时钟转换为两路反相时钟,但是这种方法产生的两相时钟,由于门级电路的延时,会使得相位同步效果不好,特别是在频率较快、同步要求较高时,就不适用。如果采用图1及图2的方法产生两相时钟,由于振荡器频率要求较高,很小的门延时可能就会使两路时钟信号相位偏移较多。而电荷泵对两相不交叠时钟的同步要求较高,需要达到一侧电容打开另一侧电容要及时关断,否则会出现电流泄漏问题,无法输出电路所需的高压。发明内容本发明的目的是克服了上述至少一个现有技术的缺点,提供了一种能够实现时钟同步效果更佳的应用于电荷泵系统的两相动态同步时钟产生电路。为了实现上述目的,本发明的应用于电荷泵系统的两相动态同步时钟产生电路具有如下构成:该应用于电荷泵系统的两相动态同步时钟产生电路,其主要特点是,所述的两相动态同步时钟产生电路包括:第一路环形振荡器,由奇数级振荡模块首尾相连而构成,用于产生同步时钟信号;第二路环形振荡器,由奇数级振荡模块首尾相连而构成,并与所述的第一路环形振荡器相互作用,用于产生同步时钟信号;至少两个反相器,所述至少两个反相器的输入端分别连接所述两相动态同步时钟产生电路的同一级振荡模块的输出端,用于对所述两相动态同步时钟产生电路的输出信号进行滤波,且所述至少两个反相器的输出端通过输出端口输出所述两相动态同步时钟产生电路的信号。该应用于电荷泵系统的两相动态同步时钟产生电路的第一路环形振荡器的奇数级振荡模块的输出端分别与相对应的所述的第二路环形振荡器的奇数级振荡模块的输入端相连接,所述的第二路环形振荡器的奇数级振荡模块的输出端分别与相对应的所述的第一路环形振荡器的奇数级振荡模块的输入端相连接,所述的第一路环形振荡器的奇数级振荡模块和所述的第二路环形振荡器的奇数级振荡模块均包括起振子模块和振荡子模块。该应用于电荷泵系统的两相动态同步时钟产生电路的第一路环形振荡器包括第一起振子模块、第一振荡子模块、第二振荡子模块、第三振荡子模块、第四振荡子模块,所述第二路环形振荡器包括第二起振子模块、第五振荡子模块、第六振荡子模块、第七振荡子模块、第八振荡子模块。该应用于电荷泵系统的两相动态同步时钟产生电路的第一起振子模块的第一输入端输入一使能信号,所述第一起振子模块的第二输入端输入所述第四振荡子模块的输出信号,所述第一起振子模块的第三输入端输入所述第五振荡子模块的输出信号,所述第一振荡子模块的第一输入端输入所述第一起振子模块的输出信号,所述第一振荡子模块的第二输入端输入所述第二起振子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第一输入端分别输入所述第一振荡子模块至第三振荡子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第二输入端分别输入所述第六振荡子模块至第八振荡子模块的输出信号,所述第五振荡子模块的第一输入端输入所述第八振荡子模块的输出信号,所述第五振荡子模块的第二输入端输入所述第一起振子模块的输出信号,所述第二起振子模块的第一输入端输入一使能信号,所述第二起振子模块的第二输入端输入所述第五振荡子模块的输出信号,所述第二起振子模块的第三输入端输入所述第一振荡子模块的输出信号,所述第六振荡子模块的第一输入端输入所述第二起振子模块的输出信号,所述第六振荡子模块的第二输出端输入所述第二振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第一输入端分别输入所述第六振荡子模块和第七振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第二输入端分别输入所述第四振荡子模块和第五振荡子模块的输出信号。该应用于电荷泵系统的两相动态同步时钟产生电路的第二振荡子模块的输出端连接第三反相器,所述第三反相器连接第三输出端,所述的第四振荡子模块的输出端连接第一反相器,所述第一反相器连接第一输出端,所述的第六振荡子模块的输出端连接第四反相器,所述第四反相器连接第四输出端,所述第八振荡子模块的输出端连接第二反相器,所述第二反相器连接第二输出端。该应用于电荷泵系统的两相动态同步时钟产生电路的振荡子模块包括:第一级CMOS反相器,包括第一PMOS管和第一NMOS管,所述第一PMOS管的源极输入电源电压,所述第一NMOS管的源极接地,所述第一PMOS管的栅极和所述第一NMOS管的栅极与所述振荡子模块的第二输入端连接;第二级CMOS反相器,包括第二PMOS管和第二NMOS管,所述第二PMOS管的源极与所述第一PMOS管的漏极连接,所述第二PMOS管的漏极与所述第二NMOS管的漏极相连接,所述第二NMOS管的源极与所述第一NMOS管的漏极连接,所述第二PMOS管的漏极和所述第二NMOS管的漏极均与所述振荡子模块的输出端连接,所述第二PMOS管的栅极和第二NMOS管的栅极均与所述振荡子模块的第一输入端连接;第三级CMOS反相器,包括第三PMOS管和第三NMOS管,所述第三PMOS管的源极输入电源电压,所述第三NMOS管的源极接地,所述第三PMOS管的漏极和第三NMOS管的漏极与所述振荡子模块的输出端连接,所述第三PMOS管的栅极和第三NMOS管的栅极与所述振荡子模块的第一输入端连接。该应用于电荷泵系统的两相动态同步时钟产生电路的起振子模块包括:第四级CMOS反相器,包括第四PMOS管和第四NMOS管,所述第四PMOS管的漏极与所述第四NMOS管的漏极与所述起振子模块的输出端连接,所述第四PMOS管的栅极和第四NMOS管的栅极均与所述起振子模块的第一输入端连接;第五级CMOS反相器,包括第五PMOS管和第五NMOS管,所述第五PMOS管的漏极与所述第四PMOS管的源极连接,所述第五NMOS管的漏极与所述第四NMOS管的源极连接,所述第五NMOS管的源极接地,所述第五PMOS管的栅极和第五NMOS管的栅极均与所述起振子模块的第二输入端连接;第六级CMOS反相器,包括第六PMOS管和第六NMOS管,所述第六PMOS管的源极与所述第五PMOS管的源极相连接,所述第六NMOS管的源极接地,所述第六PMOS管的漏极和所述第六NMOS管的漏极均与所述起振子模块的输出端连接,所述第六PMOS管的栅极和第六NMOS管的栅极均与所述起振子模块的第一输入端连接;第七PMOS使能管和第七NMOS使能管,所述第七PMOS使能管的栅极输入一使能信号,所述第七PMOS使能管的源极输入电源电压,所述第七PMOS使能管的漏极与所述第五PMOS管的源极以及所述第六PMOS管的源极连接,所述第七NMOS使能管的栅极输入一使能信号,所述第七NMOS使能管的源极接地,所述第七NMOS使能管的漏极与所述起振子模块的输出端连接。该应用于电荷泵系统的两相动态同步时钟产生电路的第一路环形振荡器的奇数级振荡模块和第二路环形振荡器的奇数级振荡模块的输出端均连接电容,用于改变时钟频率。该应用于电荷泵系统的两相动态同步时钟产生电路的电容为MOS电容。采用了该发明中的应用于电荷泵系统的两相动态同步时钟产生电路,通过两路互相作用的环形振荡器结构,实现了当输出时钟信号发生相位不同步的变化时通过互相推动加速达到动态同步的效果,能够适用于对频率以及相位同步要求较高的场合,具有更好的应用价值。附图说明图1为现有技术中环形振荡器的电路结构示意图。图2为现有技术中两相动态同步时钟产生电路的电路结构示意图。图3为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的电路结构示意图。图4为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的另一电路结构示意图。图5为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的振荡子模块的电路结构示意图。图6为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的起振子模块的电路结构示意图。图7为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的两路环形振荡器的任一级振荡单元的电路结构示意图。图8为本发明的应用于电荷泵系统的两相动态同步时钟产生电路中相位超前时序图。具体实施方式为了能够更清楚地描述本发明的技术内容,下面结合具体实施例来进行进一步的描述。请参阅图3所示,其为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的电路结构示意图。该应用于电荷泵系统的两相动态同步时钟产生电路,其主要特点是,所述的两相动态同步时钟产生电路包括:第一路环形振荡器,由奇数级振荡模块首尾相连而构成,用于产生同步时钟信号;第二路环形振荡器,由奇数级振荡模块首尾相连而构成,并与所述的第一路环形振荡器相互作用,用于产生同步时钟信号;至少两个反相器,所述至少两个反相器的输入端分别连接所述两相动态同步时钟产生电路的同一级振荡模块的输出端,用于对所述两相动态同步时钟产生电路的输出信号进行滤波,且所述至少两个反相器的输出端通过输出端口输出所述两相动态同步时钟产生电路的信号。起振子模块与振荡子模块的区别在于是否具有使能信号,当起振子模块的使能信号ENL为高时,该应用于电荷泵系统的两相动态同步时钟产生电路不工作,当ENL被拉低,该应用于电荷泵系统的两相动态同步时钟产生电路中的起振子模块使能,开始产生振荡信号。其中每一级振荡模块的输入为前一级振荡模块的输出,同时将一路的输出信号作为另一路的反馈控制输入,用来推动彼此加速翻转。该应用于电荷泵系统的两相动态同步时钟产生电路的第一路环形振荡器的奇数级振荡模块的输出端分别与相对应的所述的第二路环形振荡器的奇数级振荡模块的输入端相连接,所述的第二路环形振荡器的奇数级振荡模块的输出端分别与相对应的所述的第一路环形振荡器的奇数级振荡模块的输入端相连接,所述的第一路环形振荡器的奇数级振荡模块和所述的第二路环形振荡器的奇数级振荡模块均包括起振子模块和振荡子模块。其中,第一路环形振荡器包括第一起振子模块、第一振荡子模块、第二振荡子模块、第三振荡子模块、第四振荡子模块,所述第二路环形振荡器包括第二起振子模块、第五振荡子模块、第六振荡子模块、第七振荡子模块、第八振荡子模块,第一起振子模块的第一输入端输入一使能信号,所述第一起振子模块的第二输入端输入所述第四振荡子模块的输出信号,所述第一起振子模块的第三输入端输入所述第五振荡子模块的输出信号,所述第一振荡子模块的第一输入端输入所述第一起振子模块的输出信号,所述第一振荡子模块的第二输入端输入所述第二起振子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第一输入端分别输入所述第一振荡子模块至第三振荡子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第二输入端分别输入所述第六振荡子模块至第八振荡子模块的输出信号,所述第五振荡子模块的第一输入端输入所述第八振荡子模块的输出信号,所述第五振荡子模块的第二输入端输入所述第一起振子模块的输出信号,所述第二起振子模块的第一输入端输入一使能信号,所述第二起振子模块的第二输入端输入所述第五振荡子模块的输出信号,所述第二起振子模块的第三输入端输入所述第一振荡子模块的输出信号,所述第六振荡子模块的第一输入端输入所述第二起振子模块的输出信号,所述第六振荡子模块的第二输出端输入所述第二振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第一输入端分别输入所述第六振荡子模块和第七振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第二输入端分别输入所述第四振荡子模块和第五振荡子模块的输出信号。在实际应用中,请参阅图3所示,其为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的电路结构示意图。该应用于电荷泵系统的两相动态同步时钟产生电路的第二振荡子模块的输出端连接第三反相器,所述第三反相器连接第三输出端OUT3,所述的第四振荡子模块的输出端连接第一反相器,所述第一反相器连接第一输出端OUT1,所述的第六振荡子模块的输出端连接第四反相器,所述第四反相器连接第四输出端OUT4,所述第八振荡子模块的输出端连接第二反相器,所述第二反相器连接第二输出端OUT2,其中,由于该第一路环形振荡器的第三输出端OUT3和第一输出端OUT1为同一路环形振荡器的不同结点处,因此可以输出不同相位的时钟,而在该应用于电荷泵系统的两相动态同步时钟产生电路中两路振荡器相同级数的结点处,如该应用于电荷泵系统的两相动态同步时钟产生电路中,该第一路环形振荡器的第一输出端OUT1和第二路环形振荡器的第二输出端OUT2。在实际应用中,可根据具体需求来设置该应用于电荷泵系统的两相动态同步时钟产生电路的输出端个数。请参阅图5所示,其为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的振荡子模块的电路结构示意图。该振荡子模块包括:第一级CMOS反相器,包括第一PMOS管P1和第一NMOS管N1,所述第一PMOS管P1的源极输入电源电压,所述第一NMOS管N1的源极接地,所述第一PMOS管P1的栅极和所述第一NMOS管N1的栅极均与所述振荡子模块的第二输入端连接;第二级CMOS反相器,包括第二PMOS管P2和第二NMOS管N2,所述第二PMOS管P2的源极与所述第一PMOS管P1的漏极连接,所述第二PMOS管P2的漏极与所述第二NMOS管N2的漏极相连接,所述第二NMOS管N2的源极与所述第一NMOS管N1的漏极连接,所述第二PMOS管P2的漏极和所述第二NMOS管N2的漏极均与所述振荡子模块的输出端连接,所述第二PMOS管P2的栅极和第二NMOS管N2的栅极均与所述振荡子模块的第一输入端连接;第三级CMOS反相器,包括第三PMOS管P3和第三NMOS管N3,所述第三PMOS管P3的源极输入电源电压,所述第三NMOS管N3的源极接地,所述第三PMOS管P3的漏极和第三NMOS管N3的漏极均与所述振荡子模块的输出端连接,所述第三PMOS管P3的栅极和第三NMOS管N3的栅极均与所述振荡子模块的第一输入端连接。请参阅图6所示,其为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的起振子模块的电路结构示意图。该起振子模块包括:第四级CMOS反相器,包括第四PMOS管P4和第四NMOS管N4,所述第四PMOS管P4的漏极和所述第四NMOS管N4的漏极均与所述起振子模块的输出端连接,所述第四PMOS管P4的栅极和第四NMOS管N4的栅极均与所述起振子模块的第一输入端连接;第五级CMOS反相器,包括第五PMOS管P5和第五NMOS管N5,所述第五PMOS管P5的漏极与所述第四PMOS管P4的源极连接,所述第五NMOS管N5的漏极与所述第四NMOS管N4的源极连接,所述第五NMOS管N5的源极接地,所述第五PMOS管P5的栅极和第五NMOS管N5的栅极均与所述起振子模块的第二输入端连接;第六级CMOS反相器,包括第六PMOS管P6和第六NMOS管N6,所述第六PMOS管P6的源极与所述第五PMOS管P5的源极相连接,所述第六NMOS管N6的源极接地,所述第六PMOS管P6的漏极和所述第六NMOS管N6的漏极均与所述起振子模块的输出端连接,所述第六PMOS管P6的栅极和第六NMOS管N6的栅极均与所述起振子模块的第一输入端连接;第七PMOS使能管P7和第七NMOS使能管N7,所述第七PMOS使能管P7的栅极输入一使能信号,所述第七PMOS使能管P7的源极输入电源电压,所述第七PMOS使能管P7的漏极与所述第五PMOS管P5的源极以及所述第六PMOS管P6的源极连接,所述第七NMOS使能管N7的栅极输入一使能信号,所述第七NMOS使能管N7的源极接地,所述第七NMOS使能管N7的漏极与所述起振子模块的输出端连接。在实际应用中,该应用于电荷泵系统的两相动态同步时钟产生电路的振荡子模块中参阅图5,当振荡子模块的第一输入端A1和第二输入端A2输入信号同步时,第一PMOS管P1和第二PMOS管P2串联后宽长比与第三PMOS管P3相同,第一NMOS管N1和第二NMOS管N2串联后宽长比与第三NMOS管N3相同,即对应的驱动相同,因此该电路可简化为一个CMOS反相器,环形振荡器稳定输出时钟信号,此时工作速度能够达到最快。在实际应用中,该应用于电荷泵系统的两相动态同步时钟产生电路的起振子模块中参阅图6,当起振子模块的第一输入端A1和第二输入端A2输入信号同步时,第四PMOS管P4和第五PMOS管P5串联后宽长比与第六PMOS管P6相同,第四NMOS管N4和第五NMOS管N5串联后宽长比与第六NMOS管N6相同,即对应的驱动相同,因此该电路可简化为一个CMOS反相器,环形振荡器稳定输出时钟信号,此时工作速度能够达到最快。当振荡子模块或起振子模块的第一输入端A1、第二输入端A2输入信号不同步时,第一PMOS管P1、第二PMOS管P2、第一NMOS管N1、第二NMOS管N2组成的反相器的驱动将弱于第三PMOS管P3、第三NMOS管N3组成的反相器。第四PMOS管P4、第五PMOS管P5、第四NMOS管N4、第五NMOS管N5组成的反相器的驱动将弱于第六PMOS管P6、第六NMOS管N6组成的反相器。驱动减小,反相器翻转的时间就会滞后,从而使得输出信号的相位滞后,工作速度就会慢下来。当振荡子模块或起振子模块的第一输入端A1、第二输入端A2输入的信号不同步时,请参阅图7所示,其为本发明的应用于电荷泵系统的两相动态同步时钟产生电路的两路环形振荡器的任一级振荡单元的电路结构示意图。该电路结构由2路环形振荡器的同一级振荡子模块构成,其中第一路环形振荡器的振荡子模块的第一输入端和第二路环形振荡器的振荡子模块的第一输入端分别输入UP_n时刻和DOWN_n的信号,该第一路环形振荡器的振荡子模块的输出端和第二路环形振荡器的振荡子模块的输出端分别输出UP_n+1时刻和DOWN_n+1时刻的信号,同时该UP_n+1时刻和DOWN_n+1时刻的信号分别作为第二路环形振荡器的振荡子模块和第一路环形振荡器的振荡子模块的反馈信号,在实际应用中,假设UP_n的相位超前DOWN_n,UP_n的下降沿比DOWN_n的下降沿提前Δt,反相器的延时为T,UP_n+1翻转,并超前DOWN_n+1Δt’请参阅图8。当DOWN_n翻转为高,如果没有反馈信号UP_n+1的作用,在反相器延时T后DOWN_n+1跟着翻转为低;但是在反馈信号UP_n+1的作用下,由于UP_n+1超前DOWN_n+1Δt’翻转,此时N1、N2管导通,与N3管并联,整体宽长比增大,负载充电电流增大,DOWN_n+1被推动加速翻转,超前时间ΔtΔt’。经过N次循环,Δt’将会被拉得越来越小,从而使得UP_n+1与DOWN_n+1越来越同步,相位滞后同理。该应用于电荷泵系统的两相动态同步时钟产生电路的第一路环形振荡器的奇数级振荡模块和第二路环形振荡器的奇数级振荡模块的输出端均连接电容参阅图4,用于改变时钟频率。在实际应用中,时钟频率也由振荡单元的延时和级数决定。该应用于电荷泵系统的两相动态同步时钟产生电路的电容可为MOS电容。采用了该发明中的应用于电荷泵系统的两相动态同步时钟产生电路,通过两路互相作用的环形振荡器结构,实现了当输出时钟信号发生相位不同步的变化时通过互相推动加速达到动态同步的效果,能够适用于对频率以及相位同步要求较高的场合,具有更好的应用价值。在此说明书中,本发明已参照其特定的实施例作了描述。但是,很显然仍可以作出各种修改和变换而不背离本发明的精神和范围。因此,说明书和附图应被认为是说明性的而非限制性的。

权利要求:1.一种应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述的两相动态同步时钟产生电路包括:第一路环形振荡器,由奇数级振荡模块首尾相连而构成,用于产生同步时钟信号;第二路环形振荡器,由奇数级振荡模块首尾相连而构成,并与所述的第一路环形振荡器相互作用,用于产生同步时钟信号;至少两个反相器,所述至少两个反相器的输入端分别连接所述两相动态同步时钟产生电路的同一级振荡模块的输出端,用于对所述两相动态同步时钟产生电路的输出信号进行滤波,且所述至少两个反相器的输出端通过输出端口输出所述两相动态同步时钟产生电路的信号。2.根据权利要求1所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述的第一路环形振荡器的奇数级振荡模块的输出端分别与相对应的所述的第二路环形振荡器的奇数级振荡模块的输入端相连接,所述的第二路环形振荡器的奇数级振荡模块的输出端分别与相对应的所述的第一路环形振荡器的奇数级振荡模块的输入端相连接,所述的第一路环形振荡器的奇数级振荡模块和所述的第二路环形振荡器的奇数级振荡模块均包括起振子模块和振荡子模块。3.根据权利要求2所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述的第一路环形振荡器包括第一起振子模块、第一振荡子模块、第二振荡子模块、第三振荡子模块、第四振荡子模块,所述第二路环形振荡器包括第二起振子模块、第五振荡子模块、第六振荡子模块、第七振荡子模块、第八振荡子模块。4.根据权利要求3所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述第一起振子模块的第一输入端输入一使能信号,所述第一起振子模块的第二输入端输入所述第四振荡子模块的输出信号,所述第一起振子模块的第三输入端输入所述第五振荡子模块的输出信号,所述第一振荡子模块的第一输入端输入所述第一起振子模块的输出信号,所述第一振荡子模块的第二输入端输入所述第二起振子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第一输入端分别输入所述第一振荡子模块至第三振荡子模块的输出信号,所述第二振荡子模块至第四振荡子模块的第二输入端分别输入所述第六振荡子模块至第八振荡子模块的输出信号,所述第五振荡子模块的第一输入端输入所述第八振荡子模块的输出信号,所述第五振荡子模块的第二输入端输入所述第一起振子模块的输出信号,所述第二起振子模块的第一输入端输入一使能信号,所述第二起振子模块的第二输入端输入所述第五振荡子模块的输出信号,所述第二起振子模块的第三输入端输入所述第一振荡子模块的输出信号,所述第六振荡子模块的第一输入端输入所述第二起振子模块的输出信号,所述第六振荡子模块的第二输出端输入所述第二振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第一输入端分别输入所述第六振荡子模块和第七振荡子模块的输出信号,所述第七振荡子模块和第八振荡子模块的第二输入端分别输入所述第四振荡子模块和第五振荡子模块的输出信号。5.根据权利要求4所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述的第二振荡子模块的输出端连接第三反相器,所述第三反相器连接第三输出端,所述的第四振荡子模块的输出端连接第一反相器,所述第一反相器连接第一输出端,所述的第六振荡子模块的输出端连接第四反相器,所述第四反相器连接第四输出端,所述第八振荡子模块的输出端连接第二反相器,所述第二反相器连接第二输出端。6.根据权利要求4所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述振荡子模块包括:第一级CMOS反相器,包括第一PMOS管P1和第一NMOS管N1,所述第一PMOS管P1的源极输入电源电压,所述第一NMOS管N1的源极接地,所述第一PMOS管P1的栅极和所述第一NMOS管N1的栅极均与所述振荡子模块的第二输入端连接;第二级CMOS反相器,包括第二PMOS管P2和第二NMOS管N2,所述第二PMOS管P2的源极与所述第一PMOS管P1的漏极连接,所述第二PMOS管P2的漏极与所述第二NMOS管N2的漏极相连接,所述第二NMOS管N2的源极与所述第一NMOS管N1的漏极连接,所述第二PMOS管P2的漏极和所述第二NMOS管N2的漏极均与所述振荡子模块的输出端连接,所述第二PMOS管P2的栅极和第二NMOS管N2的栅极均与所述振荡子模块的第一输入端连接;第三级CMOS反相器,包括第三PMOS管P3和第三NMOS管N3,所述第三PMOS管P3的源极输入电源电压,所述第三NMOS管N3的源极接地,所述第三PMOS管P3的漏极和第三NMOS管N3的漏极均与所述振荡子模块的输出端连接,所述第三PMOS管P3的栅极和第三NMOS管N3的栅极均与所述振荡子模块的第一输入端连接。7.根据权利要求4所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述起振子模块包括:第四级CMOS反相器,包括第四PMOS管P4和第四NMOS管N4,所述第四PMOS管P4的漏极和所述第四NMOS管N4的漏极均与所述起振子模块的输出端连接,所述第四PMOS管P4的栅极和第四NMOS管N4的栅极均与所述起振子模块的第一输入端连接;第五级CMOS反相器,包括第五PMOS管P5和第五NMOS管N5,所述第五PMOS管P5的漏极与所述第四PMOS管P4的源极连接,所述第五NMOS管N5的漏极与所述第四NMOS管N4的源极连接,所述第五NMOS管N5的源极接地,所述第五PMOS管P5的栅极和第五NMOS管N5的栅极均与所述起振子模块的第二输入端连接;第六级CMOS反相器,包括第六PMOS管P6和第六NMOS管N6,所述第六PMOS管P6的源极与所述第五PMOS管P5的源极相连接,所述第六NMOS管N6的源极接地,所述第六PMOS管P6的漏极和所述第六NMOS管N6的漏极均与所述起振子模块的输出端连接,所述第六PMOS管P6的栅极和第六NMOS管N6的栅极均与所述起振子模块的第一输入端连接;第七PMOS使能管P7和第七NMOS使能管N7,所述第七PMOS使能管P7的栅极输入一使能信号,所述第七PMOS使能管P7的源极输入电源电压,所述第七PMOS使能管P7的漏极与所述第五PMOS管P5的源极以及所述第六PMOS管P6的源极连接,所述第七NMOS使能管N7的栅极输入一使能信号,所述第七NMOS使能管N7的源极接地,所述第七NMOS使能管N7的漏极与所述起振子模块的输出端连接。8.根据权利要求1所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述的第一路环形振荡器的奇数级振荡模块和第二路环形振荡器的奇数级振荡模块的输出端均连接电容,用于改变时钟频率。9.根据权利要求8所述的应用于电荷泵系统的两相动态同步时钟产生电路,其特征在于,所述的电容为MOS电容。

百度查询: 华润微集成电路(无锡)有限公司 应用于电荷泵系统的两相动态同步时钟产生电路

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。