申请/专利权人:三星电子株式会社
申请日:2023-09-20
公开(公告)日:2024-04-09
公开(公告)号:CN117856800A
主分类号:H03M13/11
分类号:H03M13/11
优先权:["20221006 KR 10-2022-0127935"]
专利状态码:在审-公开
法律状态:2024.04.09#公开
摘要:提供广义LDPC编码器、广义LDPC编码方法和存储装置。G‑LDPC编码器包括:多个广义约束GC编码器,基于具有准循环QC结构的GC码并行执行多个GC编码操作,GC码包括信息变量节点、内部奇偶校验变量节点和执行多个条件校验的超级校验节点,每个GC编码器包括执行GC编码操作的多个第一逻辑电路;以及LDPC编码器,基于具有QC结构的LDPC码执行LDPC编码操作,LDPC编码器包括执行单奇偶校验的多个单校验节点,每个GC编码器通过仅启用所述多个第一逻辑电路的一部分来确定内部奇偶校验位的一部分的奇偶校验位,LDPC编码器通过组合奇偶校验位来获得内部奇偶校验位,通过执行LDPC编码操作来确定外部奇偶校验位,并且输出信息位、内部奇偶校验位和外部奇偶校验位作为码字。
主权项:1.一种广义低密度奇偶校验G-LDPC编码器,包括:多个广义约束GC编码器,被配置为基于具有准循环QC结构的GC码并行执行多个GC编码操作,GC码包括信息变量节点、内部奇偶校验变量节点和被配置为执行多个条件校验的超级校验节点,其中,所述多个GC编码器中的每个GC编码器包括被配置为执行所述多个GC编码操作中的GC编码操作的多个第一逻辑电路;以及LDPC编码器,被配置为基于具有QC结构的LDPC码来执行LDPC编码操作,其中,LDPC编码器包括被配置为执行单奇偶校验的多个单校验节点,其中,每个GC编码器被配置为:接收信息位,并且通过仅启用所述多个第一逻辑电路的一部分以执行所述GC编码操作来确定作为与信息位对应的内部奇偶校验位的一部分的奇偶校验位,并且其中,LDPC编码器被配置为:通过组合从所述多个GC编码器获得的奇偶校验位来获得内部奇偶校验位,通过执行LDPC编码操作来确定与信息位和内部奇偶校验位对应的外部奇偶校验位,并且输出信息位、内部奇偶校验位和外部奇偶校验位作为码字。
全文数据:
权利要求:
百度查询: 三星电子株式会社 广义LDPC编码器、广义LDPC编码方法和存储装置
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。