申请/专利权人:广州大学
申请日:2022-11-03
公开(公告)日:2023-04-04
公开(公告)号:CN115903977A
主分类号:G05F1/56
分类号:G05F1/56
优先权:
专利状态码:在审-实质审查的生效
法律状态:2023.04.21#实质审查的生效;2023.04.04#公开
摘要:本发明涉及集尘电路技术领域,且公开了一种采用逻辑控制消除LCO震荡的DLDO电路,包括细调电路、粗调电路、窗口比较器、动态单限比较器与负载电路,所述窗口比较器的输入端与电路输出电压VOUT相连,所述窗口比较器的输出端与细调电路的输入端相连,所述单限比较器的输入端与电路输出电压VOUT相连,所述单限比较器的输出端与细调电路的输入端相连,所述细调电路包括稳定状态检测、双向移位寄存器组与小尺寸PMOS阵列。该采用逻辑控制消除LCO震荡的DLDO电路,采用动态比较器技术,有效避免了比较器输出信号的非期望翻转,同时降低了比较器的功耗,并通过使用粗调电路与细调电路相结合的技术,提升瞬态响应速度的同时降低了输出电压的误差。
主权项:1.一种采用逻辑控制消除LCO震荡的DLDO电路,包括细调电路、粗调电路、窗口比较器、动态单限比较器与负载电路,其特征在于:所述窗口比较器的输入端与电路输出电压VOUT相连,所述窗口比较器的输出端与细调电路的输入端相连,所述单限比较器的输入端与电路输出电压VOUT相连,所述单限比较器的输出端与细调电路的输入端相连;所述细调电路包括稳定状态检测、双向移位寄存器组与小尺寸PMOS阵列,所述稳定状态检测、双向移位寄存器组与小尺寸PMOS阵列的输入端与窗口比较器以及单限比较器的输入端相连,所述稳定状态检测的输出端与双向移位寄存器的输入端相连接,所述双向移位寄存器的输出端与小尺寸PMOS阵列的输入端相连接;所述粗调电路包括粗调逻辑与大尺寸PMOS阵列,所述粗调逻辑的输出端与大尺寸PMOS阵列的输入端相连接,所述大尺寸PMOS阵列的输出端和小尺寸PMOS阵列的输出端相连接作为电路的输出电压VOUT。
全文数据:
权利要求:
百度查询: 广州大学 一种采用逻辑控制消除LCO震荡的DLDO电路
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。