申请/专利权人:成都融见软件科技有限公司;上海合见工业软件集团有限公司
申请日:2023-12-15
公开(公告)日:2024-03-19
公开(公告)号:CN117724912A
主分类号:G06F11/22
分类号:G06F11/22
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.05#实质审查的生效;2024.03.19#公开
摘要:本发明涉及芯片验证技术领域,尤其涉及一种芯片FPGA原型验证的目标触发点确定系统,包括FPGA原型验证模块和软件控制模块,其中,所述原型验证模块与软件控制模块相连接;所述FPGA原型验证模块包括FPGA板、设置在所述FPGA板上的触发配置表和数据处理模块,数据处理模块实时从FPGA原型系统的预设接口读取中间状态数据与触发配置表结合确定目标触发点。本发明提高了芯片FPGA原型验证的目标触发点确定的准确性和效率。
主权项:1.一种芯片FPGA原型验证的目标触发点确定系统,其特征在于,包括FPGA原型验证模块和软件控制模块,其中,所述原型验证模块与软件控制模块相连接;所述FPGA原型验证模块包括FPGA板、设置在所述FPGA板上的触发配置表和数据处理模块,其中,所述FPGA板上烧录有待验证芯片对应的门级网表;所述触发配置表包括M条触发配置信息{A1,A2,…,Am,…,AM},Am为第m条触发配置信息,m的取值范围为1到M,Am=(A1m,A2m,A3m),A1m为Am的触发位标识信息,A2m为Am的触发约束信息,A3m为Am的触发执行指令;A3m包括跳转至Aj、将当前时刻确定为目标触发点;j的取值范围为1到M,Aj≠Am,设置A1为初始目标Am;所述软件控制模块用于配置FPGA原型验证模块的初始状态,向FPGA原型验证模块的输入端口输入激励信息;所述FPGA原型验证模块从初始状态开始运行,基于输入端口接收的激励信息对所述待验证芯片执行FPGA原型验证;所述数据处理模块用于实时从FPGA原型系统的预设接口读取中间状态数据,当所读取的中间状态数据出现当前目标Am对应的目标A1m时,判断后续读取的中间状态数据是否符合当前目标Am对应的目标A2m,当符合目标A2m时,若当前目标Am对应的目标A3m为将当前时刻确定为目标触发点指令,则将当前触发点确定为目标触发点,否则,将目标A3m对应的Aj更新为目标Am,继续从FPGA原型系统的预设接口读取中间状态数据进行判断,直至确定目标触发点。
全文数据:
权利要求:
百度查询: 成都融见软件科技有限公司;上海合见工业软件集团有限公司 芯片FPGA原型验证的目标触发点确定系统
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。