申请/专利权人:海鹰企业集团有限责任公司
申请日:2023-12-21
公开(公告)日:2024-03-22
公开(公告)号:CN117742445A
主分类号:G06F1/02
分类号:G06F1/02
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.09#实质审查的生效;2024.03.22#公开
摘要:本发明涉及水声领域产生发射源信号技术领域,特别涉及一种在FPGA内利用DDS技术产生LFM信号的方法。采用相位累加控制实现DDS,包括如下步骤:每来一个时钟脉冲fclk,加法器就将频率控制字M与相位寄存器输出的累加相位数据相加,然后把相加后的结果送至相位寄存器输入端;相位寄存器在下一个时钟的作用下就将加法器在上一个时钟作用后产生的新相位数据反馈到加法器的输入端,以使加法器继续将相位数据与频率控制字M相加;频率控制字M由相位累加器累加以得到相应的这个相位数据将作为取样地址值送入波形存储器。本发明利用相位累加器控制实现DDS比采用直接赋值实现DDS逻辑稍显复杂,但代码行数更少,占用资源更少,更容易控制,效果更佳。
主权项:1.一种在FPGA内利用DDS技术产生LFM信号的方法,其特征在于,采用相位累加控制实现DDS,包括如下步骤:每来一个时钟脉冲fclk,加法器就将频率控制字M与相位寄存器输出的累加相位数据相加,然后把相加后的结果送至相位寄存器输入端;相位寄存器在下一个时钟的作用下就将加法器在上一个时钟作用后产生的新相位数据反馈到加法器的输入端,以使加法器继续将相位数据与频率控制字M相加;频率控制字M由相位累加器累加以得到相应的这个相位数据将作为取样地址值送入波形存储器;波形存储器根据这个地址输出相应的波形数据,最后经DA转换器和低通滤波器将波形数据转换成所需要的模拟波形。
全文数据:
权利要求:
百度查询: 海鹰企业集团有限责任公司 一种在FPGA内利用DDS技术产生LFM信号的方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。