申请/专利权人:鹏城实验室
申请日:2020-11-02
公开(公告)日:2024-04-09
公开(公告)号:CN112445269B
主分类号:G06F1/04
分类号:G06F1/04;G06F1/24
优先权:
专利状态码:有效-授权
法律状态:2024.04.09#授权;2021.03.23#实质审查的生效;2021.03.05#公开
摘要:本发明公开了时钟切换方法、复杂可编程逻辑器件及FPGA板卡。方法包括:接收第一时钟并发送至PHY芯片,第一时钟为本地晶振时钟;接收第一完成信号,在接收到第一完成信号后将发送至所述PHY芯片的第一时钟切换为时钟芯片产生的第二时钟;其中,第一完成信号是中央处理器完成获取上层应用程序及逻辑版本后输出的信号。本发明先将本地时钟供给给PHY芯片,在中央处理器完成获取上层应用程序及逻辑版本并且时钟芯片产生时钟后,将发送给PHY芯片的时钟切换为时钟芯片产生的时钟,保证PHY芯片在上电时就可以获得时钟,在完成获取上层应用程序及逻辑版本后切换为以太网时钟,保证了调试网口与业务网口的正常工作。
主权项:1.一种时钟切换方法,其特征在于,所述方法包括:接收第一时钟并发送至PHY芯片,其中,所述第一时钟为本地晶振时钟;接收第一完成信号,在接收到所述第一完成信号后将发送至所述PHY芯片的所述第一时钟切换为时钟芯片产生的第二时钟;其中,所述第一完成信号是中央处理器完成获取上层应用程序及逻辑版本后输出的信号。
全文数据:
权利要求:
百度查询: 鹏城实验室 时钟切换方法、复杂可编程逻辑器件及FPGA板卡
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。