买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】一种I、Q路DAC同步设计方法_北京时代民芯科技有限公司;北京微电子技术研究所_202210137718.X 

申请/专利权人:北京时代民芯科技有限公司;北京微电子技术研究所

申请日:2022-02-15

公开(公告)日:2024-04-05

公开(公告)号:CN115037430B

主分类号:H04L7/00

分类号:H04L7/00

优先权:

专利状态码:有效-授权

法律状态:2024.04.05#授权;2022.09.30#实质审查的生效;2022.09.09#公开

摘要:本发明一种I、Q路DAC同步设计方法。在设计中,需要使用数字、模拟变换将多个电平的数字基带信号转换为模拟信号发送至IQ矢量调制器形成射频信号发送,需要保证IQ矢量相位,就需要I、Q两路的DAC同步工作,但是I路和Q路使用两个独立的MUXDAC,这样就需要一种方式将两个独立工作的DAC联系起来,并且能够判断出是否实现同步工作。本发明中采用两个DAC的输出时钟与数据的关联特性,将两个DAC的输出时钟进行比较,使用DAC输出时钟的2倍频的8相位时钟采样判断判断DAC工作是否同步,可以在设计实现上用较低频率实现高频数据的处理。

主权项:1.一种I、Q路DAC同步设计方法,其特征在于包括以下步骤:1将两个独立工作的DAC工作模式设置相同,将两个DAC的输出时钟进行比较;2对步骤1得到的比较结果进行采样;3根据采样结果判断DAC工作是否同步,如果同步,则保持工作状态,如果不同步,则产生复位指示信号并进行计数,当计数达到预定值时还是不能同步,则调整延迟模块;需要I、Q两路的DAC同步工作,且I路和Q路使用两个独立的MUXDAC;将两个DAC的输出时钟采用比较器CLKXOR2进行比较;两个独立工作的DAC的输出时钟到比较器CLKXOR2的输入端延迟相等,包含芯片外和芯片内的延迟,且使延迟越短越好,以减小不同电压、不同温度条件下引起的延迟差异;步骤2中采用频率是DAC输出时钟2倍的8相位时钟对步骤1得到的比较结果进行采样;所述8相位时钟包括0度、45度、90度、135度、180度、225度、270度、315度8个相位时钟;所述8个相位时钟在采样时延迟相等。

全文数据:

权利要求:

百度查询: 北京时代民芯科技有限公司;北京微电子技术研究所 一种I、Q路DAC同步设计方法

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。