买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明公布】适用于时钟信号大压差低转高的电平转换电路_南京邮电大学_202410155558.0 

申请/专利权人:南京邮电大学

申请日:2024-02-02

公开(公告)日:2024-04-12

公开(公告)号:CN117879587A

主分类号:H03K19/0185

分类号:H03K19/0185;H03K19/003

优先权:

专利状态码:在审-实质审查的生效

法律状态:2024.04.30#实质审查的生效;2024.04.12#公开

摘要:本发明提供一种适用于时钟信号大压差低转高的电平转换电路,包括倍压模块与电平转换模块,倍压模块通过两个MOS电容交替升压与维持,在电路输入端Vin由直流地电平VSS跳变为供电电压低电平VDDL时,实现输入电压的倍增后由第一输出电压端Vinbx输出;在电路输入端Vin由供电电压低电平VDDL跳变为直流地电平VSS时,实现输入电压的倍增后由第二输出电压Vinx输出;电平转换模块:将倍压模块的第一输出电压端Vinbx作为第一输入电压,将倍压模块的第二输出电压端Vinx作为第二输入电压,实现电平转换;本发明交替抬升两个MOS电容的上极板电压,实现输入电压摆幅的增倍,有效解决输入对管栅极电压摆幅太小无法完全开启输入对管的问题,能够保证实现电平转换电路的正常工作。

主权项:1.一种适用于时钟信号大压差低转高的电平转换电路,其特征在于:包括倍压模块与电平转换模块,倍压模块:通过两个MOS电容交替升压与维持,在电路输入端Vin由直流地电平VSS跳变为供电电压低电平VDDL时,实现输入电压的倍增后由第一输出电压端Vinbx输出;在电路输入端Vin由供电电压低电平VDDL跳变为直流地电平VSS时,实现输入电压的倍增后由第二输出电压Vinx输出;电平转换模块:将倍压模块的第一输出电压端Vinbx作为第一输入电压,将倍压模块的第二输出电压端Vinx作为第二输入电压,实现电平转换。

全文数据:

权利要求:

百度查询: 南京邮电大学 适用于时钟信号大压差低转高的电平转换电路

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。