申请/专利权人:南京大学
申请日:2021-09-23
公开(公告)日:2024-04-12
公开(公告)号:CN113946538B
主分类号:G06F15/78
分类号:G06F15/78;G06N3/0464;G06N3/063
优先权:
专利状态码:有效-授权
法律状态:2024.04.12#授权;2022.02.08#实质审查的生效;2022.01.18#公开
摘要:本发明提供了一种基于行缓存机制的卷积层融合存储装置及方法。该装置包括DDR存储器,用于存储原始输入图像数据和最终输出的特征图;片上RAM,用于基于行缓存机制存储卷积层首层的输入图像数据和层间计算结果;DDR控制器,用于控制片上RAM与DDR存储器的数据交互过程;计算模块,包括数据分发模块、卷积运算阵列和结果收集模块,用于按照层融合的分块策略,对图像分块数据进行卷积计算,并将结果存入片上RAM中。本发明可以减少层融合存储过程中分块的重叠搬运,复用数据,提升片上RAM存储资源的利用效率。
主权项:1.一种基于行缓存机制的卷积层融合存储装置,其特征在于,包括:DDR存储器,用于存储原始输入图像数据和最终输出的特征图;片上RAM,用于基于行缓存机制存储卷积层首层的输入图像数据和层间计算结果;DDR控制器,用于控制片上RAM与DDR存储器的数据交互过程;计算模块,包括数据分发模块、卷积运算阵列和结果收集模块,用于按照层融合的分块策略,对图像分块数据进行卷积计算,并将结果存入片上RAM中;其中,在卷积层的每一层都配置一块片上RAM,第一层的片上RAM用于存储输入图像数据,其余每个卷积层的片上RAM用于存储层间计算结果;所述图像分块的数据在RAM中按列——通道——行的顺序存储,即一个地址存放一个通道的一行激励的一部分,先存放完一个分块一行一个通道的数据,再存放该行下一个通道,再存放下一行,每一层的激励存储在不同的RAM中。
全文数据:
权利要求:
百度查询: 南京大学 一种基于行缓存机制的卷积层融合存储装置及方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。