申请/专利权人:西安邮电大学
申请日:2023-11-14
公开(公告)日:2024-02-02
公开(公告)号:CN117498862A
主分类号:H03M1/10
分类号:H03M1/10;H03K5/24
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.02.23#实质审查的生效;2024.02.02#公开
摘要:本发明属于集成电路技术领域,公开了一种用于动态比较器失调电压消除的前台校准电路及工作方法;其中,所述前台校准电路包括:2n个NMOS管,用于补偿动态比较器输入对的失配;移位寄存器,包括2n个触发器;其中,所述2n个触发器中的各触发器分别用于产生控制所述2n个NMOS管中各NMOS管的工作区的控制信号;校准逻辑电路,用于输入动态比较器的偏移极性以及移位寄存器的输出,识别动态比较器是否存在失调并产生校准周期内所述移位寄存器的时钟。本发明具体提供了一种功耗低、面积小的前台校准电路,可改善比较器延时的恶化。
主权项:1.一种用于动态比较器失调电压消除的前台校准电路,其特征在于,包括:2n个NMOS管,用于补偿动态比较器输入对的失配;其中,所述2n个NMOS管中的n个NMOS管分别用于通过源端和漏端并联于动态比较器的正端输入管的两端,另外n个NMOS管分别用于通过源端和漏端并联于动态比较器的负端输入管的两端;n为自然数;移位寄存器,包括2n个触发器;其中,所述2n个触发器中的各触发器分别用于产生控制所述2n个NMOS管中各NMOS管的工作区的控制信号;校准逻辑电路,用于输入动态比较器的偏移极性以及移位寄存器的输出,识别动态比较器是否存在失调并产生校准周期内所述移位寄存器的时钟。
全文数据:
权利要求:
百度查询: 西安邮电大学 用于动态比较器失调电压消除的前台校准电路及工作方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。