申请/专利权人:西北工业大学
申请日:2021-12-06
公开(公告)日:2024-02-23
公开(公告)号:CN114238956B
主分类号:G06F21/55
分类号:G06F21/55
优先权:
专利状态码:有效-授权
法律状态:2024.02.23#授权;2022.04.12#实质审查的生效;2022.03.25#公开
摘要:本发明公开了一种基于属性自动提取和形式化验证的硬件木马搜索检测方法,包括以下步骤:输入待检测集成电路设计;将集成电路设计综合成FPGA网表;对FPGA网表进行随机功能仿真,并保存信号行为列表;结合FPGA网表对信号行为列表进行分析,得到收敛至稳定集合下的低翻转率信号列表与低覆盖率LUT列表;根据低翻转率信号列表与低覆盖率LUT列表,提取集成电路设计的定常属性;对所提取的属性进行形式化验证,搜索待检测集成电路设计中隐含的硬件木马的触发条件,从而实现木马检测。本发明方法能够搜索到基于特定条件激活以及基于集成电路内部可满足性无关项的硬件木马触发条件,可在集成电路设计早期实现木马的检测和定位。
主权项:1.一种基于属性自动提取和形式化验证的硬件木马搜索检测方法,其特征在于,包括如下步骤:步骤1:输入待检测集成电路设计;步骤2:将待检测集成电路设计综合成FPGA网表;步骤3:对FPGA网表进行随机输入功能仿真,得到信号行为列表;步骤4:根据信号的行为列表,对信号的翻转行为进行分析,识别其中低翻转的信号,得到低翻转率信号列表;步骤5:采用地址线覆盖分析方法对信号行为列表进行分析,得到地址线覆盖率;步骤6:结合步骤2中得到的FPGA网表与步骤5中得到的地址线覆盖率对FPGA网表中每个LUT的地址覆盖率进行分析,识别地址线输入组合不能完全覆盖的LUT,得到收敛至稳定集合下的低覆盖率LUT列表;所述不能完全覆盖是指至少存在一种地址线输入组合在测试中未出现;步骤7:根据低翻转率信号列表与低覆盖率LUT列表,提取集成电路设计的定常属性;从低翻转率信号提取的集成电路设计属性为此信号在集成电路设计中为固定值,未观测到值发生变化;从低覆盖率LUT提取的集成电路设计属性为未覆盖到的LUT地址线输入取值组合在集成电路设计中不会被满足,即不会出现;所述未覆盖到是指该地址线输入组合在测试中未出现;步骤8:对步骤7所提取的定常属性进行形式化验证,搜索待检测集成电路设计中隐含的硬件木马的触发条件,从而实现木马检测。
全文数据:
权利要求:
百度查询: 西北工业大学 基于属性自动提取和形式化验证的硬件木马搜索检测方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。