买专利,只认龙图腾
首页 专利交易 科技果 科技人才 科技服务 商标交易 会员权益 IP管家助手 需求市场 关于龙图腾
 /  免费注册
到顶部 到底部
清空 搜索

【发明授权】数据信号检测装置、MIPI RFFE设备及系统_江苏卓胜微电子股份有限公司_201810603036.7 

申请/专利权人:江苏卓胜微电子股份有限公司

申请日:2018-06-12

公开(公告)日:2024-03-05

公开(公告)号:CN108718192B

主分类号:H03K5/153

分类号:H03K5/153

优先权:

专利状态码:有效-授权

法律状态:2024.03.05#授权;2018.11.23#实质审查的生效;2018.10.30#公开

摘要:本发明实施例公开了一种数据信号检测装置、MIPIRFFE设备及系统,数据信号检测装置包括:两个采集电路以及选择输出电路;第一采集电路的第一输入端与第二采集电路的第二输入端相连,第一采集电路的第二输入端与第二采集电路的第一输入端相连;两个采集电路的输出端与选择输出电路的输入端相连;采集电路,使用第一输入端接收信号对第二输入端接收信号进行采集,验证采集信号是否符合数据信号特点;选择输出电路,在接收的采集信号及无效信号中选择输出采集信号。通过数据信号检测装置构造的MIPIRFFE的从设备充分考虑到了各种异常情况,可以有效解决MIPIRFFE系统中两个相同MIPIRFFE从设备的总线冲突问题。

主权项:1.一种数据信号检测装置,其特征在于,包括:电路结构相同的两个采集电路以及选择输出电路;其中,第一个采集电路的第一输入端与第二个采集电路的第二输入端相连,第一个采集电路的第二输入端与第二个采集电路的第一输入端相连;两个采集电路的输出端分别与所述选择输出电路的两个输入端相连;所述采集电路,用于使用第一输入端接收的信号作为时钟对第二输入端接收的信号进行采集,并验证采集信号是否符合数据信号的特点,若是,输出所述采集信号,否则,输出设定无效信号;所述选择输出电路,用于在接收的采集信号以及无效信号中,选择输出所述采集信号作为所述数据信号,所述选择输出电路为或门器件,所述或门器件用于在输入为所述采集信号以及全低电平信号时,输出所述采集信号;所述数据信号包括:设定数据位数的数据帧;所述采集电路,具体包括:与所述数据帧的数据位数匹配的移位寄存器、计数器、数据信号判断单元以及与门器件;所述移位寄存器的时钟输入端为所述第一输入端,所述移位寄存器的信号输入端为所述第二输入端,所述移位寄存器的各寄存器的输出端分别与所述数据信号判断单元的输入端相连;所述计数器的输入端与所述移位寄存器的时钟输入端相连,所述计数器的输出端与所述数据信号判断单元的输入端相连,所述数据信号判断单元的采集信号输出端与有效判断位输出端分别与所述与门器件的两个输入端相连,所述与门器件的输出端为采集电路的输出端;所述移位寄存器,用于采集与所述数据帧的数据位数匹配的采集信号,并将所述采集信号发送至所述数据信号判断单元;所述计数器,用于在计数至所述数据帧的数据位数时,向所述数据信号判断单元发送指示信息;所述数据信号判断单元,用于在接收到所述指示信息时,将所述移位寄存器中各寄存器存储的数据组合作为所述采集信号输出至所述采集信号输出端,并验证所述采集信号是否符合数据信号的特点,并生成与验证结果对应的有效判断位输出至所述有效判断位输出端;所述与门器件,用于输出所述有效判断位以及所述采集信号相与后的结果。

全文数据:数据信号检测装置、MIPIRFFE设备及系统技术领域[0001]本发明实施例涉及计算机硬件技术,尤其涉及一种数据信号检测装置、MIPIRFFE设备及MIPIRFFE系统。背景技术[0002]随着技术的不断发展,人们对射频前端设备诸如功率放大器、有源天线调谐器、低噪声放大器和天线开关等)的需求不断增加,对于设备制造商而言,控制所有射频前端设备将是非常巨大的挑战。MIPIMobileIndustryProcessorInterface,移动产业处理器接口)联盟为RFFERFFront-End。射频前端设备制定标准,提供一套用于将多个前端设备连接起来的总线接口,这样就可以用射频芯片来方便的控制这些RFFE设备。[0003]在图la中示出了现有技术中的一种MIPIRFFE系统的示意图。如图la所示,MIPIRFFE标准在RFFE设备间定义了一种接口,在单个RFFE总线上可以挂载一个主设备,同时最多挂载15个从设备(图la中仅示出了从设备1以及从设备2。该总线使用两条信号线,一条是由主机控制的时钟信号线SCLK,另一条是单双向数据线SDATA,耦接至RFFE总线上的每一个RFFE从设备可以通过USIDUniqueSlaveID,从设备标识符)、PIDPR0DUCT_ID,产品标识符或者MfrlIDMANUFACTURER_ID,制造商标识符等身份标识信号被识别。[0004]在图lb中示出了现有技术中,SCLK以及SDATA上传输信号的波形图。如图lb所示,SDATA上每一巾贞数据都由一个SSCSequenceStartCondition,序列开始条件信号开始,这个时候SCLK上不传输时钟信号。在SSC信号之后,紧接着就传输commandframe命令巾贞),commandframe的前4个比特bit是SA信号,用来匹配RFFE从设备的身份标识信息。如果一个RFFE从设备匹配上该SA信号,则获知上述commandframe是RFFE主设备针对自己发起的操作。[0005]但是当两个从设备的USID、PID以及MfrllD均相同时,MIPIRFFE主设备则无法区分上述两个从设备。针对上述技术问题,现有技术给出了一种解决方案,如图lc所示,当两个MIPIRFFE从设备从设备1以及从设备2完全相同时,将从设备1的SCLK接到主设备的SCLK、SDATA接到主设备的SDATA;将从设备2的SCLK接到主设备的SDATA,SDATA接到主设备的SCLK。每个从设备通过在接收信号中检测SSC信号来感知自身的SCLK与SDATA是否被互换,进而可以对自身的身份特征信息进行重新的编程,以实现在MIPIRFFE系统中区分两个完全相同的MIPIRFFE从设备。[0006]发明人在实现本发明的过程中,发现现有技术存在如下缺陷:现有技术是通过SSC来检测SCLK与SDATA是否被互换,如果总线在上电时出现有毛刺或者不定态而使SSC信号发生失真,则难以保证对SCLK与SDATA识别的准确性。对异常情况考虑不足,识别准确度差。发明内容[0007]有鉴于此,本发明实施例提供一种数据信号检测装置、MIPIRFFE设备及MIPIRFFE系统,在解决MIPIRFFE系统中相同MIPIRFFE从设备的总线冲突问题的同时,提高了整个MIPIRFFE系统的识别准确性以及可靠性。[0008]第一方面,本发明实施例提供了一种数据信号检测装置,包括:电路结构相同的两个采集电路以及选择输出电路;[0009]其中,第一个采集电路的第一输入端与第二个采集电路的第二输入端相连,第一个采集电路的第二输入端与第二个采集电路的第一输入端相连;两个采集电路的输出端分别与所述选择输出电路的两个输入端相连;[0010]所述采集电路,用于使用第一输入端接收的信号作为时钟对第二输入端接收的信号进行采集,并验证采集信号是否符合数据信号的特点,若是,输出所述采集信号,否则,输出设定无效信号;[0011]所述选择输出电路,用于在接收的采集信号以及无效信号中,选择输出所述采集信号作为所述数据信号。[0012]第二方面,本发明实施例还提供了一种MIPIRFFE从设备,包括:如本发明任一实施例所述的数据信号检测装置、第一设备输入端、第二设备输入端以及数据信号处理单元;[0013]所述第一设备输入端与所述数据信号检测装置中任一个目标采集电路的第一输入端相连;所述第二设备输入端与所述目标采集电路的第二输入端相连;所述数据信号处理单元,与所述数据信号检测装置中所述选择输出电路相连;[0014]所述第一设备输入端,用于接收时钟信号或者数据信号;[0015]所述第二设备输入端,用于接收数据信号或者时钟信号;[0016]所述数据信号检测装置,用于在所述第一设备输入端以及所述第二设备输入端输入的信号中选择正确的数据信号发送至所述数据信号处理单元;[0017]所述数据信号处理单元,用于对接收的所述数据信号进行处理;[0018]其中,在所述数据信号处理单元预存与所述MIPIRFFE从设备匹配的从设备地址。[0019]第三方面,本发明实施例还提供了一种MIPIRFFE系统,包括:MIPIRFFE主设备、两个如本发明任一实施例所述的MIPIRFFE从设备;第一个MIPIRFFE从设备以及第二个MIPIRFFE从设备为相同制造商制造出的相同种类的两个设备;[0020]其中,所述MIPIRFFE主设备的时钟端分别与所述第一个MIPIRFFE从设备的第一设备输入端,以及所述第二个MIPIRFFE从设备中的第二设备输入端相连,所述MIPIRFFE主设备的数据端分别与所述第一个MIPIRFFE从设备的第二设备输入端,以及所述第二个MIPIRFFE从设备中的第一设备输入端相连;各所述MIPIRFFE从设备的文件寄存器中预存有不同的从设备地址。[0021]本发明实施例通过使用电路结构相同的两个采集电路以及选择输出电路构造数据信号检测装置,通过将上述两个采集电路的两个输入端交叉连接,可以实现当输入至上述数据信号检测装置的两个输入信号中,一个为时钟信号,另一个为数据信号时,两个采集电路分别使用各自的第一输入端接收的信号作为时钟对第二输入端接收的信号进行采集,在验证采集信号是否符合数据信号的特点后,各自根据验证结果输出对应的信号至选择输出电路,可以实现不论输入至数据信号检测装置的两个输入信号如何与上述两个采集电路相连,该选择输出电路都能准确的输出数据信号的效果,在根据上述数据信号检测装置,对应构造MIPIRFFE从设备后,所构造的MIPIRFFE从设备充分考虑到了各种异常情况,进而可以准确、可靠的解决MIPIRFFE系统中两个完全相同的MIPIRFFE从设备的总线冲突问题。附图说明_[0022]图la是现有技术中的一种MIPIRFFE系统的示意图;[0023]图lb是现有技术中的一种SCLK以及SDATA上传输信号的波形图;[0024]图lc是现有技术中的一种解决总线冲突的MIPIRFFE系统的示意图;[0025]图2a是本发明实施例一提供的一种数据信号检测装置的结构图;[0026]图%是本发明实施例一提供的数据信号检测装置中的采集电路的结构示意图;[0027]图3a是本发明实施例二提供的一种MIPIRFFE从设备的结构示意图;’[0028]图3b是本发明实施例二提供的MIPIRFF^E从设备的具体结构示意图;[0029]图3c是本发明实施例二提供的MIPIRFFE从设备中的采集电路的一种结构示意图;;、[0030]图4是本发明实施例三提供的一种MIPIRFFE系统的结构示意图。具体实施方式[0031]下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。[0032]实施例一[0033]图2a是本发明实施例一提供的一种数据信号检测装置的结构图,如图2a所示,所述数据信号检测装置包括:电路结构相同的两个采集电路如2a中的第一采集电路11〇和第二采集电路120以及选择输出电路130;[0034]其中,第一个采集电路110的第一输入端与第二个采集电路120的第二输入端相连,第一个采集电路13〇的第二输入端与第二个采集电路120的第一输入端相连;两个采集电路的输出端分别与所述选择输出电路130的两个输入端相连;[0035]所述采集电路第一采集电路110或者第二采集电路12〇,用于使用第一输入端接收的信号作为时钟对第二输入端接收的信号进行采集,并验证采集信号是否符合数据信号的特点,若是,输出所述采集信号,否则,输出设定无效信号;[0036]所述选择输出电路13〇,用于在接收的采集信号以及无效信号中,选择输出所述采集信号作为所述数据信号。[0037]如图t所亦,数据信号检测装置具有两个输入端以及一个输出端,上述两个输入端分别与第一采集电路110的第一端以及第二端相连,并分别与第二采集电路120的第二输入端以及第一输入端相连,数据信号检测装置的输出端为选择输出电路i30的输出端。[0038]其中,数据信号检测装置的功能为在输入的两路信号一路为时钟信号,另一路为数据信号时,不i论上述时钟信号与数据信号具体从哪个输入端进行输入的,该选择输出电路均能将数据信号进行有效的输出。具体实现方式是,两个采集电路分别使用各自的第一数据端接收fe号作f时钟对第二输入端接收的信号进行采集,可以理解的是,只有一个采^电路能够正确的采集出该数据信号,另一路则无法对该数据信号进行正确采集。之后,各米集电路各自验证自己采集得到的采集信号是否符合数据信号特点,例如:是否包括特定数据的组合,奇偶校验位的校验结果是否准确,或者是否符合数据信号的信号特点(例如,平均功率范围等),同样的,只有一个采集电路能够确定其所采集的采集信号符合数据信号特点,并相应输出所述采集信号,另一个采集电路则会确定其所采集的采集信号不符合数据信号特点,并相应输出设定无效信号。相应的,只要设置选择输出电路130在同时接收到采集信号以及无效信号时,能够正确分辨两者的区别,即可相应输出所述采集信号作为所述数据信号。[0039]可以理解的是,本领域技术人员可以根据采集电路所要实现的逻辑,使用各种逻辑器件例如,与非门或者比较器等搭接出该采集电路,或者直接使用FPGA或者DSP等可编程逻辑器件实现上述采集电路,本实施例对此并不进行限制。[0040]在本实施例的一个可选的实施方式中,所述无效信号为全低电平信号;相应的,所述选择输出电路可以为或门器件,所述或门器件用于在输入为所述采集信号以及所述全低电平信号时,输出所述采集信号。[0041]在本实施例中,针对数据类型为设定数据位数的数据帧的数据信号,本发明实施例给出了一种采集电路的结构示意图。其中,在图2b中示出了本发明实施例一提供的数据信号检测装置中的采集电路的结构示意图。[0042]如图2b所示,所述采集电路,具体包括:与所述数据帧的数据位数匹配的移位寄存器1001、计数器1002、数据信号判断单元1003以及与门器件1004;[0043]所述移位寄存器1001的时钟输入端为所述第一输入端,所述移位寄存器的信号输入端为所述第二输入端,所述移位寄存器1001的各寄存器图2b中的寄存器1、寄存器2、…、寄存器n的输出端分别与所述数据信号判断单元的输入端相连;所述计数器1002的输入端与所述移位寄存器1001的时钟输入端相连,所述计数器1002的输出端与所述数据信号判断单元1003的输入端相连,所述数据信号判断单元1003的采集信号输出端与有效判断位输出端分别与所述与门器件1004的两个输入端相连,所述与门器件1004的输出端为采集电路的输出端;[0044]所述移位寄存器1001,用于采集与所述数据帧的数据位数匹配的采集信号,并将所述采集信号发送至所述数据信号判断单元1003;[0045]所述计数器1002,用于在计数至所述数据帧的数据位数时,向所述数据信号判断单元1003发送指示信息;[0046]所述数据信号判断单元1003,用于在接收到所述指示信息时,将所述移位寄存器1001中各寄存器存储的数据组合作为所述采集信号输出至所述采集信号输出端,并验证所述采集信号是否符合数据信号的特点,并生成与验证结果对应的有效判断位输出至所述有效判断位输出端;[0047]所述与门器件1004,用于输出所述有效判断位以及所述采集信号相与后的结果。[0048]在本实施例中,所述采集电路的工作原理如下:如果采集电路的第一输入端正确的接入了时钟信号,采集电路的第二输入端正确的接入了数据信号,则在计数器i〇〇2计数到数据帧的数据位数例如,3bit、5bit等时,移位寄存器1001中各个寄存器中存储的数据即为所述数据帧中的各位数据。相应的,当数据信号判断单元1003检测到所述计数器1〇〇2发送的指示信息时,可以将所述移位寄存器1〇〇1中各寄存器存储的数据组合作为所述采集信号,并可以进而验证所述采集信号是否符合数据信号的特点,以相应生成有效判断位。典型的,如果所述采集信号符合数据信号的特点,则可以相应输出高电平信号的有效判断位,如果所述采集信号不符合数据信号的特点,则可以相应输出低电平信号的有效判断位。相应的,数据信号判断单元1003通过将采集信号以及有效判断位输出至与门器件1004,可以实现与门器件1004输出数据信号或者全低电平信号。[0049]需要说明的是,在本实施例中,数据信号判断单元1003中生成的有效判断位的数量可以为1个也可以为多个,数据信号判断单元1003中输出的采集信号可以为1路也可以为多路(多路信号的组合构成一个完成的数据帧),相应的,所述与门器件1004的数量也可以为1个或者多个,本领域技术人员可以根据数据信号的实际特点,针对性的设计上述参数的数量以及组合方式,本实施例对此并不进行限制。[0050]本发明实施例通过使用电路结构相同的两个采集电路以及选择输出电路构造数据信号检测装置,通过将上述两个采集电路的两个输入端交叉连接,可以实现当输入至上述数据信号检测装置的两个输入信号中,一个为时钟信号,另一个为数据信号时,两个采集电路分别使用各自的第一输入端接收的信号作为时钟对第二输入端接收的信号进行采集,并验证采集信号是否符合数据信号的特点,并各自根据验证结果输出对应的信号至选择输出电路,可以实现不论输入至数据信号检测装置的两个输入信号如何与上述两个采集电路相连,该选择输出电路都能准确的输出数据信号的效果。[0051]在上述各实施例的基础上,所述采集电路,还可以包括:锁定电路;[0052]所述锁定电路,分别与本采集电路的所述有效判断位输出端,以及另一个采集电路相连;用于在确定本采集电路的所述有效判断位输出端输出有效信号时,锁定所述另一个采集电路不再工作。[0053]典型的,所述锁定电路可以通过触发器,和或锁存器实现。这样设置的好处是,防止时钟信号与数据信号反接的一路中产生的信号对整个装置造成干扰,提高整个装置的抗干扰能力。[0054]实施例二[0055]图3a是本发明实施例二提供的一种MIPIRFFE从设备。如图3a所示,所述MIPIRFFE从设备包括:如本发明任一实施例所述的数据信号检测装置31〇、第一设备输入端32〇、第二设备输入端330以及数据信号处理单元340;[0056]所述第一设备输入端320与所述数据信号检测装置310中任一个目标采集电路例如,如3a中的第一采集电路的第一输入端相连;所述第二设备输入端330与所述目标采集电路的第二输入端相连;所述数据信号处理单元340,与所述数据信号检测装置310中所述选择输出电路相连;[0057]所述第一设备输入端32〇,用于接收时钟信号或者数据信号;所述第二设备输入端330,用于接收数据信号或者时钟信号;[0058]所述数据信号检测装置310,用于在所述第一设备输入端320以及所述第二设备输入端330输入的信号中选择正确的数据信号发送至所述数据信号处理单元340;[0059]所述数据信号处理单元340,用于对接收的所述数据信号进行处理。[0060]典型的,所述第一设备输入端320—般为MIPIRFFE从设备中的SCLK端,所述第二设备输入端33〇,一般为MIPIRFFE从设备中的SDATA端。[0061]在本实施例中,给出了一种MIPIRFFE从设备的具体结构,通过在MIPIRFFE从设备中使用如本发明任一实施例所述的数据信号检测装置310,可以有效解决MIPIRFFE系统中两个完全相同的MIPIRFFE从设备的总线冲突问题。[0062]具体的,可以在MIPIRFFE从设备的数据信号检测装置310中的两个采集电路中,预先配置不同的从设备地址,并预先在MIPIRFFE主设备中配置为可以根据上述两个从设备地址区分两个相同的MIPIRFFE从设备。相应的,在将两个MIPIRFFE从设备的两个设备输入端交叉连接于MIPIRFFE主设备之上时,各个MIPIRFFE从设备根据最终能够匹配上的从设备地址,作为各自的从设备地址,可以有效的解决总线冲突。[0063]典型的,如图lb所示,MIPIRFFE从设备接收的,MIPIRFFE主设备发送的数据信号具体为:13位的命令帧,其中,所述命令帧的第0〜3位为从设备地址,所述命令帧的第4-11位为RFFE命令,所述命令帧的第12位为奇偶校验位;[0064]相应的,所述数据信号检测装置310中的采集电路,具体配置为验证下述至少一项是否符合数据信号的特点:[0065]验证所述命令帧中的奇偶校验位是否与所述命令帧中前12位数据的二进制加和结果相匹配;验证所述命令帧中的RFFE命令是否与预存的标准RFFE命令相匹配;以及验证所述命令帧中的从设备地址是否与预存的标准从设备地址相匹配;其中,不同的采集电路中预存有不同的标准从设备地址。[0066]在上述各实施例的基础上,所述数据信号处理单元具体可以包括:数据帧处理单元及状态机,以及文件寄存器;[0067]所述数据帧处理单元及状态机,用于接收所述命令帧中的所述RFFE命令,并对所述RFFE命令进行处理;所述文件寄存器,用于接收所述命令帧中的所述从设备地址,并对接收的所述从设备地址进行处理。[0068]图3b是本发明实施例二提供的MIPIRFFE从设备的一种具体结构示意图,如图3b所示,数据信号检测装置中的每个采集电路中均包括一个捕捉电路。其中第一采集电路3001的第一端与MIPIRFFE从设备的SCLK端第一设备输入端相连,第二端与MIPIRFFE从设备的SDATA端第二设备输入端相连,则第一采集电路3001中具体配置一个CLK捕捉DATA电路以及一个与门器件;第二采集电路3002的第一端与MIPIRFFE从设备的SDATA端第二设备输入端相连,第二端与MIPIRFFE从设备的SCLK端第一设备输入端相连,则第二采集电路3002中具体配置一个DATA捕捉CLK电路以及一个与门器件。其中,在第一采集电路3001中预先配置usidl,在第二采集电路2002中预先配置usid2。其中,CLK捕捉DATA电路与所述DATA捕捉CLK电路的结构完全相同,仅是作为时钟和数据的信号相反。[0069]其中,CLK捕捉DATA电路,使用MIPIRFFE从设备中SCLK端接收的信号作为时钟采集SDATA端接收的信号,并使用usidl去匹配采集信号中的SA;DATA捕捉CLK电路:使用MIPIRFFE从设备中DATA端接收的信号作为时钟采集CLK端接收的信号,并使用usid2去匹配采集信号中的SA。[0070]其中,PartiyOKCommandvalid共包含了两种状态的“与”,也即:采集信号中的奇偶校验位是否准确Partiy0K,以及采集信号中的RFFE命令是否与预存的标准RFFE命令相匹配Commandvalid,若两个状态均为“是”,则可以确定所米集的彳目号为数据彳目号,相应的,PartiyOKCommandvalid为尚电平。[0071]实际上,MIPIRFFE主设备发送的SCLK和SDATA都是确定的。所以两组采集电路第一采集电路3001以及第二采集电路3002只有一个会输出PartiyOKCommandvalid的高电平。此时,可以认定输出PartiyOKCommandvalid为高电平的采集电路输出的是有效的SCLK和SDATA,同时该采集电路送出一个Lock信号,把另外错误的采集电路给锁出,让另一组采集电路不再工作。[0072]此外,由于两个采集电路会分别输出各自的采集得到的SCLK、SDATA、RFFE命令以及usidxx=l或者2信号,通过各自与PartiyOKCommandvalid进行“与”操作后,图3b中的两个与门中只有一个与门输出的是有效信号,另外一个与门输出全低电平信号。之后通过或门器件3003,将两个与门的输出结果相“或”后,输出的就是真正的SCLK、SDATA、RFFE命令以及usid信号。之后可以将SCLK、SDATA、RFFE命令信号送入数据帧处理单元及状态机3004,并将usid送入文件寄存器3005中,进而使得MIPIRFFE从设备确定自身的从设备标识为上述usid,并可以针对该RFFE命令执行相应的操作。[0073]在本实施例的一个可选的实施方式中,将所述数据信号检测装置中的两个采集电路中的两个时钟、所述数据帧处理单元及状态机以及所述文件寄存器中的时钟进行时钟同步。这样设置的好处是,保证数字电路的建立和保持时间。[0074]如前所述,在所述数据信号为设定数据位数的数据帧(后文直接以13位的命令帧为例时,所述采集电路,具体包括:与所述数据帧的数据位数匹配的移位寄存器、计数器、数据信号判断单元以及与门器件。其中,在图3c是本发明实施例二提供的MIPIRFFE从设备中的采集电路的一种结构示意图。[0075]其中,可以通过移位寄存器把命令帧完整采集,当计数器计数到了13表示命令帧采集结束。每次SSC会清零计数器和移位寄存器。当命令帧采集完成之后就可以判断奇偶校验是否正确和命令是否有效了。[0076]其中,如图3c所示,该采集电路中的数据信号判断单元3011共判断了三种逻辑:命令帧中的奇偶校验位是否与所述命令帧中前12位数据的二进制加和结果相匹配Parity0K==,寄存器0中存储的数据是否与寄存器12-寄存器1中存储的数据的二进制加和结果的取反值相一致,若是,Parity0K为高电平,否则Parity0K为低电平);命令巾贞中的RFFE命令是否与预存的标准RFFE命令相匹配Command_valid==reg[8:^zzRFFEvalidcommand,寄存器8-寄存器1中存储的数据是否为一个RFFE有效指令,若是,贝JCommand_valid为高电平,否则,Command_valid为低电平);以及命令巾贞中的从设备地址是否与预存的标准从设备地址相匹配USID_match=reg[12:9]二=USIDx[3:0],寄存器12-寄存器9中存储的数据是否与USIDx[3:0]中存储的数据相一致,若是,则USID_match为高电平,否则,USIDjnatch为低电平)。[0077]相应的,通过两个与门器件,最终能够分别得到PartiyOKCommandvalid信号、RFFE命令以及usidx信号。[0078]通过上述数据信号检测装置构造出的MIPIRFFE从设备,充分考虑到了各种异常情况,进而可以准确、可靠的在接收的两路信号中确定出数据信号并反馈相应的usidx信号,以使MIPIRFFE从设备使用该usidx信号作为自身的从设备地址。[0079]实施例三[0080]图4是本发明实施例三提供的一种MIPIRFFE系统的结构示意图。所述MIPIRFFE系统包括:MIPIRFFE主设备401、两个如本发明任一实施例所述的MIPIRFFE从设备(即:图4中的第一MIPIRFFE从设备402以及第二MIPIRFFE从设备403,第一个MIPIRFFE从设备第一MIPIRFFE从设备402以及第二个MIPIRFFE从设备第二MIPIRFFE从设备403为相同制造商制造出的相同种类的两个设备USID、PID以及MfrllD均相同);[0081]其中,所述MIPIRFFE主设备401的时钟端(SCLK分别与第一MIPIRFFE从设备的第一设备输入端SCLK以及所述第二MIPIRFFE从设备403中的第二设备输入端SDATA相连,所述MIPIRFFE主设备401的数据端(SDATA分别与所述第一MIPIRFFE从设备402的第二设备输入端SDATA,以及所述第二MIPIRFFE从设备403中的第一设备输入端SCLK相连。[0082]通过上述设置,可以准确、可靠的解决MIPIRFFE系统中两个完全相同的MIPIRFFE从设备的总线冲突问题。[0083]注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

权利要求:1.一种数据信号检测装置,其特征在于,包括:电路结构相同的两个采集电路以及选择输出电路;其中,第一个采集电路的第一输入端与第二个采集电路的第二输入端相连,第一个采集电路的第二输入端与第二个采集电路的第一输入端相连;两个采集电路的输出端分别与所述选择输出电路的两个输入端相连;所述采集电路,用于使用第一输入端接收的信号作为时钟对第二输入端接收的信号进行采集,并验证采集信号是否符合数据信号的特点,若是,输出所述采集信号,否则,输出设定无效信号;所述选择输出电路,用于在接收的采集信号以及无效信号中,选择输出所述采集信号作为所述数据信号。2.根据权利要求1所述的数据信号检测装置,其特征在于,所述无效信号为全低电平信号;所述选择输出电路为或门器件,所述或门器件用于在输入为所述采集信号以及所述全低电平信号时,输出所述采集信号。3.根据权利要求1所述的数据信号检测装置,其特征在于,所述数据信号包括:设定数据位数的数据帧;所述采集电路,具体包括:与所述数据帧的数据位数匹配的移位寄存器、计数器、数据信号判断单元以及与门器件;所述移位寄存器的时钟输入端为所述第一输入端,所述移位寄存器的信号输入端为所述第二输入端,所述移位寄存器的各寄存器的输出端分别与所述数据信号判断单元的输入端相连;所述计数器的输入端与所述移位寄存器的时钟输入端相连,所述计数器的输出端与所述数据信号判断单元的输入端相连,所述数据信号判断单元的采集信号输出端与有效判断位输出端分别与所述与门器件的两个输入端相连,所述与门器件的输出端为采集电路的输出端;所述移位寄存器,用于采集与所述数据帧的数据位数匹配的采集信号,并将所述采集信号发送至所述数据信号判断单元;所述计数器,用于在计数至所述数据帧的数据位数时,向所述数据信号判断单元发送指不信息;所述数据信号判断单元,用于在接收到所述指示信息时,将所述移位寄存器中各寄存器存储的数据组合作为所述采集信号输出至所述采集信号输出端,并验证所述采集信号是否符合数据信号的特点,并生成与验证结果对应的有效判断位输出至所述有效判断位输出端;所述与门器件,用于输出所述有效判断位以及所述采集信号相与后的结果。4.根据权利要求3所述的数据信号检测装置,其特征在于,所述采集电路,还包括:锁定电路;所述锁定电路,分别与本采集电路的所述有效判断位输出端,以及另一个采集电路相连;用于在确定本采集电路的所述有效判断位输出端输出有效信号时,锁定所述另一个采集电路不再工作。5.根据权利要求4所述的数据信号检测装置,其特征在于,所述锁定电路通过触发器,和或锁存器头现。6.—种MIPIRFFE从设备,其特征在于,包括:如权利要求1-5任一项所述的数据信号检测装置、第一设备输入端、第二设备输入端以及数据信号处理单元;所述第一设备输入端与所述数据信号检测装置中任一个目标采集电路的第一输入端相连;所述第二设备输入端与所述目标采集电路的第二输入端相连;所述数据信号处理单元,与所述数据信号检测装置中所述选择输出电路相连;所述第一设备输入端,用于接收时钟信号或者数据信号;所述第二设备输入端,用于接收数据信号或者时钟信号;所述数据信号检测装置,用于在所述第一设备输入端以及所述第二设备输入端输入的信号中选择正确的数据信号发送至所述数据信号处理单元;所述数据信号处理单元,用于对接收的所述数据信号进行处理。7.根据权利要求6所述的MIPIRFFE从设备,其特征在于,所述数据信号具体为:13位的命令帧,其中,所述命令帧的第〇〜3位为从设备地址,所述命令帧的第4-11位为RFFE命令,所述命令帧的第12位为奇偶校验位;所述数据信号检测装置中的采集电路,具体配置为验证下述至少一项是否符合数据信号的特点:验证所述命令帧中的奇偶校验位是否与所述命令帧中前12位数据的二进制加和结果相匹配;验证所述命令帧中的RFFE命令是否与预存的标准RFFE命令相匹配;以及验证所述命令帧中的从设备地址是否与预存的标准从设备地址相匹配;其中,不同的采集电路中预存有不同的标准从设备地址。8.根据权利要求7所述的MIPIRFFE从设备,其特征在于,所述数据信号处理单元具体包括:数据帧处理单元及状态机,以及文件寄存器;所述数据帧处理单元及状态机,用于接收所述命令帧中的所述RFFE命令,并对所述RFFE命令进行处理;所述文件寄存器,用于接收所述命令帧中的所述从设备地址,并对接收的所述从设备地址进行处理。9.根据权利要求8所述的MIPIRFFE从设备,其特征在于,将所述数据信号检测装置中的两个采集电路中的两个时钟、所述数据帧处理单元及状态机以及所述文件寄存器中的时钟进行时钟同步D10.—种MIPIRFFE系统,其特征在于,包括:MIPIRFFE主设备、两个如权利要求7-9任一项所述的MIPIRFFE从设备;第一个MIPIRFFE从设备以及第二个MIPIRFFE从设备为相同制造商制造出的相同种类的两个设备;其中,所述MIPIRFFE主设备的时钟端分别与所述第一个MIPIRFFE从设备的第一设备输入端,以及所述第二个MIPIRFFE从设备中的第二设备输入端相连,所述MIPIRFFE主设备的数据端分别与所述第一个MIPIRFFE从设备的第二设备输入端,以及所述第二个MIPIRFFE从设备中的第一设备输入端相连。

百度查询: 江苏卓胜微电子股份有限公司 数据信号检测装置、MIPI RFFE设备及系统

免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。