申请/专利权人:青岛中电众益智能科技发展有限公司
申请日:2024-01-26
公开(公告)日:2024-03-22
公开(公告)号:CN117741601A
主分类号:G01S7/40
分类号:G01S7/40;G01S13/88
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.09#实质审查的生效;2024.03.22#公开
摘要:本发明公开了一种探地雷达时窗延时间隔校准电路和校准方法,该校准电路包括:延时反馈电路和FPGA芯片,延时反馈电路包括时钟管理电路、延时电路、D触发电路和电平转换电路,用于输出反馈信号到FPGA芯片;FPGA芯片用于根据反馈信号一个周期内的触发脉冲数,实时调整输入到延时电路的触发脉冲数。本方案能够提高雷达时窗内延时的均匀度,提高雷达回波数据采样的连续性。
主权项:1.一种探地雷达时窗延时间隔校准电路,其特征在于,包括:延时反馈电路和FPGA芯片,所述延时反馈电路包括时钟管理电路、延时电路、D触发电路和电平转换电路,用于输出反馈信号到所述FPGA芯片;所述FPGA芯片用于根据反馈信号一个周期内的触发脉冲数,实时调整输入到所述延时电路的触发脉冲数。
全文数据:
权利要求:
百度查询: 青岛中电众益智能科技发展有限公司 一种探地雷达时窗延时间隔校准电路和校准方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。