申请/专利权人:西安电子科技大学
申请日:2023-12-29
公开(公告)日:2024-03-22
公开(公告)号:CN117743016A
主分类号:G06F11/07
分类号:G06F11/07
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.09#实质审查的生效;2024.03.22#公开
摘要:本发明提供了一种多核处理器系统执行时序异常的检测方法和装置,改方法包括:获取同一时刻,多核处理器系统中各处理器核运行目标程序时所对应的目标指令地址;将各目标指令地址映射到笛卡尔坐标系中,以根据各目标指令地址对应的坐标信息,检测多核处理器系统中的处理器核的执行时序是否存在异常,笛卡尔坐标系的横轴表示指令执行顺序,纵轴表示指令地址。通过该方法能够提高检测效率、检测结果的准确性,降低检测成本,同时提升整个系统的可靠性和稳定性。
主权项:1.一种多核处理器系统执行时序异常的检测方法,其特征在于,包括:获取同一时刻,多核处理器系统中各处理器核运行目标程序时所对应的目标指令地址;将各所述目标指令地址映射到笛卡尔坐标系中,以根据各所述目标指令地址对应的坐标信息,检测所述多核处理器系统中的处理器核的执行时序是否存在异常,所述笛卡尔坐标系的横轴表示指令执行顺序,纵轴表示指令地址。
全文数据:
权利要求:
百度查询: 西安电子科技大学 多核处理器系统执行时序异常的检测方法和装置
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。