申请/专利权人:亚德诺半导体国际无限责任公司
申请日:2020-10-15
公开(公告)日:2024-04-02
公开(公告)号:CN112671406B
主分类号:H03M1/12
分类号:H03M1/12
优先权:["20191015 US 16/653,681"]
专利状态码:有效-授权
法律状态:2024.04.02#授权;2021.05.04#实质审查的生效;2021.04.16#公开
摘要:本公开涉及具有合成的延迟级的模数转换器。实施方案可涉及一种用于模数转换器ADC电路的电路。该电路可以包括第一残余放大器级和第二残余放大器级。该电路还可包括电定位在信号输入和第二残余放大器级的输入之间的具有数模转换器DAC的合成的延迟级。该电路还可包括电定位在所述信号输入和所述第二残余放大器级的输入之间的电阻器。可以描述或要求保护其他实施方案。
主权项:1.一种用于模数转换器ADC电路的电路,其中该电路包括:第一残余放大器级,与信号输入耦合;第二残余放大器级,其输入与所述第一残余放大器级的输出耦合;和合成的延迟级,包括:数模转换器DAC,电定位在所述信号输入与所述第二残余放大器级的所述输入之间;和电阻器,电定位在所述信号输入和所述第二残余放大器级的所述输入之间。
全文数据:
权利要求:
百度查询: 亚德诺半导体国际无限责任公司 具有合成的延迟级的模数转换器(ADC)
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。