申请/专利权人:上海迦美信芯通讯技术有限公司
申请日:2023-01-18
公开(公告)日:2023-04-18
公开(公告)号:CN115980434A
主分类号:G01R19/00
分类号:G01R19/00;G01R1/30
优先权:
专利状态码:有效-授权
法律状态:2023.08.04#授权;2023.05.05#实质审查的生效;2023.04.18#公开
摘要:本发明公开了支持1.8V和1.2V电源接口FEM中VDD检测电路,包括MIPI接口上电复位模块、电源电压防抖动延迟电路、D触发器模块、带导通管功能的低压差线性稳压器、低噪声放大器、电源上电检测模块、带隙基准模块;MIPI接口上电复位模块用于产生上电复位信号,使能信号和电复位信号经过电源电压防抖动延迟电路进行逻辑组合后,最终生成一个具有特定时间窗口区间的逻辑使能信号,该逻辑使能信号控制电源上电检测模块是否进行基准电压和阈值电压比较。本发明通过上电只采样一次的方式,并将VDD电源电压检测的结果进行锁存,可有效避免芯片在正常工作一段时间后,VDD发生抖动导致芯片逻辑功能紊乱或芯片烧毁等问题。
主权项:1.支持1.8V和1.2V电源接口FEM中VDD检测电路,其特征在于,包括依次相连的MIPI接口上电复位模块、电源电压防抖动延迟电路、D触发器模块、带导通管功能的低压差线性稳压器、低噪声放大器,所述电源电压防抖动延迟电路后接有电源上电检测模块和D触发器。电源上电检测模块的输出信号作为D触发器的输入数据信号,所述电源上电检测模块上连接有带隙基准模块;所述MIPI接口上电复位模块用于产生上电复位信号,MIPI接口上电复位模块上加载有使能信号,当使能信号=1,芯片进入低功率模式;当使能信号=0,芯片进入运行状态模式,该使能信号与电复位信号一起作为电源电压防抖动延迟电路的输入信号,使能信号和电复位信号经过电源电压防抖动延迟电路进行逻辑组合后,最终生成一个具有特定时间窗口区间的逻辑使能信号,该逻辑使能信号控制电源上电检测模块是否进行基准电压和阈值电压比较,为了防止芯片正常工作过程中,电源电压发生抖动造成芯片逻辑模块发生误翻转,采用上电检测且仅检测一次方式来实现。
全文数据:
权利要求:
百度查询: 上海迦美信芯通讯技术有限公司 支持1.8V和1.2V电源接口FEM中VDD检测电路
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。