申请/专利权人:瑞玛思特(深圳)科技有限公司
申请日:2023-11-28
公开(公告)日:2024-02-06
公开(公告)号:CN117526901A
主分类号:H03H17/02
分类号:H03H17/02;H03H17/06
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.02.27#实质审查的生效;2024.02.06#公开
摘要:本发明涉及数字信号处理技术领域,具体涉及一种基于FPGA的Farrow结构滤波器实现方法及系统,包括如下步骤:将Farrow结构滤波器的分数间隔uk划分为若干个小数倍插值位置u,分别计算每个u所对应的滤波器系数,并将滤波器系数量化后提前存储在ROM表中;通过计算uk时所得到的u读取ROM表地址,得到相应的滤波器系数,将输入信号与对应的滤波器系数做乘法运算;对做乘法运算后的结果做加法运算。本发明只需要4个乘法器和1个加法器即能够实现任意数倍的分数倍插值处理,有效节省了实现过程中的乘法器和加法器资源。
主权项:1.一种基于FPGA的Farrow结构滤波器实现方法,其特征在于,包括如下步骤:将Farrow结构滤波器的分数间隔uk划分为若干个小数倍插值位置u,分别计算每个u所对应的滤波器系数,并将所述滤波器系数量化后提前存储在ROM表中;通过计算uk时所得到的u读取ROM表地址,得到相应的滤波器系数,将输入信号与对应的滤波器系数做乘法运算;对做所述乘法运算后的结果做加法运算。
全文数据:
权利要求:
百度查询: 瑞玛思特(深圳)科技有限公司 一种基于FPGA的Farrow结构滤波器实现方法及系统
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。