申请/专利权人:美商新思科技有限公司
申请日:2018-05-17
公开(公告)日:2024-03-15
公开(公告)号:CN110785761B
主分类号:G06F30/331
分类号:G06F30/331;G06F30/3312;G06F30/34;G06F30/396;G06F119/12
优先权:["20170517 US 62/507,667"]
专利状态码:有效-授权
法律状态:2024.03.15#授权;2020.03.06#实质审查的生效;2020.02.11#公开
摘要:硬件仿真系统被配置为:定义与电路设计中使用的多个设计时钟中的每一个相关联的可变延迟,根据多个可变延迟来计算压缩值,检测一个或多个可变延迟中的变化,和,响应于检测到的变化而重新计算时间压缩值。硬件仿真系统还被配置为使用设置在硬件仿真系统中的可编程电路来重新计算时间压缩,而无需停止硬件仿真系统。这样的电路可以设置在硬件仿真系统中布置的单个可编程设备中或在硬件仿真系统中布置的多个可编程设备中。
主权项:1.一种执行电路设计的硬件仿真的方法,所述方法包括:定义与所述电路设计中使用的多个时钟中的每个时钟相关联的可变延迟;根据多个可变延迟来计算压缩值,其中,所述多个时钟中的每一个时钟对应于其相应的时段,所述压缩值由所述多个时钟的多个时段的最小值所定义,以减少所述多个时钟的多个时段;检测所述可变延迟中的至少一个可变延迟中的变化;和响应于检测到的变化而重新计算所述压缩值。
全文数据:
权利要求:
百度查询: 美商新思科技有限公司 存在时钟动态重编程时仿真时间线的压缩方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。