申请/专利权人:株式会社村田制作所
申请日:2023-09-20
公开(公告)日:2024-04-02
公开(公告)号:CN117811510A
主分类号:H03F1/32
分类号:H03F1/32;H03F1/02;H03F3/20
优先权:["20220930 JP 2022-158351"]
专利状态码:在审-实质审查的生效
法律状态:2024.04.19#实质审查的生效;2024.04.02#公开
摘要:实现一种高频电路,能够抑制由于由放大电路产生的高次谐波分量耦合到输出信号路径而导致的失真特性的劣化。具备:功率放大电路PA,其在通过包络跟踪方式进行功率放大的第一模式与通过平均功率跟踪方式进行功率放大的第二模式之间切换,来对高频信号进行放大;以及LC电路5,其一端与功率放大电路PA的电源提供路径连接,另一端经由开关电路SW被接地。LC电路5具备第一电容器C1、以及与第一电容器C1串联连接的电感器L。开关电路SW在第一模式下被控制为断开,在第二模式下被控制为接通。
主权项:1.一种高频电路,具备:放大电路,其在通过包络跟踪方式进行功率放大的第一模式与通过平均功率跟踪方式进行功率放大的第二模式之间切换,来对高频信号进行放大;以及LC电路,其一端与所述放大电路的电源提供路径连接,另一端经由开关电路被接地,其中,所述LC电路具备:第一电容器;以及与所述第一电容器串联连接的电感器,所述开关电路在所述第一模式下被控制为断开,在所述第二模式下被控制为接通。
全文数据:
权利要求:
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。