申请/专利权人:深圳市紫光同创电子有限公司
申请日:2023-10-20
公开(公告)日:2024-04-02
公开(公告)号:CN117806416A
主分类号:G06F1/04
分类号:G06F1/04;G06F15/78
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.19#实质审查的生效;2024.04.02#公开
摘要:本发明提出一种时钟抖动改进方法、可编程逻辑器件及存储介质,所述时钟抖动改进方法应用于可编程逻辑器件,所述可编程逻辑器件包括锁相环、逻辑功能单元和接口单元,所述时钟抖动改进方法包括:获取晶振输出的本地时钟;通过所述锁相环对所述本地时钟的频率和或相位进行配置,得到所述逻辑功能单元对应的第一系统时钟和所述接口单元对应的第二系统时钟,所述第一系统时钟和所述第二系统时钟的频率差在预设频率范围之外。本发明在不需要修改可编程逻辑器件的硬件结构和成本前提下,可以明显改善可编程逻辑器件硬件板卡的时钟抖动,且不影响可编程逻辑器件的原有功能。
主权项:1.一种时钟抖动改进方法,其特征在于,所述时钟抖动改进方法应用于可编程逻辑器件,所述可编程逻辑器件包括锁相环、逻辑功能单元和接口单元,所述时钟抖动改进方法包括:获取晶振输出的本地时钟;通过所述锁相环对所述本地时钟的频率和或相位进行配置,得到所述逻辑功能单元对应的第一系统时钟和所述接口单元对应的第二系统时钟,所述第一系统时钟和所述第二系统时钟的频率差在预设频率范围之外。
全文数据:
权利要求:
百度查询: 深圳市紫光同创电子有限公司 时钟抖动改进方法、可编程逻辑器件及存储介质
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。