申请/专利权人:圣邦微电子(北京)股份有限公司
申请日:2023-12-25
公开(公告)日:2024-04-02
公开(公告)号:CN117811500A
主分类号:H03B5/04
分类号:H03B5/04;H03B5/12
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.19#实质审查的生效;2024.04.02#公开
摘要:本公开的实施例提供一种可独立降频的多相振荡器,包括:电流镜电路、主时钟电路、N个结构相同的相位电路,其中,电流镜电路,被配置为对偏置电流进行镜像,输出主充电电流和副充电电流;主时钟电路,被配置为通过主充电电流对主电容充电,并通过与主电容耦接的第一主比较器输出主时钟信号;相位电路,被配置为通过副充电电流对副电容充电,并通过与副电容耦接的副比较器输出副输出信号,通过与主电容耦接的第二主比较器输出主输出信号,根据逻辑控制电路、降频信号对主输出信号和副输出信号进行控制输出一个副时钟信号;N个相位电路输出的N个副时钟信号。解决现有的多相振荡器无法单独调节其中任意一路时钟信号的频率,影响实际应用的问题。
主权项:1.一种可独立降频的多相振荡器,其特征在于,所述多相振荡器包括:电流镜电路、主时钟电路、N个结构相同的相位电路,其中,所述电流镜电路,被配置为对偏置电流进行镜像,并输出主充电电流和副充电电流;所述主时钟电路,被配置为通过所述主充电电流对主电容充电,并通过与所述主电容耦接的第一主比较器输出主时钟信号;每个相位电路,被配置为通过所述副充电电流对副电容充电,并通过与所述副电容耦接的副比较器输出副输出信号,以及通过与所述主电容耦接的第二主比较器输出主输出信号,再根据逻辑控制电路、降频信号对所述主输出信号和所述副输出信号进行控制输出一个副时钟信号;N个相位电路输出的N个副时钟信号,N个副时钟信号组成所述多相振荡器的多相时钟信号。
全文数据:
权利要求:
百度查询: 圣邦微电子(北京)股份有限公司 可独立降频的多相振荡器
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。