申请/专利权人:苏州异格技术有限公司
申请日:2023-12-29
公开(公告)日:2024-04-02
公开(公告)号:CN117807938A
主分类号:G06F30/343
分类号:G06F30/343;G06F30/347
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.19#实质审查的生效;2024.04.02#公开
摘要:本发明涉及FPGA技术领域,公开了一种从逻辑原语参数产生FPGA芯片配置比特的方法,该方法包括:获取FPGA芯片硬件设计数据、逻辑原语数据和逻辑原语参数映射文件;基于FPGA芯片硬件设计数据、逻辑原语数据和逻辑原语参数映射文件建立逻辑原语参数到芯片配置位映射规则;获取用户原始设计文件,基于用户原始设计文件,利用逻辑原语参数到芯片配置位映射规则将逻辑原语参数配置到FPGA芯片比特位,生成FPGA芯片配置位和配置位取值。本发明通过数据驱动的方式在一定程度上避免潜在的代码坏味道和软件架构腐蚀,降低了EDA工具对于不同型号芯片的适配时间成本,提高了芯片型号的迭代速度。
主权项:1.一种从逻辑原语参数产生FPGA芯片配置比特的方法,其特征在于,所述方法包括:获取FPGA芯片硬件设计数据、逻辑原语数据和逻辑原语参数映射文件;基于所述FPGA芯片硬件设计数据、所述逻辑原语数据和所述逻辑原语参数映射文件建立逻辑原语参数到芯片配置位映射规则;获取用户原始设计文件,基于所述用户原始设计文件,利用所述逻辑原语参数到芯片配置位映射规则将所述逻辑原语参数配置到FPGA芯片比特位,生成FPGA芯片配置位和配置位取值。
全文数据:
权利要求:
百度查询: 苏州异格技术有限公司 一种从逻辑原语参数产生FPGA芯片配置比特的方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。