申请/专利权人:中国电子科技集团公司第五十四研究所;电子科技大学
申请日:2024-03-12
公开(公告)日:2024-04-12
公开(公告)号:CN117879695A
主分类号:H04B7/185
分类号:H04B7/185
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.04.30#实质审查的生效;2024.04.12#公开
摘要:本发明公开了一种低资源大带宽多速率自适应成形滤波方法,涉及卫星通信数字信号处理领域。该方法采用并行多相成形滤波级联分级CIC内插滤波的新型成形方式,通过对成形过程的整体控制,实现几百Msps至几十Ksps的高、中、低速大带宽信号自适应连续成形滤波,解决变速率时成形滤波通信中断问题。相比传统成形滤波器提高5~10倍的数字信号处理能力,并能节省50%~95%的乘法器资源。本发明特别适合星地高动态通信场景下的星载设备使用,解决星载设备硬件资源不足、工作速率受限条件下的数字信号处理难题。
主权项:1.一种低资源大带宽多速率自适应成形滤波方法,其特征在于,采用并行多相成形滤波与CIC内插滤波级联的方式进行成形滤波,包括以下步骤:(1)接收成形控制数据和待成形数据,对成形控制数据进行解析,生成并行路数控制参数、载波速率控制参数、CIC内插滤波级数控制参数、内插倍数控制参数、抗混叠抑制参数,控制并行多相成形滤波和分级CIC内插滤波;(2)根据并行路数控制参数选择多相成形滤波的并行路数,根据载波速率控制参数控制并行多相成形滤波抽取滤波器系数,对待成形数据进行成形滤波;(3)根据内插倍数控制参数确定CIC内插滤波的内插倍数,实现并行多相成形滤波与DAC器件采样频率之间的速率匹配,根据CIC内插滤波级数控制参数和抗混叠抑制参数,选择CIC滤波器的结构形式和CIC滤波器的级数,达到内插后的抗混叠、抗镜像效果。
全文数据:
权利要求:
百度查询: 中国电子科技集团公司第五十四研究所;电子科技大学 一种低资源大带宽多速率自适应成形滤波方法
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。