申请/专利权人:昆易电子科技(上海)有限公司
申请日:2023-03-30
公开(公告)日:2024-04-12
公开(公告)号:CN116401188B
主分类号:G06F13/24
分类号:G06F13/24;G06F13/26
优先权:
专利状态码:有效-授权
法律状态:2024.04.12#授权;2023.07.25#实质审查的生效;2023.07.07#公开
摘要:本发明实施例公开了一种基于FPGA的处理方法、电路以及电子设备,该电路包括多个处理模块和配置模块,其中,所述配置模块用于确定若干个中断,并为各所述处理模块中的空闲处理模块分配所述中断;所述空闲处理模块用于获取待处理数据,并基于所述待处理数据实现所分配的中断的响应处理,所述待处理数据为实现所分配的中断的响应处理所需的数据。本发明可以实现多个处理模块同时对各中断进行并行响应处理,有效的提高了响应处理多个中断的效率。
主权项:1.一种基于FPGA的电路,其特征在于,包括FPGA,所述FPGA包括多个处理模块、配置模块和多个数据存储单元;其中,所述配置模块用于确定若干个中断,并为各所述处理模块中的空闲处理模块分配所述中断;所述空闲处理模块用于获取待处理数据,并基于所述待处理数据实现所分配的中断的相应处理,所述待处理数据为实现所分配的中断的相应处理所需的数据;其中,所述配置模块在将各所述处理模块中的空闲处理模块分配给所述中断时,还用于:所述配置模块确定若干个中断组,并将中断组中的中断分配给对应的空闲处理模块;其中,依次分配的中断包括分配次序上相邻的第一中断、第二中断与第三中断,所述第一中断与所述第二中断分别属于不同中断组,所述第二中断与所述第三中断分别属于不同中断组,每个所述中断组包括至少一个所述中断,中断组的数量不大于数据存储单元的数量,不同中断组的所述待处理数据存储于不同的数据存储单元并供所述空闲处理模块获取。
全文数据:
权利要求:
百度查询: 昆易电子科技(上海)有限公司 基于FPGA的处理方法、电路以及电子设备
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。