申请/专利权人:珠海全志科技股份有限公司
申请日:2023-12-13
公开(公告)日:2024-04-16
公开(公告)号:CN117892663A
主分类号:G06F30/33
分类号:G06F30/33;G06F111/20
优先权:
专利状态码:在审-实质审查的生效
法律状态:2024.05.03#实质审查的生效;2024.04.16#公开
摘要:本发明提出了一种芯片系统顶层例化方法、装置、电子设备、存储介质,该方法包括:响应于在子模块配置界面中的文件导入操作,得到芯片子模块文件;通过预设的解析库对芯片子模块文件进行解析,得到解析数据;通过预设的UI库对解析数据进行配置操作,在子模块配置界面上生成对应的子模块图形;响应于对子模块图形的目标端口的连线操作,生成目标端口连线,将目标端口连线的信息存储到连接数据结构中;通过预设的数据处理代码将解析数据和连接数据结构进行数据整合,得到芯片系统顶层的目标代码文件。能够简化芯片顶层例化的步骤,同时提高配置准确率。
主权项:1.一种芯片系统顶层例化方法,其特征在于,包括:响应于在子模块配置界面中的文件导入操作,得到芯片子模块文件;通过预设的解析库对芯片子模块文件进行解析,得到解析数据;通过预设的UI库对所述解析数据进行配置操作,在所述子模块配置界面上生成对应的子模块图形;响应于对所述子模块图形的目标端口的连线操作,生成目标端口连线,将所述目标端口连线的信息存储到连接数据结构中;通过预设的数据处理代码将所述解析数据和所述连接数据结构进行数据整合,得到芯片系统顶层的目标代码文件。
全文数据:
权利要求:
百度查询: 珠海全志科技股份有限公司 芯片系统顶层例化方法、装置、电子设备、存储介质
免责声明
1、本报告根据公开、合法渠道获得相关数据和信息,力求客观、公正,但并不保证数据的最终完整性和准确性。
2、报告中的分析和结论仅反映本公司于发布本报告当日的职业理解,仅供参考使用,不能作为本公司承担任何法律责任的依据或者凭证。